

# **LOONGSON**

# 龙芯 7A1000 桥片

数据手册

**V2.4** 

2024年12月

龙芯中科技术股份有限公司

自主决定命运,创新成就未来





## 阅读指南

《龙芯 7A1000 桥片数据手册》主要介绍桥片接口结构,特性, 电气规范, 以及硬件设计指导。主要供 BIOS 和 PCB 设计人员使用。



## 目 录

| E | 录    | :                 |
|---|------|-------------------|
| 冬 | 目录   | :4                |
| 表 | 是目录  | :                 |
| 1 | 引言   | ·                 |
|   | 1. 1 | 文档说明              |
|   | 1.2  | 桥片主要功能7           |
|   | 1. 3 | 芯片分级              |
| 2 | 信号   | 定义g               |
|   | 2. 1 | 接口信号块图10          |
|   | 2. 2 | HT 接口11           |
|   | 2. 3 | PCIE 接口           |
|   | 2.4  | DVO 接口            |
|   | 2. 5 | DDR3 显存接口         |
|   | 2.6  | GMAC 接口           |
|   | 2. 7 | SATA 接口           |
|   | 2.8  | USB 接口            |
|   | 2. 9 | HDA 接口与 AC97 接口15 |
|   | 2. 1 | 0 SPI 接口15        |
|   | 2. 1 | 1 LPC 接口          |
|   | 2. 1 | 2 I2C接口16         |
|   | 2. 1 | 3 UART接口16        |
|   | 2. 1 | 4 PWM 接口16        |
|   | 2. 1 | 5 GPIO接口16        |
|   | 2. 1 | 6 RTC 信号          |
|   | 2. 1 | 7 电源管理接口          |
|   | 2. 1 | 8 时钟信号17          |
|   | 2. 1 | 9 中断接口18          |
|   | 2. 2 | 0 芯片配置接口          |
|   | 2. 2 | 1 JTAG 接口         |
|   | 2. 2 | 2 电源地信号           |
|   | 2. 2 | 3 引脚复用表           |
|   | 2. 2 | 4 引脚集成上下拉         |
|   | 2. 2 | 5 主板需提供的上下拉22     |
| 3 | 时钟   | 24                |
|   | 3. 1 | 桥片时钟24            |
|   |      | 时钟相关配置引脚25        |
|   | 3. 3 | 时钟功能描述25          |





| 4 | 功能描述                  | 27   |
|---|-----------------------|------|
|   | 4.1 图形处理器             | . 27 |
|   | 4.2 显示控制器             | . 27 |
|   | 4.3 DDR3 SDRAM 显存接口描述 | 27   |
|   | 4.4 DVO 显示接口          | 27   |
|   | 4.5 GMAC 控制器          | 27   |
|   | 4.6 USB 控制器           | 27   |
|   | 4.7 SATA 控制器          | 27   |
|   | 4.8 PCIE 控制器          | 28   |
|   | 4.9 LPC接口             | 28   |
|   | 4.10 SPI 控制器          | 28   |
|   | 4.11 电源管理             | . 28 |
|   | 4. 12 GPIO            | 28   |
|   | 4.13 UART 控制器         | 28   |
|   | 4. 14 I2C 控制器         | 28   |
|   | 4. 15 PWM             | 28   |
|   | 4. 16 RTC             | 29   |
|   | 4. 17 HDA 控制器         | 29   |
|   | 4.18 AC97 控制器         | 29   |
| 5 | 引脚定义                  | 30   |
|   | 5.1 引脚排列图             | . 30 |
|   | 5.2 引脚排列表             | . 35 |
| 6 | 封装尺寸                  | 42   |
| 7 | 电气特性                  | 43   |
|   | 7.1 热特性               | . 43 |
|   | 7.2 绝对最大额定值           | . 43 |
|   | 7.3 工作电源              | . 44 |
|   | 7.4 DC 特性             | 45   |
|   | 7.5 AC 特性             | 48   |
|   | 7.6 电源管理和复位时序         | . 48 |
|   | 7.6.1 使能 ACPI_EN      | 48   |
|   | 7.6.2 不使能 ACPI_EN     | 54   |
| 8 | 焊接和扣合力特性              | 57   |
|   | 8.1 焊接特性              | . 57 |
|   | 8.2 扣合力               | . 57 |
| 9 | 订货信息                  | 58   |
|   | 9. 1 LS7A1000         | 58   |
|   | 9. 2 LS7A1000-I       | . 59 |





| 10 | 不使用接口处理            | 61 |
|----|--------------------|----|
| 11 | 硬件设计规范             | 62 |
|    | 11.1 显示接口 I2C 连接方式 | 62 |
|    | 11.2 显示器热插拔        | 62 |
|    | 11.3 接口选择          | 62 |
|    | 11.4 主板存储 ROM      | 62 |
|    | 11.5 初始化阶段引脚说明     | 62 |
| 修  | 订记录                | 63 |



## 图目录

| 图 2-1. | 桥片信号框图10                       |
|--------|--------------------------------|
| 图 3-1. | 桥片时钟结构图26                      |
| 图 5-1. | 芯片引脚排布总览(顶视图)30                |
| 图 5-2. | 芯片引脚排布 1/6 (顶视图, 从左至右) 30      |
| 图 5-3. | 芯片引脚排布 2/6 (顶视图, 从左至右)         |
| 图 5-4. | 芯片引脚排布 3/6 (顶视图, 从左至右)         |
| 图 5-5. | 芯片引脚排布 4/6 (顶视图, 从左至右)         |
| 图 5-6. | 芯片引脚排布 5/6 (顶视图, 从左至右)         |
| 图 5-7. | 芯片引脚排布 6/6 (顶视图, 从左至右)         |
| 图 6-1. | 封装尺寸42                         |
| 图 6-2. | DIE 位置                         |
| 图 7-1. | 冷启动上电时序(RTC 掉电)49              |
| 图 7-2. | 热复位时序图51                       |
| 图 7-3. | S0 到 S3 及 S3 到 S0 时序图          |
| 图 7-4. | S0 到 S4/S5 及 S4/5 到 S0 状态时序图   |
| 图 7-5. | 不使能 ACPI 功能时的冷启动上电时序(RTC 掉电)55 |
| 图 7-6. | 不使能 ACPI 功能时的热复位时序图56          |
| 图 8-1. | 焊接回流曲线                         |



## 表目录

| 表 2-1.  | 引脚复用表                                | 19 |
|---------|--------------------------------------|----|
| 表 2-2.  | 引脚集成的上下拉                             | 21 |
| 表 3-1.  | 桥片时钟输入                               | 24 |
| 表 3-2.  | 桥片时钟输出                               | 24 |
| 表 3-3.  | 桥片时钟相关配置引脚及说明                        | 25 |
| 表 5-1.  | 芯片引脚排列 1/6 (按照信号名称排列)                | 35 |
| 表 5-2.  | 芯片引脚排列 2/6 (按照信号名称排列)                | 36 |
| 表 5-3.  | 芯片引脚排列 3/6 (按照信号名称排列)                | 37 |
| 表 5-4.  | 芯片引脚排列 4/6 (按照信号名称排列)                | 38 |
| 表 5-5.  | 芯片引脚排列 5/6 (按照信号名称排列)                | 39 |
| 表 5-6.  | 芯片引脚排列 6/6 (按照信号名称排列)                | 41 |
| 表 7-1.  | 芯片温度限额                               | 43 |
| 表 7-2.  | 芯片功耗                                 | 43 |
| 表 7-3.  | 芯片绝对最大额定电压                           | 43 |
| 表 7-4.  | 推荐的工作电压                              | 44 |
|         | 环境温度 20℃下测得的芯片电流                     |    |
| 表 7-6.  | 单端信号 DC 特性                           | 45 |
| 表 7-7 5 | 输入单端参考时钟 DC 特性                       | 46 |
| 表 7-8 5 | 输入单端参考时钟 DC 特性                       | 47 |
| 表 7-9 5 | 输入单端参考时钟 DC 特性                       | 47 |
| 表 7-10  | SATA 差分参考时钟特性                        | 47 |
| 表 7-11  | PCIE 差分参考时钟特性                        | 47 |
| 表 7-12  | HT 差分参考时钟特性                          | 48 |
| 表 7-13. | 上电时序要求                               | 50 |
| 表 7-14  | 热复位时序约束                              | 51 |
| 表 7-15  | S0 到 S3/S4/S5 及 S3/S4/S5 到 S0 状态时序约束 | 53 |
| 表 7-16  | 不使能 ACPI 功能时的上电时序要求                  | 55 |
| 表 7-17  | 不使能 ACPI 功能时的热复位时序约束                 | 56 |
| 表 8-1   | 同流悍接温度分类表                            | 57 |



## 1 引言

龙芯 7A1000 桥片(后文简称为桥片)是龙芯的第一款专用桥片组产品,为龙芯处理器提供南北桥功能。桥片通过 HT 高速总线接口与龙芯 3 号系列处理器相连,内部集成 GPU、DisplayController、DDR3 SDRAM 显存控制器,以及 PCIE、SATA、USB、GMAC、I2C、UART、GPIO 等接口。

#### 桥片主要特性:

- 16位HT 3.0接口
- 支持双路桥片模式
- 2D/3D GPU
- 显示控制器,支持双路 DVO 显示
- 16 位 DDR3 显存控制器
- 3个 x8 PCIE 2.0接口,每个 x8接口都可以拆分为 2个独立的 x4接口
- 2个 x4 PCIE 2.0接口,可以拆分为6个独立 x1接口
- 3 个 SATA 2.0 接口
- 6个USB 2.0接口
- 2个 RGMII 千兆网接口
- HDA/AC97 可配置接口
- 集成高级中断控制器
- 支持 RTC
- 支持 HPET
- UART接口
- I2C接口
- LPC 接口
- SPI 接口
- GPIO接口
- 支持 ACPI 规范
- 支持 JTAG 边界扫描

## 1.1 文档说明

第1节为引言,对本桥片的特性和功能进行概述。

第2节为信号定义,对本桥片的所有引脚进行说明,并对引脚复用、上下拉进行说明。 第3节介绍桥片时钟结构,对桥片的时钟进行描述,并详细介绍时钟相关的硬件配置和软件使用方法。

第4节为功能描述,对桥片的各个接口功能进行简要说明。





第5节介绍桥片的引脚位置定义。

第6节给出桥片的封装尺寸。

第7节介绍桥片的电气特性,包括热特性、绝对最大额定电压、工作电源、DC 特性、电源管理和复位时序等。

第8节描述焊接特性。

第9节为订货信息。

第10节给出对未使用到的引脚的处理方法。

第11节给出硬件设计规范。

### 1.2 桥片主要功能

#### HT 接口

桥片通过 HT 接口和处理器连接,兼容 HT3.0 协议,接口频率支持 200/400/800/1600/2000MHz,接口宽度支持 8/16 位模式。除了作为单路桥片使用外,还可配置为双路桥片模式,支持直接和两个处理器进行数据传输。

### 图形处理

内部集成 GPU、显示控制器以及显存接口。GPU 支持 OpenGL ES 2.0 和 OpenGL ES 1.1; 支持 BitBLT 和 Stretch BLT、矩形填充、硬件画线、色字体渲染、YUV 色域空间转换、高质量缩放等功能。显示控制器支持双路 DVO 信号输出,并支持硬件光标、伽玛校正、输出抖动等功能。显存接口采用 16 位 DDR3 SDRAM 接口,最高数据速率 1333 Mbps。

#### PCIE 接口

兼容 PCIE 2.0 协议,总共包含 32 个数据链路,在每个数据方向上最高支持 5Gbps 的数据速率(双向共 10Gbps),总共包含了 12 个 PCIE 控制器。32 个数据链路可分为 3 个 x8 接口和 2 个 x4 接口;其中每个 x8 接口可配置为 2 个 x4 接口独立使用;两个 x4 接口中,1 个可配置为 4 个 x1 接口独立使用,另外 1 个可配置为 2 个 x1 接口独立使用。

#### SATA 控制器

集成 3 个 SATA 接口,每个接口最高支持 3 Gb/s 的数据速率,兼容 SATA 2.6 协议。SATA 控制器兼容 AHCI 1.1 规范。支持状态指示灯。

#### USB 控制器

集成 6 个 USB 主接口,支持 USB 2.0 协议,最高传输速度可达 480 Mbps,并兼容 USB 1.1 协议。支持过流检测。

#### GMAC 控制器

集成两路 10/100/1000Mbps 自适应以太网 MAC 控制器,兼容 IEEE 802.3,通过 RGMII 接口连接外置的 GMAC PHY 芯片,半双工/全双工自适应,支持 Timestamp 功能,支持网络唤醒。

#### HDA 控制器

支持 16、18 和 20 位采样精度,支持可变速率,采样率最高达 192KHz,支持 7.1 频道环绕立体声输出,支持三路音频输入。

### SPI 控制器





集成 SPI 主控制器,支持标准读、连续地址读、快速读、双路 I/0 等读模式。

#### **UART**

集成 1 个全功能 UART 控制器,全双工异步数据接收/发送,16 位可编程时钟计数器,支持接收超时检测,可配置为 4 个两线串口(TXD/RXD)。

### I2C 总线

与 I2C 标准兼容,工作在主设备模式,支持 7 位寻址和 10 位寻址模式。

#### **PWM**

四路 PWM 输出,内部包含 32 位计数器,支持脉冲生成及检测。

#### **HPET**

兼容 HPET 规范,支持 64 位计数器时间戳功能,支持 32 位定时器,支持 1 个周期性中断和 2 个非周期性中断。

#### **RTC**

计时精确到 0.1 秒,可产生 3 个计时中断,支持定时开机功能。

#### 中断控制器

内部集成的中断控制器最多支持 64 个中断源,支持双路中断输出,支持软件设置中断,可配置触发模式,支持智能中断分发。

### ACPI 功耗管理

支持系统休眠唤醒功能,支持 USB/GMAC 唤醒,支持上电启动。

#### **GPIO**

1个专用 GPIO 引脚,56个复用 GPIO 引脚,支持输入中断功能。

## 1.3 芯片分级

龙芯 7A1000 有多个版本,不同版本芯片针对的工作环境有所不同,不可相互替换。芯片在错误的工作环境下,可能会引起工作异常或使用寿命问题。在选用前必须明确对应的芯片分级。不同版本的说明如下:

| 芯片标识       | 质量等级  | 工作温度(壳温) |
|------------|-------|----------|
| LS7A1000   | 商业级   | 0-70℃    |
| LS7A1000-i | 普通工业级 | -40-85℃  |



## 2 信号定义

本节对桥片的信号进行说明。



### 2.1 接口信号块图





## 2.2 HT 接口

|                  | 类型  | 描述                                                                                                                                         | 电源     |
|------------------|-----|--------------------------------------------------------------------------------------------------------------------------------------------|--------|
| HT_REXT          | I   | HT 参考电阻,通过一个 1Kohm(1%)的电阻接地。                                                                                                               |        |
| HT_8X2           | 1/0 | HT 模式控制 0: 将 HT 作为 16 位总线使用,此时只有 HT 控制器 0 有效。 1: 将 HT 分为两个 8 位总线使用,HT_Lo 与 HT_Hi 分别                                                        | I0_3V3 |
| HT_LO_POWEROK    | I/0 | 控制低 8 位和高 8 位<br>当 HT_8X2 无效时为 HT 总线 PowerOK 信号,<br>当 HT_8X2 有效时为 HT_Lo 总线 PowerOK 信号。                                                     | I0_3V3 |
| HT_LO_RSTn       | I/0 | 当 HT_8X2 无效时为 HT 总线 Resetn 信号,<br>当 HT_8X2 有效时为 HT_Lo 总线 Resetn 信号。                                                                        | I0_3V3 |
| HT_LO_LDT_STOPn  | I/0 | 当 HT_8X2 无效时为 HT 总线 Ldt_Stopn 信号,<br>当 HT 8X2 有效时为 HT Lo 总线 Ldt Stopn 信号。                                                                  | I0_3V3 |
| HT_LO_LDT_REQn   | I/0 | 当 HT_8X2 无效时为 HT 总线 Ldt_Reqn 信号,<br>当 HT_8X2 有效时为 HT_Lo 总线 Ldt_Reqn 信号。                                                                    | I0_3V3 |
| HT_HI_POWEROK    | I/0 | 当 HT_8X2 无效时该信号无效,<br>当 HT_8X2 有效时为 HT_Hi 总线 PowerOK 信号。                                                                                   | I0_3V3 |
| HT_HI_RSTn       | I/0 | 当 HT_8X2 无效时该信号无效,<br>当 HT_8X2 有效时为 HT_Hi 总线 Resetn 信号。                                                                                    | I0_3V3 |
| HT_HI_LDT_STOPn  | I/0 | 当 HT_8X2 无效时该信号无效,<br>当 HT_8X2 有效时为 HT_Hi 总线 Ldt_Stopn 信号。                                                                                 | I0_3V3 |
| HT_HI_LDT_REQn   | I/0 | 当 HT_8X2 无效时该信号无效,<br>当 HT_8X2 有效时为 HT_Hi 总线 Ldt_Reqn 信号。                                                                                  | I0_3V3 |
| HT_TX_CADp[15:0] | О   | 当 HT_8X2 无效时,该总线为 HT 总线发送数据命令总线,<br>线,<br>当 HT_8X2 有效时,<br>[7:0]位为 HT_Lo 总线发送数据命令总线,<br>[15:8]位为 HT_Hi 总线发送数据命令总线。                         | -      |
| HT_TX_CADn[15:0] | 0   | 当 HT_8X2 无效时,该总线为 HT 总线发送数据命令总线,<br>线,<br>当 HT_8X2 有效时,<br>[7:0]位为 HT_Lo 总线发送数据命令总线,<br>[15:8]位为 HT_Hi 总线发送数据命令总线。                         | -      |
| HT_TX_CTLp[1:0]  | 0   | 当 HT_8X2 无效时, [0]位为 HT 总线发送控制信号, [1]位无效。 当 HT_8X2 有效时, [0]位为 HT_Lo 总线发送控制信号, [1]位为 HT Hi 总线发送控制信号。                                         | -      |
| HT_TX_CTLn[1:0]  | 0   | 当 HT_8X2 无效时,         [0]位为 HT 总线发送控制信号,         [1]位无效。         当 HT_8X2 有效时,         [0]位为 HT_Lo 总线发送控制信号,         [1]位为 HT_Hi 总线发送控制信号。 | -      |



| HT TX CLKp[1:0]   | 0 | 当 HT_8X2 无效时,该总线为 HT 总线发送时钟总线,当 HT_8X2 有效时,                                                                                                               | _ |
|-------------------|---|-----------------------------------------------------------------------------------------------------------------------------------------------------------|---|
| III_IX_CLKP[I.U]  | U | [0]位为 HT_Lo 总线发送时钟信号,                                                                                                                                     |   |
|                   |   | [1]位为 HT_Hi 总线发送时钟信号。                                                                                                                                     |   |
|                   |   | 当 HT_8X2 无效时,该总线为 HT 总线发送时钟总线,                                                                                                                            |   |
| HT TX CLKn[1:0]   | 0 | 当 HT_8X2 有效时,                                                                                                                                             | _ |
| III_IX_ODMI[I.O]  |   | [0]位为 HT_Lo 总线发送时钟信号,                                                                                                                                     |   |
|                   |   | [1]位为 HT_Hi 总线发送时钟信号。                                                                                                                                     |   |
|                   |   | 当 HT_8X2 无效时,该总线为 HT 总线接收数据命令总                                                                                                                            |   |
|                   |   | 线,                                                                                                                                                        |   |
| HT_RX_CADp[15:0]  | Ι | 当 HT_8X2 有效时,                                                                                                                                             | _ |
|                   |   | [7:0]位为 HT_Lo 总线接收数据命令总线,                                                                                                                                 |   |
|                   |   | [15:8]位为 HT_Hi 总线接收数据命令总线。                                                                                                                                |   |
|                   |   | 当 HT_8X2 无效时,该总线为 HT 总线接收数据命令总线,                                                                                                                          |   |
| IUT DV CAD [15 A] | _ | (3)<br>当 HT 8X2 有效时,                                                                                                                                      |   |
| HT_RX_CADn[15:0]  | I | [7:0]位为 HT Lo 总线接收数据命令总线,                                                                                                                                 | _ |
|                   |   | [15:8]位为HT Hi 总线接收数据命令总线。                                                                                                                                 |   |
|                   |   | 当 HT 8X2 无效时,                                                                                                                                             |   |
|                   |   | [0]位为 HT 总线接收控制信号,                                                                                                                                        |   |
|                   |   | [1]位无效。                                                                                                                                                   |   |
| HT_RX_CTLp[1:0]   | Ι | 当 HT 8X2 有效时,                                                                                                                                             | _ |
|                   |   | [0]位为 HT Lo 总线接收控制信号,                                                                                                                                     |   |
|                   |   | [1]位为 HT Hi 总线接收控制信号。                                                                                                                                     |   |
|                   |   | 当 HT 8X2 无效时,                                                                                                                                             |   |
|                   |   | [0]位为 HT 总线接收控制信号,                                                                                                                                        |   |
|                   |   | [1]位无效。                                                                                                                                                   |   |
| HT_RX_CTLn[1:0]   | Ι | 当 HT 8X2 有效时,                                                                                                                                             | - |
|                   |   | [0]位为 HT Lo 总线接收控制信号,                                                                                                                                     |   |
|                   |   |                                                                                                                                                           |   |
|                   | + |                                                                                                                                                           |   |
|                   |   |                                                                                                                                                           |   |
| HT_RX_CLKn[1:0]   | Ι |                                                                                                                                                           | _ |
|                   |   |                                                                                                                                                           |   |
|                   |   |                                                                                                                                                           |   |
|                   |   | 当 HT_8X2 有效时,                                                                                                                                             |   |
| HT_RX_CLKp[1:0]   | I |                                                                                                                                                           | _ |
|                   |   | [1]位为 HT Hi 总线接收时钟信号。                                                                                                                                     |   |
| HT_RX_CLKn[1:0]   |   | [1]位为 HT_Hi 总线接收控制信号。 当 HT_8X2 无效时,该总线为 HT 总线接收时钟总线,当 HT_8X2 有效时, [0]位为 HT_Lo 总线接收时钟信号, [1]位为 HT_Hi 总线接收时钟信号。 当 HT_8X2 无效时,该总线为 HT 总线接收时钟总线,当 HT_8X2 有效时, | - |

## 2.3 PCIE接口

| 信号名称             | 类型   | 描述             | 电源 |
|------------------|------|----------------|----|
| PCIE_GO_TXp[7:0] | DIFF | PCIE 差分数据输出    | _  |
| PCIE_GO_TXn[7:0] | OUT  | CIE 左汀叙佑制出     | _  |
| PCIE_GO_RXp[7:0] | DIFF | PCIE 差分数据输入    | _  |
| PCIE_GO_RXn[7:0] | IN   | FCIL 左刀 奴加 棚 八 | _  |



| PCIE_GO_REFRES                       | A           | 外部参考电阻,通过一个 200ohm(1%)的电阻连接<br>至地  | -      |
|--------------------------------------|-------------|------------------------------------|--------|
| PCIE_GO_PRSNTn[1:0]                  | I           | PCIE 控制器使能控制,低有效。                  | I0_3V3 |
| PCIE_GO_RSTn                         | 0           | PCIE 复位                            | I0_3V3 |
| PCIE_G1_TXp[7:0]<br>PCIE_G1_TXn[7:0] | DIFF<br>OUT | PCIE 差分数据输出                        | -      |
| PCIE_G1_RXp[7:0]<br>PCIE_G1_RXn[7:0] | DIFF<br>IN  | PCIE 差分数据输入                        | -      |
| PCIE_G1_REFRES                       | A           | 外部参考电阻,通过一个 200ohm(1%)的电阻连接<br>至地  | _      |
| PCIE_G1_PRSNTn[1:0]                  | I           | PCIE 控制器使能控制,低有效。                  | IO_3V3 |
| PCIE_G1_RSTn                         | 0           | PCIE 复位                            | IO_3V3 |
| PCIE_H_TXp[7:0]<br>PCIE_H_TXn[7:0]   | DIFF<br>OUT | PCIE 差分数据输出                        | -      |
| PCIE_H_RXp[7:0] PCIE_H_RXn[7:0]      | DIFF<br>IN  | PCIE 差分数据输入                        | _      |
| PCIE_H_REFRES                        | A           | 外部参考电阻,通过一个 200ohm(1%)的电阻连接<br>至地  | -      |
| PCIE_H_PRSNTn[1:0]                   | I           | PCIE 控制器使能控制,低有效。                  | IO_3V3 |
| PCIE_H_RSTn                          | 0           | PCIE 复位                            | I0_3V3 |
| PCIE_FO_TXp[3:0]<br>PCIE_FO_TXn[3:0] | DIFF<br>OUT | PCIE 差分数据输出                        | _      |
| PCIE_F0_RXp[3:0]<br>PCIE_F0_RXn[3:0] | DIFF<br>IN  | PCIE 差分数据输入                        | -      |
| PCIE_FO_REFRES                       | A           | 外部参考电阻,通过一个 200ohm (1%)的电阻连接<br>至地 | -      |
| PCIE_F0_PRSNTn[3:0]                  | I           | PCIE 控制器使能控制,低有效。                  | I0_3V3 |
| PCIE_FO_RSTn                         | 0           | PCIE 复位                            | I0_3V3 |
| PCIE_F1_TXp[3:0]<br>PCIE_F1_TXn[3:0] | DIFF<br>OUT | PCIE 差分数据输出                        | _      |
| PCIE_F1_RXp[3:0]<br>PCIE_F1_RXn[3:0] | DIFF<br>IN  | PCIE 差分数据输入                        | -      |
| PCIE_F1_REFRES                       | A           | 外部参考电阻,通过一个 200ohm (1%)的电阻连接<br>至地 | -      |
| PCIE_F1_PRSNTn[1:0]                  | I           | PCIE 控制器使能控制,低有效。                  | IO_3V3 |
| PCIE_F1_RSTn                         | 0           | PCIE 复位                            | IO_3V3 |
|                                      |             |                                    |        |

注: PCIE\_G0/G1/H/F0/F1\_RSTn 这五个信号的 PCIE 复位输出时序相同,用户可选择其中任意一个信号作为 PCIE 设备的复位信号使用,也可以选择对应的信号分别作为 PCIE 设备的复位信号使用。

## 2.4 DVO 接口

| 信号名称        | 类型 | 描述                          | 电源     |
|-------------|----|-----------------------------|--------|
| DVOO/1_CLKp | 0  | DVO 时钟输出,正沿(单端全摆幅信号)        | IO_3V3 |
| DVOO/1_CLKn |    | DVO 时钟输出,负沿(单端全摆幅信号),一般不使用。 | I0_3V3 |



| DVOO/1_HSYNC   | 0   | DVO 水平同步     | IO_3V3 |
|----------------|-----|--------------|--------|
| DVOO/1_VSYNC   | 0   | DVO 垂直同步     | IO_3V3 |
| DVOO/1_DE      | 0   | DVO 数据有效     | IO_3V3 |
| DV00/1_D[23:0] | 0   | DVO 显示数据     | IO_3V3 |
| DV00/1_SCL     | I/0 | DVO I2C 串行时钟 | IO_3V3 |
| DVOO/1_SDA     | I/0 | DVO I2C 串行数据 | IO_3V3 |

#### 注:

- 1. DVO接口的数据位DVO\_D[23:0]分别对应RGB888, 即: DVO\_D[23:16]对应RGB信号的R[7:0], DVO\_D[15:8]对应RGB信号的G[7:0], DVO\_D[7:0]对应RGB信号的B[7:0]。当使用的转换芯片的RGB信号宽度小于8位时,必须使用桥片输出信号的高位数据。比如转换芯片的格式为RGB565,则需要使用桥片的DVO\_D[23:19]连接R,使用DVO\_D[15:10]连接G,使用DVO\_D[7:3]连接B。
- 2. 板卡必须使用DVO\_SCL/SDA引脚连接PHY转换芯片和显示器接口。参见显示接口I2C连接方式.

## 2.5 DDR3 显存接口

| 信号名称           | 类型          | 描述                                 | 电源       |
|----------------|-------------|------------------------------------|----------|
| MC_DQ[15:0]    | I/0         | DDR3 SDRAM 数据信号                    | DDR_VDDE |
| MC_DQSp/n[1:0] | DIFF<br>I/O | DDR3 SDRAM 数据选通信号                  | DDR_VDDE |
| MC_DM[1:0]     | 0           | DDR3 SDRAM 数据屏蔽信号                  | DDR_VDDE |
| MC_A[15:0]     | 0           | DDR3 SDRAM 地址信号                    | DDR_VDDE |
| MC_BA[2:0]     | 0           | DDR3 SDRAM Bank 地址信号               | DDR_VDDE |
| MC_WEn         | 0           | DDR3 SDRAM 写使能信号                   | DDR_VDDE |
| MC_CASn        | 0           | DDR3 SDRAM 列选信号                    | DDR_VDDE |
| MC_RASn        | 0           | DDR3 SDRAM 行选信号                    | DDR_VDDE |
| MC_CSn         | 0           | DDR3 SDRAM 片选信号                    | DDR_VDDE |
| MC_CKE         | 0           | DDR3 SDRAM CKE 信号                  | DDR_VDDE |
| MC_CKp/n       | DIFF 0      | DDR3 SDRAM 时钟信号                    | DDR_VDDE |
| MC_ODT         | 0           | DDR3 SDRAM ODT信号                   | DDR_VDDE |
| MC_RESETn      | 0           | DDR3 SDRAM 复位信号                    | DDR_VDDE |
| MC_REXT        |             | DDR3 外部参考电阻,通过一个 240ohm(1%)的电阻连接至地 | DDR_VDDE |

## 2.6 GMAC 接口

| 信号名称             | 类型   | 复用类型       | 电源        |
|------------------|------|------------|-----------|
| GMACO/1_TXCK     | 0    | RGMII 发送时钟 | GMAC_VDDE |
| GMACO/1_TCTL     | 0    | RGMII 发送控制 | GMAC_VDDE |
| GMACO/1_TXD[3:0] | 0    | RGMII 发送数据 | GMAC_VDDE |
| GMACO/1_RXCK     | I    | RGMII 接收时钟 | GMAC_VDDE |
| GMACO/1_RCTL     | I    | RGMII 接收控制 | GMAC_VDDE |
| GMACO/1_RXD[3:0] | I    | RGMII 接收数据 | GMAC_VDDE |
| GMACO/1_MDCK     | 0    | SMA 接口时钟   | GMAC_VDDE |
| GMACO/1_MDIO     | I/OD | SMA 接口数据   | GMAC_VDDE |



## 2.7 SATA 接口

| 信号名称                           | 类型       | 描述                                | 电源     |
|--------------------------------|----------|-----------------------------------|--------|
| SATA_REFRES                    | 1 Д      | 外部参考电阻,通过一个 200ohm(1%)的电阻连<br>接到地 | -      |
| SATA_TXp[2:0]<br>SATA_TXn[2:0] | DIFF OUT | SATA 差分数据输出                       | -      |
| SATA_RXp[2:0]<br>SATA_RXn[2:0] | DIFF IN  | SATA 差分数据输入                       | -      |
| SATA_LEDn[2:0]                 | OD       | SATA 工作状态,低表示有数据传输                | IO_3V3 |

## 2.8 USB接口

| 信号名称             | 类型  | 描述                                                                                          | 电源       |
|------------------|-----|---------------------------------------------------------------------------------------------|----------|
| USB[5:0]_TXRTUNE | A   | 参考电阻,通过一个 200ohm(1%)的电阻连接到地                                                                 | _        |
| USB[5:0]_DP      | I/0 | USB D+                                                                                      | _        |
| USB[5:0]_DM      | I/0 | USB D-                                                                                      | -        |
| USB[2:0]_OC      | Ι   | USB 过流检测输入,该信号为高有效。两个 USB 接口共用一个,其中 USBO_OC 对应 USBO/1; USB1_OC对应 USB2/3; USB2_OC 对应 USB4/5。 | ACPI_3V3 |

## 2.9 HDA 接口与 AC97 接口

| 信号名称       | 类型  | 描述                           | 电源     |
|------------|-----|------------------------------|--------|
| HDA_BITCLK | I/0 | HDA BITCLK 输出;AC97 BITCLK 输入 | IO_3V3 |
| HDA_SDIO   | I   | HDA/AC97 数据输入,连接第一个 codec    | IO_3V3 |
| HDA_SDI1   | I   | HDA 数据输入,连接第二个 codec         | IO_3V3 |
| HDA_SDI2   | I   | HDA 数据输入,连接第三个 codec         | IO_3V3 |
| HDA_SDO    | 0   | HDA/AC97 数据输出                | IO_3V3 |
| HDA_SYNC   | 0   | HDA/AC97 同步                  | IO_3V3 |
| HDA_RESETn | 0   | HDA/AC97 复位                  | IO_3V3 |

## 2.10 SPI 接口

| 信号名称     | 类型  | 描述                | 电源     |
|----------|-----|-------------------|--------|
| SPI_SCK  | 0   | SPI master 输出时钟信号 | IO_3V3 |
| SPI_SDO  | I/0 | SPI master输出数据信号  | I0_3V3 |
| SPI_SDI  | I/0 | SPI master 输入数据信号 | IO_3V3 |
| SPI_CSn0 | 0   | SPI slave 片选信号    | I0_3V3 |
| SPI_CSn1 | 0   | SPI slave 片选信号    | I0_3V3 |
| SPI_CSn2 | 0   | SPI slave 片选信号    | IO_3V3 |
| SPI_CSn3 | 0   | SPI slave 片选信号    | I0_3V3 |

#### 注:

- 1. SPI\_CSn0片选必须连接一个外部flash,容量不小于128KB,用于主板存储ROM使用。
- 2. 如果板卡需要支持显示器检测功能,需要使用SPI\_CSn2和SPI\_CSn3(复用为GPIO功能)作为DV00和DV01通道的显示器中断输入引脚使用。



## 2.11 LPC 接口

| 信号名称        | 类型  | 描述                              | 电源     |
|-------------|-----|---------------------------------|--------|
| LPC_AD[3:0] | I/0 | LPC 复用的命令、地址、数据信号线              | IO_3V3 |
| LPC_FRAMEn  | 0   | LPC 总线帧起始、结束信号                  | IO_3V3 |
| LPC_SERIRQ  | I/0 | LPC 总线 serial IRQ 信号,用于传输串行中断信号 | IO_3V3 |
| LPC_RESETn  | 0   | LPC 总线复位信号                      | IO_3V3 |

## 2.12 I2C 接口

| 信号名称         | 类型   | 描述       | 电源     |
|--------------|------|----------|--------|
| I2C[1:0]_SCL | 0    | I2C 串行时钟 | IO_3V3 |
| I2C[1:0]_SDA | I/OD | I2C 串行数据 | IO_3V3 |

## 2.13 UART 接口

| 信号名称     | 类型  | 描                | <br>述 | 电源     |
|----------|-----|------------------|-------|--------|
| UART_TXD | I/0 | UART 数据发送        |       | IO_3V3 |
| UART_RXD | I/0 | UART 数据接收        |       | IO_3V3 |
| UART_RTS | I/0 | 8 线全功能串口信号/UART1 | 数据发送  | IO_3V3 |
| UART_CTS | I/0 | 8 线全功能串口信号/UART1 | 数据接收  | IO_3V3 |
| UART_DTR | I/0 | 8 线全功能串口信号/UART2 | 数据发送  | IO_3V3 |
| UART_DSR | I/0 | 8 线全功能串口信号/UART2 | 数据接收  | IO_3V3 |
| UART_RI  | I/0 | 8 线全功能串口信号/UART3 | 数据发送  | IO_3V3 |
| UART_DCD | I/0 | 8 线全功能串口信号/UART3 | 数据接收  | IO_3V3 |

## 2.14 PWM 接口

| 信号名称     | 类型 | 描述     | 电源     |
|----------|----|--------|--------|
| PWM[3:0] | 0  | PWM 输出 | IO_3V3 |

## 2.15 GPIO 接口

下表仅列出专用的 1 个 GPIO 引脚信号,其他 GPIO 为复用信号,参考引脚复用表。默认情况下 GPIOO 为输出状态且输出高电平,GPIOO 位于 RSM 电压域。

| 信号名称  | 类型  | 描述     | 电源       |
|-------|-----|--------|----------|
| GPI00 | I/0 | 通用输入输出 | ACPI_3V3 |

## 2.16 RTC 信号

| 信号名称        | 类型  | 描述                                             | 电源     |
|-------------|-----|------------------------------------------------|--------|
| RTC_XI      | Ι   | 32.768KHz 晶体输入                                 | RTC_3V |
| RTC_XO      | 0   | 32. 768KHz 晶体输出                                | RTC_3V |
| RTC_DOTESTn | 1   | 测试模式使能<br>0: 测试模式<br>1: 功能模式                   | RTC_3V |
| RTC_RSMRSTn | I I | RSM 域复位,低有效。通过 820K 欧电阻上拉到 RSM 电源,对地接 10uF 电容。 | RTC_3V |
| RTC_RSTn    | I I | RTC 域复位,低有效。通过 100K 欧电阻上拉到 RTC 电源,对地接 1uF 电容。  | RTC_3V |



## 2.17 电源管理接口

| 信号名称          | 类型 | 描述                                                                                             | 电源       |
|---------------|----|------------------------------------------------------------------------------------------------|----------|
| ACPI_EN       | 1  | ACPI 使能<br>0:不使能 ACPI 功能,此时除了复位信号<br>(ACPI_SYSRSTn)外,其他电源管理信号无效;<br>1:使能 ACPI 功能;              | ACPI_3V3 |
| ACPI_SYSRSTn  | Ι  | 系统复位,低有效。                                                                                      | ACPI_3V3 |
| ACPI_RINGn    | Ι  | 振铃唤醒,低有效。                                                                                      | ACPI_3V3 |
| ACPI_WAKEn    | Ι  | PCIE 唤醒,低有效。                                                                                   | ACPI_3V3 |
| ACPI_LID      | Ι  | 屏盖状态<br>0: 屏盖关闭;<br>1: 屏盖打开。                                                                   | ACPI_3V3 |
| ACPI_PWRTYPE  | I  | 供电类型指示信号<br>0: 电池供电;<br>1: 交流电源供电。                                                             | ACPI_3V3 |
| ACPI_BATLOWn  | I  | 电量低指示(包括电池供电和电源供电,该信号的准确含义是 PWRLOWn),低有效。<br>在工作状态下,为低时可以产生中断;在关机状态下,为低时无法开机;在低功耗状态下,为低时无法 唤醒。 | ACPI_3V3 |
| ACPI_SUSSTATn | 0  | 低功耗状态,低有效。                                                                                     | ACPI_3V3 |
| ACPI_S3n      | 0  | S3 状态, 低有效。                                                                                    | ACPI_3V3 |
| ACPI_S4n      | 0  | S4 状态,低有效。                                                                                     | ACPI_3V3 |
| ACPI_S5n      | 0  | S5 状态, 低有效。                                                                                    | ACPI_3V3 |
| ACPI_PLTRSTn  | 0  | 平台复位,低有效。                                                                                      | ACPI_3V3 |
| ACPI_SLPLANn  | 0  | 网络电源关闭,低有效。                                                                                    | ACPI_3V3 |
| ACPI_PWRBTNn  | Ι  | 电源开关,低有效。                                                                                      | ACPI_3V3 |
| ACPI_PWROK    | Ι  | 电源有效,指示最后一级电源上电成功,高有效。                                                                         | ACPI_3V3 |
| VSB_GATEn     | 0  | 主电源和 standby 电源切换控制信号                                                                          | ACPI_3V3 |

### 注:参见电源管理和复位时序。

## 2.18 时钟信号

| <b>*</b> * * * * * * * * * * * * * * * * * * |    |                                               |          |
|----------------------------------------------|----|-----------------------------------------------|----------|
| 信号名称                                         | 类型 | 描述                                            | 电源       |
| CLKIN                                        | Ι  | 桥片 100 MHz 主参考时钟                              | I0_3V3   |
| TESTCLK                                      | Ι  | 测试时钟输入,保留,通过 10Kohm 电阻接地                      | I0_3V3   |
| LPC_CLKIN                                    | I  | LPC 33MHz 参考时钟,不使用 LPC 接口时,可不接                | IO_3V3   |
| CLKOUT100M³                                  | 0  | 100 MHz 单端时钟输出。可以作为龙芯 3 号处理器的 HT 参考时钟使用。      | IO_3V3   |
| CLKOUT33M <sup>3</sup>                       | 0  | 33.3 MHz 单端时钟输出。可以作为龙芯3号处理器的内存 PLL 参考时钟使用。    | I0_3V3   |
| CLKOUT25M³                                   | 0  | 25 MHz 单端时钟输出。可以作为龙芯 3 号处理器的 core PLL 参考时钟使用。 | ACPI_3V3 |
| CLKOUTFLEX3                                  | 0  | 频率可变单端时钟输出。默认为 100 MHz。                       | ACPI_3V3 |
| HTCLKp/n                                     | I  | HT 200 MHz 差分参考时钟,当 HT 使用内部参考时钟时,可不接          | -        |
| PCIE_FO_CLKINp/n                             | Ι  | 默认选择内部时钟,无法修改                                 | -        |



| PCIE_F1_CLKINp/n       | I | 默认选择内部时钟,无法修改                                   | - |
|------------------------|---|-------------------------------------------------|---|
| PCIE_H_CLKINp/n        | Ι | 默认选择内部时钟,无法修改                                   | - |
| PCIE_GO_CLKINp/n       | Ι | 默认选择内部时钟,无法修改                                   | _ |
| PCIE_G1_CLKINp/n       | I | 默认选择内部时钟,无法修改                                   | - |
| SATAO_CLKINp/n         | I | SATAO 100 MHz 差分参考时钟, 当控制器不工<br>作或者选用内部参考时钟时可不接 | - |
| SATA1_CLKINp/n         | I | SATA1 100 MHz 差分参考时钟, 当控制器不工<br>作或者选用内部参考时钟时可不接 | _ |
| SATA2_CLKINp/n         | I | SATA2 100 MHz 差分参考时钟, 当控制器不工<br>作或者选用内部参考时钟时可不接 | _ |
| USB_XI                 | Ι | 保留,通过 10Kohm 电阻接地。                              | - |
| USB_CLKIN <sup>2</sup> | I | USB 12 MHz 单端时钟输入                               | _ |

#### 注:

- 1. 不使用的输入参考时钟可以不提供,但需通过10Kohm的电阻接地。
- 2. 对于USB模块的参考时钟USB\_CLKIN,当不使用USB接口唤醒功能时,可不接,此时需将引脚通过10Kohm的电阻接地;否则必须提供一个12MHz的板上时钟,注意板上时钟的电压幅值应为2.5V。
- 3. 如果处理器使用桥片的输出时钟作为参考时钟使用,需注意桥片输出时钟有效时刻的相关时序,参见<u>电源管理和复位时序</u>。

### 2.19 中断接口

| 信号名称  | 类型 | 描述          | 电源     |  |
|-------|----|-------------|--------|--|
| INTn0 | 0  | 中断输出 0, 低有效 | IO_3V3 |  |
| INTn1 | 0  | 中断输出 1, 低有效 | I0_3V3 |  |

## 2.20 芯片配置接口

| 信号名称         | 类型  | 描述                                                                                                                                                                                    | 电源     |
|--------------|-----|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|
| PCIEBRGMODE  |     | 桥片模式选择。<br>0: HT 桥片模式;<br>1: 保留。                                                                                                                                                      | IO_3V3 |
| CLKSEL [8:0] | I/0 | CLKSEL[5:0]: 悬空;<br>CLKSEL[6]: HT PHY 参考时钟选择;<br>0: 使用 200MHz 差分输入时钟;<br>1: 使用 100MHz 单端系统输入时钟。<br>CLKSEL[7]: HT 频率配置模式选择,主板需通过一个<br>4.7K 欧姆的电阻下拉;<br>CLKSEL[8]: HT gen1 模式使能,需要板级上拉。 | IO_3V3 |

## 2.21 JTAG 接口

| 信号名称      | 类型 | 描述          | 电源     |
|-----------|----|-------------|--------|
| JTAG_TCK  | Ι  | JTAG 时钟     | IO_3V3 |
| JTAG_TDI  | Ι  | JTAG 数据输入   | IO_3V3 |
| JTAG_TMS  | Ι  | JTAG 模式     | IO_3V3 |
| JTAG_TRST | Ι  | JTAG 复位,需下拉 | IO_3V3 |
| JTAG_TDO  | 0  | JTAG 数据输出   | IO_3V3 |



## 2.22 电源地信号

| 信号名称           | 类型 | 描述                                  | 电压              |
|----------------|----|-------------------------------------|-----------------|
| VDD            | I  | 核心电压域电源。该电源在 S3、S4、S5、G3 状态下可以关闭    | 1. 1V           |
| VDD_RSM        | I  | RSM 域核电源。该电源在 G3 状态下可以关闭            | 1. 1V           |
| DDR_VDDE       | I  | 显存 IO 引脚电源                          | 1.5V            |
| DDR_VREF       | I  | 显存 IO 引脚参考电源                        | 0.75V           |
| HT_1V2         | I  | HT PHY 电源                           | 1.2V            |
| HT_1V8         | I  | HT PHY 电源                           | 1.8V            |
| PEST_1V1       | I  | PCIE/SATA PHY 电源                    | 1.1V            |
| PEST_3V3       | I  | PCIE/SATA PHY 高压电源                  | 3. 3V           |
| GMAC_VDDE      | I  | GMAC IO 引脚电源。电压值需要和外接的 PHY 芯片<br>一致 | 3. 3V/2. 5<br>V |
| USB_A3V3       | I  | USB 模拟电源                            | 3. 3V           |
| IO_3V3         | I  | 低速 IO 引脚电源                          | 3. 3V           |
| ACPI_3V3       | I  | RSM 域 IO 引脚电源                       | 3. 3V           |
| RTC_3V         | I  | RTC 域电源                             | 参见该表<br>下注解 a   |
| VSS            | _  | 芯片地                                 | -               |
| PLL_HT_VDD     | I  | HT PLL 模拟和数字电源                      | 1.25V           |
| PLL_HT_VSS     |    | HT PLL 地                            | -               |
| PLL_VDDA_CORE  | I  | 核心 PLL 模拟电源                         | 1.25V           |
| PLL_VDDD_CORE  | I  | 核心 PLL 数字电源                         | 1.25V           |
| PLL_VSS_CORE   |    | 核心 PLL 地。                           | -               |
| PLL_VDDA_PER   | I  | 外设 PLL 模拟电源                         | 1.25V           |
| PLL_VDDD_PER   | I  | 外设 PLL 数字电源                         | 1.25V           |
| PLL_VSS_PER    |    | 外设 PLL 地                            | -               |
| PLL_VDDA_GRAPH | I  | 图形 PLL 模拟电源                         | 1.25V           |
| PLL_VDDD_GRAPH | I  | 图形 PLL 数字电源                         | 1.25V           |
| PLL_VSS_GRAPH  |    | 图形 PLL 地                            | -               |

注 a: 对于工业级芯片(包括专用工业级和普通工业级), RTC\_3V 通过 300K 欧电阻上拉到 RTC 电源(3.0~3.3V); 对于商业级芯片, RTC\_3V 通过 100K 欧电阻上拉到 RTC 电源(3.0~3.3V)

## 2.23 引脚复用表

模块级的功能复用关系如下表所示:

表 2-1. 引脚复用表

| 功能 0       | 功能1    | 功能 2 | 功能 3 | 复用控制 |
|------------|--------|------|------|------|
| VSB_GATEn  | GPI001 |      |      | 1    |
| CLKOUT25M  | GPI002 |      |      | 1    |
| CLKOUTFLEX | GPI003 |      |      | 1    |
| PWMO       | GPI004 |      |      | 1    |
| PWM1       | GPI005 |      |      | 1    |
| PWM2       | GPI006 |      |      | 1    |
| PWM3       | GPI007 |      |      | 1    |



| TOCO CCI   | CDIOOO |             |          |   |
|------------|--------|-------------|----------|---|
| I2CO_SCL   | GP1008 |             |          | 2 |
| I2CO_SDA   | GP1009 |             |          |   |
| I2C1_SCL   | GPI010 |             |          | 2 |
| I2C1_SDA   | GPI011 |             |          |   |
| SPI_CSn0   | GPI012 | I2C4_SCL    |          | 2 |
| SPI_CSn1   | GPI013 | I2C4_SDA    |          |   |
| SPI_CSn2   | GPI014 | I2C5_SCL    |          | 2 |
| SPI_CSn3   | GPI015 | I2C5_SDA    |          |   |
| SPI_SDI    | GPI016 |             |          | 2 |
| SPI_SD0    | GPI017 |             |          |   |
| SPI_SCK    | GPI018 |             |          |   |
| HDA_BITCLK | GPI019 | AC97_BITCLK |          | 3 |
| HDA_SYNC   | GPI020 | AC97_SYNC   |          |   |
| HDA_RESETn | GPI021 | AC97_RSTn   |          |   |
| HDA_SDO    | GPI022 | AC97_SD0    |          |   |
| HDA_SDIO   | GPI023 | AC97_SDI    |          |   |
| HDA_SDI1   | GPI024 |             |          | 3 |
| HDA_SDI2   | GPI025 |             |          |   |
| SATAO_LEDn | GPI026 |             |          | 1 |
| SATA1_LEDn | GPI027 |             |          | 1 |
| SATA2_LEDn | GPI028 |             |          | 1 |
| USB_OC_0   | GPI029 |             |          | 1 |
| USB_OC_1   | GPI030 |             |          | 1 |
| USB_OC_2   | GPI031 |             |          | 1 |
| UART3 RXD  | GPI032 | UART DCD    | I2C2 SCL | 2 |
| UART3_TXD  | GPI033 | UART_RI     | I2C2_SDA |   |
| UART2_RXD  | GPI034 | UART_DSR    | I2C3_SCL | 2 |
| UART2_TXD  | GPI035 | UART_DTR    | I2C3_SDA |   |
| UART1_RXD  | GPI036 | UART_CTS    |          | 2 |
| UART1_TXD  | GPI037 | UART_RTS    |          |   |
| UARTO_RXD  | GPI038 | UART_RXD    |          | 2 |
| UARTO_TXD  | GPI039 | UART_TXD    |          |   |
| LPC_ADO    | GPI040 |             |          | 2 |
| LPC_AD1    | GPI041 |             |          |   |
| LPC_AD2    | GPI042 |             |          |   |
| LPC_AD3    | GPI043 |             |          |   |
| LPC_SERIRQ | GPI044 |             |          |   |
| LPC_FRAMEn | GPI045 |             |          |   |
| CLKSELO    | GPI046 |             |          | 4 |
| CLKSEL1    | GPI047 |             |          |   |
| CLKSEL2    | GPI048 |             |          |   |
| CLKSEL3    | GPI049 |             |          |   |
|            | L      |             |          |   |



| CLKSEL4     | GPI050 |  |  |
|-------------|--------|--|--|
| CLKSEL5     | GPI051 |  |  |
| CLKSEL6     | GPI052 |  |  |
| CLKSEL7     | GPI053 |  |  |
| PCIEBRGMODE | GPI054 |  |  |
| HT_8X2      | GPI055 |  |  |
| CLKSEL8     | GPI056 |  |  |

#### 注:

- 1. 引脚功能可单独配置。
- 2. 引脚功能不可单独配置,合并单元格内的引脚功能需同时配置。
- 3. HDA相关引脚,当配置为HDA模式时,所有引脚都工作在HDA模式,即使在HDA模式下不使用引脚HDA\_SDI1/2,它们也无法作为其他功能使用;当配置为AC97模式时,引脚HDA\_SDI1/2可以作为GPIO功能使用。
- 4. 芯片配置相关引脚,在boot阶段作为芯片配置输入引脚,系统启动后,工作在GPIO输出模式(不可作为GPIO输入使用)。

### 2.24 引脚集成上下拉

芯片的部分引脚内部集成了上下拉电阻,以减少主板需要的电阻数量。表 2-2 列出了集成上下拉电阻的芯片引脚以及它们的上下拉方式和集成电阻的名义阻值。

| 信号名称            | 上下拉说明 | 名义阻值(ohm) | 说明 |
|-----------------|-------|-----------|----|
| HT_LO_POWEROK   | 上拉    | 40K       |    |
| HT_LO_RSTn      | 上拉    | 40K       |    |
| HT_LO_LDT_STOPn | 上拉    | 40K       |    |
| HT_LO_LDT_REQn  | 上拉    | 40K       |    |
| HT_HI_POWEROK   | 上拉    | 40K       |    |
| HT_HI_RSTn      | 上拉    | 40K       |    |
| HT_HI_LDT_STOPn | 上拉    | 40K       |    |
| HT_HI_LDT_REQn  | 上拉    | 40K       |    |
| PCIE_FO_PRSNTnO | 上拉    | 40K       |    |
| PCIE_FO_PRSNTn1 | 上拉    | 40K       |    |
| PCIE_FO_PRSNTn2 | 上拉    | 40K       |    |
| PCIE_FO_PRSNTn3 | 上拉    | 40K       |    |
| PCIE_F1_PRSNTn0 | 上拉    | 40K       |    |
| PCIE_F1_PRSNTn1 | 上拉    | 40K       |    |
| PCIE_GO_PRSNTnO | 上拉    | 40K       |    |
| PCIE_GO_PRSNTn1 | 上拉    | 40K       |    |
| PCIE_G1_PRSNTn0 | 上拉    | 40K       |    |
| PCIE_G1_PRSNTn1 | 上拉    | 40K       |    |
| PCIE_H_PRSNTn0  | 上拉    | 40K       |    |
| PCIE_H_PRSNTn1  | 上拉    | 40K       |    |
| ACPI_EN         | 上拉    | 40K       |    |
| CLKSEL0         | 下拉    | 46K       |    |

表 2-2. 引脚集成的上下拉



| CLKSEL1     | 下拉 | 46K |   |
|-------------|----|-----|---|
| CLKSEL2     | 下拉 | 46K |   |
| CLKSEL3     | 下拉 | 46K |   |
| CLKSEL4     | 上拉 | 40K |   |
| CLKSEL5     | 下拉 | 46K |   |
| CLKSEL6     | 下拉 | 46K | 1 |
| CLKSEL7     | 上拉 | 40K | 2 |
| CLKSEL8     | 下拉 | 46K |   |
| PCIEBRGMODE | 下拉 | 46K |   |
| HT_8X2      | 下拉 | 46K | 3 |
| JTAG_TDI    | 上拉 | 40K |   |
| JTAG_TMS    | 上拉 | 40K |   |
| JTAG_TRSTn  | 上拉 | 40K | 4 |
| LPC_ADO     | 上拉 | 40K |   |
| LPC_AD1     | 上拉 | 40K |   |
| LPC_AD2     | 上拉 | 40K |   |
| LPC_AD3     | 上拉 | 40K |   |
| LPC_SERIRQ  | 上拉 | 40K |   |
| SPI_SDI     | 上拉 | 40K |   |
| SPI_SDO     | 上拉 | 40K |   |
|             |    |     |   |

#### 注:

- 1. 上拉阻值的范围为: 27K~64Kohm, 名义阻值为40Kohm; 下拉阻值的范围为30K~80Kohm, 名义阻值为46Kohm。
- 2. CLKSEL6应根据主板是否提供HT 200MHz差分参考时钟设定。当主板不提供该差分参考时钟时,应在主板上将该引脚上拉。
- 3. CLKSEL7应通过主板下拉,以允许软件配置HT总线频率。
- 4. HT8X2由是否使用桥片双路直连模式决定。对于单路主板,该引脚应悬空或者下拉;对于双路主板,该引脚由是否将HT Hi引脚连接到处理器非0结点决定,如果连接HT Hi引脚到非0结点,则该引脚需由主板上拉,否则应悬空或者下拉。
- 5. JTAG TRSTn引脚在正常使用模式下必须由主板下拉。
- 6. 其它引脚在默认功能下不需要主板提供上下拉,悬空即可。

## 2.25 主板需提供的上下拉

在默认的工作模式下,需要提供上下拉的引脚包括:

| 信号名称          | 上下拉说明              | 推荐阻值  |
|---------------|--------------------|-------|
| IRIC DOLES In | 功能模式:上拉<br>测试模式:下拉 | 4. 7K |
| GMACO_MDIO    | 上拉                 | 4.7K  |
| GMAC1_MDIO    | 上拉                 | 4.7K  |
| I2CO_SCL      | 上拉                 | 4. 7K |
| I2CO_SDA      | 上拉                 | 4. 7K |
| I2C1_SCL      | 上拉                 | 4. 7K |
| I2C1_SDA      | 上拉                 | 4. 7K |



| HDA_SDIO   | 下拉                  | 4.7K  |
|------------|---------------------|-------|
| HDA_SDI1   | 下拉                  | 4. 7K |
| HDA_SDI2   | 下拉                  | 4.7K  |
| JTAG_TRSTn | 功能模式:下拉<br>测试模式:N/A | 4. 7K |
| SATAO_LEDn | 上拉                  | 4.7K  |
| SATA1_LEDn | 上拉                  | 4. 7K |
| SATA2_LEDn | 上拉                  | 4. 7K |



### 3 时钟

### 3.1 桥片时钟

桥片需要一个 100 MHz 时钟和一个 32 K 晶体振荡器作为参考时钟输入(如果使用 LPC 总线,则还需要一个  $33 \, MHz$  时钟输入)。

| 时钟               | 频率         | 说明                                                   |
|------------------|------------|------------------------------------------------------|
| CLKIN            | 100 MHz    | 桥片 100 MHz 主参考时钟                                     |
| RTC_XI           | 32.768 KHz | 32.768KHz 晶体输入                                       |
| RTC_XO           | 32.768 KHz | 32. 768KHz 晶体输出                                      |
| TESTCLK          | -          | 保留,通过 10Kohm 电阻接地                                    |
| LPC_CLKIN        | 33 MHz     | LPC 33MHz 参考时钟,不使用 LPC 接口时,可不接,<br>需通过一个 10Kohm 电阻接地 |
| HTCLKp/n         | 200 MHz    | HT 200 MHz 差分参考时钟,当 HT 使用内部参考时钟时,可不接                 |
| PCIE_FO_CLKINp/n | 100 MHz    | 默认选择内部时钟,无法修改                                        |
| PCIE_F1_CLKINp/n | 100 MHz    | 默认选择内部时钟,无法修改                                        |
| PCIE_H_CLKINp/n  | 100 MHz    | 默认选择内部时钟,无法修改                                        |
| PCIE_GO_CLKINp/n | 100 MHz    | 默认选择内部时钟,无法修改                                        |
| PCIE_G1_CLKINp/n | 100 MHz    | 默认选择内部时钟,无法修改                                        |
| SATAO_CLKINp/n   | 100 MHz    | SATAO 100 MHz 差分参考时钟, 当控制器不工作或者<br>选用内部参考时钟时可不接      |
| SATA1_CLKINp/n   | 100 MHz    | SATA1 100 MHz 差分参考时钟, 当控制器不工作或者<br>选用内部参考时钟时可不接      |
| SATA2_CLKINp/n   | 100 MHz    | SATA2 100 MHz 差分参考时钟, 当控制器不工作或者<br>选用内部参考时钟时可不接      |
| USB_XI           | 12 MHz     | 保留,通过10Kohm 电阻接地                                     |
| USB_CLKIN        | 12 MHz     | 12 MHz 晶振输入                                          |
| <del>注</del> 。   |            |                                                      |

表 3-1. 桥片时钟输入

#### 注:

- 1. 不使用的输入参考时钟可以不提供,但需通过10Kohm的电阻接地。
- 2. 对于USB模块的参考时钟USB\_CLKIN,当不使用USB接口唤醒功能时,可不接,此时需将引脚通过10Kohm的电阻接地;否则必须提供一个12MHz的板上时钟,注意板上时钟的电压幅值应为2.5V。
- 3. 晶体参考时钟(RTC\_XI/XO)必须保留,否则影响正常开机以及会导致软件访问电源管理模块的寄存器时死机。

|             | 表 3-2. 桥厅时钟输出 |                                           |  |  |
|-------------|---------------|-------------------------------------------|--|--|
| 时钟          | 频率            | 说明                                        |  |  |
| CLKOUT33M   | 33.3MHz       | 33.3 MHz 单端时钟输出。可以作为内存参考时钟供龙芯 3 号处理器使用。   |  |  |
| CLKOUT100M  | 100 MHz       | 100 MHz 单端时钟输出。可以作为 HT 的参考时钟供龙芯 3 号处理器使用。 |  |  |
| CLKOUT25M¹  | 25 MHz        | 25 MHz 单端时钟输出。可以作为 core 参考时钟供龙芯 3 号处理器使用。 |  |  |
| CLKOUTFLEX1 | 可变            | 频率可变单端时钟输出。默认为 100 MHz。                   |  |  |

表 3-2. 桥片时钟输出

注: CLKOUT25M 和 CLKOUTFLEX 引脚可复用为 GPIO 功能。



### 3.2 时钟相关配置引脚

桥片设置了一些引脚来设置桥片时钟的生成方式,这些配置引脚主要作为备份设计,正常的主板设计除了 CLKSEL[7: 6]外不需要改变这些配置引脚的值(悬空或者保持为默认值)。桥片时钟相关配置引脚见表 3-3。

| 引脚          | 方向 | 默认值 | 说明                                                         |
|-------------|----|-----|------------------------------------------------------------|
| CLKSEL[1:0] | Ι  | 00b | 保留                                                         |
| CLKSEL[3:2] | Ι  | 00b | 保留                                                         |
| CLKSEL[5:4] | I  | 01b | 保留                                                         |
| CLKSEL[6]   | Ι  | 0   | HT PHY 参考时钟选择。 0: 使用 200MHz 差分输入时钟; 1: 使用 100MHz 单端系统输入时钟。 |
| CLKSEL[7]   | I  | 1   | HT 频率配置模式(推荐设置为0)。 0: HT 时钟可采用软件配置模式; 1: HT 时钟仅可采用硬件配置模式。  |
| CLKSEL[8]   | Ι  | 0   | 保留                                                         |

表 3-3. 桥片时钟相关配置引脚及说明

## 3.3 时钟功能描述

桥片内部包含了多个 PLL 和时钟分频模块,用于产生桥片需要的各个时钟。 桥片内部包含 5 个 PLL,其中每个 PLL 最多可以提供 3 个时钟输出。这 5 个 PLL 的用途分别为:

- 一个设备 PLL,产生 USB/SATA、GMAC 的时钟;
- 一个图形 PLL 用于产生 GPU、DC 以及显存的时钟;
- 一个系统 PLL 用于产生内部总线、HDA bitclk、flex clkout 的时钟;

两个 PIX PLL 用于产生两个独立的像素时钟,以支持双路独立显示。





图 3-1. 桥片时钟结构图



## 4 功能描述

### 4.1 图形处理器

图形处理器工作频率范围为 100-500MHz。

### 4.2 显示控制器

显示控制器从显存中取出帧缓冲和光标信息输出到外部显示接口上。 龙芯 7A1000 的显示控制器支持的特性包括:

- 双路DVO接口显示
- 每路显示最大支持至 1920x1080@60Hz(也可支持1600x1200@60Hz)
- Monochrome、ARGB8888 两种模式硬件光标
- RGB444/RGB555/RGB565/RGB888 四种色深
- 输出抖动和伽马校正
- 可切换的双路帧缓冲
- 包含独立的DDC检测引脚(通过软件模拟I2C总线)

## 4.3 DDR3 SDRAM 显存接口描述

桥片内部集成的显存控制器的设计遵守 DDR3 SDRAM 的行业标准(JESD79-3)。支持 133-667MHz 工作频率。

桥片支持的最大片选数为 1, 行地址数为 16, 列地址数为 12, Bank 地址数为 3。

注: PCB设计时必须把SDRAM颗粒的未使用到的地址引脚拉低。

## 4.4 DVO 显示接口

DVO 显示接口的工作频率范围为 20M - 200MHz。

## 4.5 GMAC 控制器

桥片集成了两个 GMAC 控制器。

### 4.6 USB 控制器

桥片的 USB 主机端口特性如下:

- 兼容USB Rev 1.1 、USB Rev 2.0协议
- 兼容OHCI Rev 1.0、EHCI Rev 1.0协议
- 支持LS (Low Speed)、FS (Full Speed)和HS (High Speed)的USB设备
- 支持六个端口,每个端口都可挂载LS、FS或HS设备
- 支持过流检测

## 4.7 SATA 控制器

桥片的 SATA 接口特性包括:

- 支持SATA 1代1.5Gbps和SATA2代3Gbps的传输
- 兼容串行ATA2.6和AHCI 1.1规范
- 支持状态指示



### 4.8 PCIE 控制器

龙芯 7A1000 共有 32 个 PCIE lane, 分为五组: PCIE\_F0, PCIE\_F1, PCIE\_G0, PCIE\_G1, PCIE\_H。其中 PCIE\_F0 包含 4 个 lane, 可以作为一个 PCIE x4 或者 4 个 PCIE x1 使用; PCIE\_F1 包含 4 个 lane, 可以作为一个 PCIE x4 或者 2 个 PCIE x1 使用(当作 2 个 PCIE x1 使用时,此时 lane2 和 lane3 不可用); PCIE\_G0 包含 8 个 lane, 可以作为一个 PCIE x8 或者 2 个 PCIE x4 使用; PCIE\_G1 包含 8 个 lane, 可以作为一个 PCIE x8 或者 2 个 PCIE x4 使用; PCIE H包含 8 个 lane, 可以作为一个 PCIE x8 或者 2 个 PCIE x4 使用;

PCIE 接口有 12 个 PCIE\_\*\_PRSNTn 引脚分别对应 12 个 PCIE 控制端口,它们用来使能对应的控制端口。PCB 板卡设计的原则是,使用哪个 PCIE 控制端口,就将对应的 PRSNTn 引脚拉低。如果使用板载的方式连接 PCIE 接口转换芯片,则需要把对应的 PRSNTn 引脚拉低;如果使用 PCIE 插槽,则需要将对应的 PRSNTn 引脚连接到 PCIE 插槽上。引脚的默认状态是上拉的,如果不使用对应的控制端口,相应的 PRSNTn 引脚悬空即可。

比如,某个主板设计将 PCIE\_F0 接口的 lane $0\sim2$  当做 3 个 x1 的 PCIE 接口来使用,分别连接 PCIE 千兆网卡、PCIE 转 USB 3.0、PCIE 转 SATA 3.0 设备,则需要将 PCIE\_F0\_PRSNTn $0\sim2$  拉低,PCIE\_F0\_PRSNTn3 悬空即可。该主板将 PCIE\_F1 接口的 4 个 lane 连接到一个 x4 的 PCIE 插槽来扩展设备,则需要将 PCIE\_F1\_PRSNTn0 连接到插槽的对应 PRSNT#引脚,PCIE\_F1\_PRSNTn1 悬空即可。

以上,每个控制器均支持 lane reverse 功能。当硬件使用该功能时,BIOS 软件需要进行相应 修改以保证链路可以正常建立。另外,每个 lane 均支持 lane polarity inversion 功能。

### 4.9 LPC 接口

桥片包含一组 LPC 接口,可连接 LPC 接口的从设备。

### 4.10 SPI 控制器

桥片的 SPI 控制器仅可作为主控制器使用。

## 4.11 电源管理

电源管理模块支持系统休眠与唤醒,支持S3(待机到内存)、(待机到硬盘)、ACPIS5(软关机),并且支持电源失效检测和自动系统恢复。支持多种唤醒方式(USB,GMAC,电源开关等)。

### 4. 12 GPIO

桥片共有57个GPIO引脚, 其中1个为专用GPIO,其余56个与其他功能复用。

### 4.13 UART 控制器

桥片集成了1个全功能的UART控制器,可以复用为4个双线UART接口。

### 4.14 I2C 控制器

桥片集成了 I2C 接口,最高传送速率 400kbps。

#### 4. 15 PWM

桥片集成了四路脉冲宽度调节/计数控制器。每路 PWM 有一路脉冲宽度输出信号和一路待测脉冲输入信号。





四路 PWM 的工作和控制方式完全相同。

### 4. 16 RTC

RTC 接口包含晶体振荡器,外部连接 32.768KHZ 晶体。

### 4.17 HDA 控制器

HDA 控制器兼容 High Definition Audio Specification Revision 1.0a。 HDA 控制器支持 1 路音频输出和 3 路音频输入。

### 4.18 AC97 控制器

桥片的 AC97 控制器和 HDA 控制器复用同一组引脚。 AC97 控制器支持 1 路音频输出和 1 路音频输入。



## 5 引脚定义

## 5.1 引脚排列图



图 5-1. 芯片引脚排布总览(顶视图)

|    | 1            | 2            | 3             | 4            | 5              |    |
|----|--------------|--------------|---------------|--------------|----------------|----|
| A  | 1            | DV00 D14     | DV00 D06      | DVOO_CKP     | DVOO SDA       | A  |
|    | DV00 D17     | DV00 D13     | DV00_D00      | DVOO_CKN     | DV00_DD1       | В  |
|    | DV00 D19     | DV00 D18     | DV00 D15      | DV00 D08     | DV00_D05       | С  |
|    | DV00 D21     | DV00 D22     | DV00 D20      | DV00 D16     | DV00 D09       | D  |
|    | DV01 D07     | DV01 D01     | DV01 D02      | DVO1 VSYNC   | DV00 D23       | E  |
| F  | DV01 D08     | DV01 D06     | DVO1 CKP      | DVO1 CKN     | DVO1 HSYNC     | F  |
| G  | <br>DV01_D12 |              |               | DV01_D09     | DV01_D05       | G  |
| Н  | DV01_D18     | DV01_D17     | DV01_D16      | DV01_D13     | DV01_D14       | Н  |
| J  | DV01_D22     | DV01_D21     | DV01_D20      | DV01_D19     | I0_3V3         | J  |
| K  | USBO_TXRTUNE | USBO_DM      | USBO_DP       | DVO1_SDA     | DV01_SCL       | K  |
| L  | USB1_DM      | USB1_DP      | USB1_TXRTUNE  | USB3_DP      | VSS            | L  |
| M  | USB5_TXRTUNE | USB4_DM      | USB4_DP       | USB3_DM      | USB_A3V3       | M  |
| N  | USB5_DM      | USB5_DP      | USB2_DP       | USB2_DM      | USB_A3V3       | N  |
| P  | GMACO_TXDO   | USB2_OC      | USB1_OC       | USB0_0C      | VSB_GATEn      | Р  |
| R  | GMACO_RXCK   | GMACO_MDCK   | GMACO_TCTL    | GMACO_TXD3   | CLKOUTFLEX     | R  |
| Т  | GMACO_RCTL   | GMACO_TXCK   | GMACO_RXD3    | GMACO_TXD1   | GMAC_VDDE      | Т  |
| V  | GMAC1_TCTL   | GMACO_RXDO   | GMACO_RXD1    | GMACO_RXD2   | GMAC1_MDCK     | V  |
| V  | GMAC1_TXD3   | GMAC1_RXD2   | GMAC1_RXCK    | GMAC_VDDE    | GMAC1_TXCK     | V  |
| W  | ACPI_PLTRSTN | ACPI_LID     | GMAC1 RXD3    | GMAC1 RCTL   | GMAC1 RXD1     | W  |
| Y  | ACPI_EN      | ACPI_PWRTYPE | ACPI_BATLOWN  | ACPI_PWROK   | ACPI_3V3       | Y  |
| AA | ACPI_WAKEN   | ACPI_RINGN   | ACPI_SUSSTATN | ACPI_SLPLANN | ACPI_S5N       | AA |
| AB | ACPI_SYSRSTN | RTC_RSTN     | RTC_RSMRSTN   | RTC_XI       | RTC_XO         | AB |
| AC | VSS          | VSS          | VSS           | VSS          | VDD            | AC |
| AD | VDD          | VDD          | VDD           | VDD          | VSS            | AD |
| AE | PCIE_G1_TXNO | VSS          | PCIE_G1_RXP2  | PCIE_G1_RXN2 | PCIE_G1_CLKINP | AE |
|    | PCIE_G1_TXP0 | PCIE_G1_RXP0 | PCIE_G1_RXP1  | PCIE_G1_RXP3 | PCIE_G1_RXP4   | AF |
|    | VSS          | PCIE_G1_RXNO | PCIE_G1_RXN1  | PCIE_G1_RXN3 | PCIE_G1_RXN4   | AG |
|    | PCIE_G1_TXN1 | PEST_1V1     | VSS           | PEST_1V1     | VSS            | АН |
|    | PCIE_G1_TXP1 | PCIE_G1_TXN2 | PCIE_G1_TXN3  | PCIE_G1_TXN5 | PCIE_G1_TXN4   | АJ |
| AK |              | PCIE G1 TXP2 | PCIE G1 TXP3  | PCIE G1 TXP5 | PCIE G1 TXP4   | AK |
|    | 1            | 2            | 3             | 4            | 5              |    |

图 5-2. 芯片引脚排布 1/6 (顶视图, 从左至右)



|    | 6              | 7            | 8            | 9               | 10              |    |
|----|----------------|--------------|--------------|-----------------|-----------------|----|
| A  | LPC_AD2        | HDA_SDIO     | HDA_RESETN   | UART_RTS        | UART_DCD        | A  |
| В  | DV00_SCL       | LPC_ADO      | HDA_SDO      | HDA_BITCLK      | UART_RXD        | В  |
| С  | DV00_D01       | LPC_SERIRQ   | LPC_CLK      | HDA_SYNC        | UART_DSR        | С  |
| D  | DV00_D04       | DV00_DE      | VSS          | LPC_FRAMEN      | IO_3V3          | D  |
| Е  | DV00_D10       | IO_3V3       | DV00_D00     | LPC_AD3         | LPC_RESETN      | Е  |
| F  | DV01_D00       | DV00_D11     | DV00_D03     | DVOO_HSYNC      | LPC_AD1         | F  |
| G  | DVO1_DE        | CLKOUT100M   | DV00_D12     | VSS             | DVOO_VSYNC      | G  |
| Н  | DV01_D03       | 10_3V3       | VSS          | 10_3V3          | VSS             | Н  |
| J  | DV01_D15       | DV01_D04     | I0_3V3       | VSS             |                 | J  |
| K  | DV01_D23       | VSS          | VSS          |                 |                 | K  |
| L  | USB_XI         | USB_CLKIN    | VSS          |                 |                 | L  |
| M  | USB3_TXRTUNE   | USB_A3V3     | VSS          |                 |                 | M  |
| N  | USB2_TXRTUNE   | USB4_TXRTUNE | USB_A3V3     |                 |                 | N  |
| P  | GPI000         | USB_A3V3     | VSS          |                 |                 | P  |
| R  | CLKOUT25M      | VSS          | GMAC_VDDE    |                 |                 | R  |
| Т  | GMACO_TXD2     | GMACO_MDIO   | VSS          |                 |                 | T  |
| V  | GMAC1_MDIO     | VSS          | GMAC1_TXD2   |                 |                 | V  |
| V  | GMAC1_TXD0     | GMAC1_TXD1   | VSS          |                 |                 | V  |
| W  | VSS            | GMAC1_RXD0   | ACPI_3V3     |                 |                 | W  |
| Y  | ACPI_PWRBTNN   | ACPI_S3N     | VSS          |                 |                 | Y  |
| AA | ACPI_S4N       | VSS          | ACPI_3V3     |                 |                 | AA |
| AB | RTC_DOTESTN    | RTC_3V       | VSS          | VSS             |                 | AB |
| AC | VDD            | VDD          | VDD          | VSS             | PEST_3V3        | AC |
| AD | VSS            | VSS          | VSS          | PCIE_G1_RSTN    | PCIE_G1_PRSNTN1 | AD |
| AE | PCIE_G1_CLKINN | PCIE_G1_RXP7 | PCIE_G1_RXN7 | PCIE_G1_PRSNTNO | PCIE_G1_REFRES  | AE |
| AF | PCIE_G1_RXP5   | PCIE_G1_RXP6 | PCIE_GO_TXP7 | PCIE_GO_RXP6    | PCIE_GO_RXP5    | AF |
| AG | PCIE_G1_RXN5   | PCIE_G1_RXN6 | PCIE_GO_TXN7 | PCIE_GO_RXN6    | PCIE_GO_RXN5    | AG |
| AH | PEST_1V1       | VSS          | PEST_1V1     | VSS             | PEST_1V1        | AH |
| AJ | PCIE_G1_TXN6   | PCIE_G1_TXN7 | PCIE_GO_TXN6 | PCIE_GO_TXN5    | PCIE_GO_TXN4    | АJ |
| AK | PCIE_G1_TXP6   | PCIE_G1_TXP7 | PCIE_GO_TXP6 | PCIE_GO_TXP5    | PCIE_GO_TXP4    | AK |
|    | 6              | 7            | 8            | 9               | 10              |    |

图 5-3. 芯片引脚排布 2/6 (顶视图, 从左至右)



|    | 11           | 12              | 13              | 14            | 15             |    |
|----|--------------|-----------------|-----------------|---------------|----------------|----|
| A  | HT_8X2       | HT_LO_LDT_REQN  | HT_TX_CADN01    | HT_TX_CADN03  | HT_TX_CLKN0    | A  |
| В  | UART_CTS     | HT_HI_LDT_STOPN | HT_TX_CADP01    | HT_TX_CADP03  | HT_TX_CLKP0    | В  |
| С  | UART_DTR     | HT_HI_POWEROK   | HT_1V2          | VSS           | HT_1V2         | С  |
| D  | UART_TXD     | I0_3V3          | HT_TX_CADNOO    | HT_TX_CADN02  | HT_TX_CADNO4   | D  |
| Е  | UART_RI      | HT_HI_RSTN      | HT_TX_CADP00    | HT_TX_CADP02  | HT_TX_CADP04   | Е  |
| F  | HDA_SDI1     | HT_HI_LDT_REQN  | HT_LO_LDT_STOP  | VVSS          | HT_1V2         | F  |
| G  | VSS          | HDA_SDI2        | HT_LO_RSTN      | HT_LO_POWEROK | HT_TX_CADP05   | G  |
| Н  | IO_3V3       | VSS             | 10_3V3          | VSS           | HT_1V2         | Н  |
| J  |              |                 |                 |               |                | J  |
| K  |              |                 |                 |               |                | K  |
| L  | IO_3V3       | IO_3V3          | VSS             | VSS           | HT_1V2         | L  |
| M  | VDD          | VSS             | IO_3V3          | IO_3V3        | VSS            | M  |
| N  | VSS          | VDD             | VSS             | VDD           | VSS            | N  |
| P  | VDD_RSM      | VSS             | VDD             | VSS           | VDD            | Р  |
| R  | VDD_RSM      | VSS             | VDD             | VSS           | VDD            | R  |
| Т  | VDD_RSM      | VSS             | VSS             | VDD           | VSS            | Т  |
| V  | VDD_RSM      | VSS             | VDD             | VSS           | VDD            | V  |
| V  | VDD_RSM      | VDD             | VSS             | VDD           | VSS            | V  |
| W  | VSS          | VSS             | VDD             | VDD           | VSS            | W  |
| Y  | VDD          | VDD             | VSS             | VSS           | VDD            | Y  |
| AA |              |                 |                 |               |                | AA |
| AB |              |                 |                 |               |                | AB |
| AC | PCIE_GO_RSTN | PCIE_GO_PRSNTN1 | PCIE_GO_PRSNTNO | VSS           | PCIE_GO_REFRES | AC |
| AD | PCIE_GO_RXN7 | PCIE_GO_RXP7    | PCIE_GO_RXN3    | PCIE_GO_RXP3  | PCIE_GO_RXN1   | AD |
| AE | PEST_1V1     | VSS             | PEST_1V1        | VSS           | PEST_1V1       | AE |
| AF | PCIE_GO_RXP4 | PCIE_GO_CLKINP  | PCIE_GO_RXP2    | PCIE_GO_RXPO  | PCIE_F1_RXP3   | AF |
| AG | PCIE_GO_RXN4 | PCIE_GO_CLKINN  | PCIE_GO_RXN2    | PCIE_GO_RXNO  | PCIE_F1_RXN3   | AG |
|    | VSS          | PEST_1V1        | VSS             | PEST_1V1      | VSS            | AH |
| AJ | PCIE_GO_TXN3 | PCIE_GO_TXN2    | PCIE_GO_TXN1    | PCIE_GO_TXNO  | PCIE_F1_TXN3   | АJ |
| AK | PCIE_GO_TXP3 | PCIE_GO_TXP2    | PCIE_GO_TXP1    | PCIE_GO_TXPO  | PCIE_F1_TXP3   | AK |
|    | 11           | 12              | 13              | 14            | 15             |    |

图 5-4. 芯片引脚排布 3/6 (顶视图,从左至右)



| 16                           | 17              | 18              | 19              | 20             |    |
|------------------------------|-----------------|-----------------|-----------------|----------------|----|
| A HT_TX_CADN06               | HT_TX_CTLN0     | HT_TX_CADN09    | HT_TX_CLKN1     | HT_TX_CADN13   | A  |
| B HT_TX_CADP06               | HT_TX_CTLP0     | HT_TX_CADP09    | HT_TX_CLKP1     | HT_TX_CADP13   | В  |
| C VSS                        | HT_1V2          | VSS             | HT_1V2          | VSS            | С  |
| D HT_TX_CADNO7               | HT_TX_CADN08    | HT_TX_CADN10    | HT_TX_CADN12    | HT_TX_CADN14   | D  |
| E HT_TX_CADP07               | HT_TX_CADP08    | HT_TX_CADP10    | HT_TX_CADP12    | HT_TX_CADP14   | Е  |
| F VSS                        | HT_1V2          | VSS             | HT_1V2          | VSS            | F  |
| G HT_TX_CADNO5               | HT_TX_CADP11    | HT_TX_CADN11    | HT_TX_CADP15    | HT_TX_CADN15   | G  |
| H VSS                        | PLL_HT_VDD      | PLL_HT_VSS      | HT_REXT         | HT_1V8         | Н  |
| J                            |                 |                 |                 |                | J  |
| K                            |                 |                 |                 |                | K  |
| L VSS                        | HT_1V2          | VSS             | HT_1V8          | VSS            | L  |
| M HT_1V2                     | VSS             | HT_1V8          | VSS             | VDD            | M  |
| N VDD                        | VSS             | VDD             | VSS             | VSS            | N  |
| P VSS                        | PLL_VSS_PER     | PLL_VDDD_CORE   | PLL_VSS_CORE    | VDD            | P  |
| R VSS                        | PLL_VDDA_PER    | PLL_VDDD_PER    | PLL_VDDA_CORE   | VSS            | R  |
| T VDD                        | PLL_VDDA_GRAPH  | PLL_VSS_GRAPH   | PLL_VDDD_GRAPH  | VDD            | T  |
| V VSS                        | VDD             | VSS             | VSS             | VDD            | V  |
| V VDD                        | VSS             | VDD             | VSS             | NC             | V  |
| WVSS                         | VDD             | VSS             | VSS             | VDD            | W  |
| Y VDD                        | VSS             | VSS             | PEST_3V3        | PEST_3V3       | Y  |
| AA                           |                 |                 |                 |                | A. |
| AB                           |                 |                 |                 |                | AF |
| AC PCIE_F1_REFRES            | PEST_3V3        | VSS             | PEST_3V3        | PCIE_FO_REFRES | A( |
| AD PCIE_GO_RXP1              | PCIE_F1_PRSNTN1 | PCIE_F1_RSTN    | PCIE_FO_CLKINN  | PCIE_FO_CLKINP | ΑI |
| AE VSS                       | PCIE_F1_PRSNTNO | PCIE_FO_PRSNTN3 | PCIE_FO_PRSNTN2 | VSS            | AI |
| AF PCIE_F1_RXP2              | PCIE_F1_RXP1    | PCIE_F1_RXPO    | PCIE_FO_PRSNTN1 | PCIE_FO_RXP3   | ΑI |
| AG PCIE_F1_RXN2              | PCIE_F1_RXN1    | PCIE_F1_RXNO    | PCIE_FO_PRSNTNO | PCIE_FO_RXN3   | A( |
| AH PEST_1V1                  | VSS             | PEST_1V1        | VSS             | PEST_1V1       | ΑI |
| AJ <mark>PCIE_F1_TXN2</mark> | PCIE_F1_CLKINN  | PCIE_F1_TXN1    | PCIE_F1_TXN0    | PCIE_FO_TXN3   | A, |
| AK PCIE_F1_TXP2              | PCIE_F1_CLKINP  | PCIE_F1_TXP1    | PCIE_F1_TXP0    | PCIE_FO_TXP3   | Al |
| 16                           | 17              | 18              | 19              | 20             |    |

图 5-5. 芯片引脚排布 4/6 (顶视图, 从左至右)



|    | 21             | 22             | 23           | 24           | 25           |    |
|----|----------------|----------------|--------------|--------------|--------------|----|
| A  | HT_TX_CTLN1    | HT_RX_CTLN1    | HT_RX_CADN14 | HT_RX_CLKN1  | HT_RX_CADN11 | A  |
| В  | HT_TX_CTLP1    | HT_RX_CTLP1    | HT_RX_CADP14 | HT_RX_CLKP1  | HT_RX_CADP11 | В  |
| С  | HT_1V8         | VSS            | HT_1V8       | VSS          | HT_1V8       | С  |
| D  | HTCLKN         | HT_RX_CADN15   | HT_RX_CADN13 | HT_RX_CADN10 | HT_RX_CADN08 | D  |
| Е  | HTCLKP         | HT_RX_CADP15   | HT_RX_CADP13 | HT_RX_CADP10 | HT_RX_CADP08 | Е  |
| F  | HT_1V8         | VSS            | DDR_VREF     | VSS          | DDR_A15      | F  |
| G  | HT_RX_CADP12   | HT_RX_CADN12   | VSS          | VSS          | DDR_A14      | G  |
| Н  | HT_1V8         | VSS            | VSS          | DDR_CKE0     | DDR_RESETN   | Н  |
| J  |                | VSS            | VSS          | DDR_VDDE     | DDR_REXT     | J  |
| K  |                |                | DDR_VDDE     | DDR_BA2      | DDR_A08      | K  |
| L  |                |                | VSS          | DDR_VDDE     | DDR_BA1      | L  |
| M  |                |                | DDR_VDDE     | DDR_A11      | DDR_A10      | M  |
| N  |                |                | VSS          | DDR_VREF     | DDR_DQM1     | N  |
| P  |                |                | VSS          | DDR_DQ08     | DDR_DQ12     | P  |
| R  |                |                | PEST_3V3     | DDR_DQ15     | VSS          | R  |
| T  |                |                | VSS          | VSS          | SATAO_CLKINN | T  |
| V  |                |                | PEST_3V3     | SATA1_LEDN   | SATAO_CLKINP | V  |
| V  |                |                | VSS          | PEST_1V1     | SATA_REFRES  | V  |
| W  |                |                | IO_3V3       | VSS          | SPI_SCK      | W  |
| Y  |                |                | VSS          | IO_3V3       | CLKSELO      | Y  |
| AA |                |                | IO_3V3       | INTN1        | CLKSEL7      | AA |
| AB |                | VSS            | VSS          | IO_3V3       | INTNO        | AB |
| AC | PCIE_H_REFRES  | VSS            | IO_3V3       | I2C1_SCL     | I2C1_SDA     | AC |
| AD | PCIE_H_PRSNTN1 | PCIE_H_PRSNTNO | PEST_3V3     | VSS          | PEST_1V1     | AD |
| AE | PEST_1V1       | PCIE_FO_RSTN   | PCIE_H_RSTN  | PCIE_H_RXN4  | PCIE_H_RXP4  | AE |
| AF | PCIE_FO_RXP2   | PCIE_FO_RXPO   | PCIE_FO_RXP1 | PCIE_H_RXP6  | PCIE_H_RXP7  | AF |
| AG | PCIE_FO_RXN2   | PCIE_FO_RXNO   | PCIE_FO_RXN1 | PCIE_H_RXN6  | PCIE_H_RXN7  | AG |
| AH | VSS            | PEST_1V1       | VSS          | PEST_1V1     | VSS          | ΑН |
| AJ | PCIE_FO_TXN2   | PCIE_FO_TXN1   | PCIE_FO_TXNO | PCIE_H_TXN7  | PCIE_H_TXN6  | АJ |
| AK | PCIE_FO_TXP2   | PCIE_FO_TXP1   | PCIE_FO_TXPO | PCIE_H_TXP7  | PCIE_H_TXP6  | AK |
|    | 21             | 22             | 23           | 24           | 25           |    |

图 5-6. 芯片引脚排布 5/6 (顶视图, 从左至右)



|    | 26           | 27            | 28           | 29           | 30           |    |
|----|--------------|---------------|--------------|--------------|--------------|----|
| A  | HT_RX_CADN09 | HT_RX_CTLN0   | HT_RX_CADN06 | HT_RX_CADN04 |              | A  |
| В  | HT_RX_CADP09 | HT_RX_CTLP0   | HT_RX_CADP06 | HT_RX_CADP04 | HT_RX_CADNO3 | В  |
| С  | VSS          | HT_1V8        | VSS          | HT_1V8       | HT_RX_CADP03 | С  |
| D  | HT_RX_CADN07 | HT_RX_CADN05  | HT_RX_CLKNO  | HT_RX_CADN02 | VSS          | D  |
| Е  | HT_RX_CADP07 | HT_RX_CADP05  | HT_RX_CLKP0  | HT_RX_CADP02 | HT_RX_CADNO1 | Е  |
| F  | DDR_A12      | DDR_A07       | HT_RX_CADNOO | HT_RX_CADP00 | HT_RX_CADP01 | F  |
| G  | DDR_A09      | DDR_CKP0      | DDR_CKN0     | DDR_A04      | DDR_A06      | G  |
| Н  | DDR_VDDE     | DDR_A02       | DDR_A03      | DDR_A00      | DDR_BAO      | Н  |
| J  | DDR_A05      | DDR_A01       | DDR_RASN     | DDR_A13      | DDR_CASN     | J  |
| K  | DDR_VDDE     | DDR_SCSN0     | DDR_ODTO     | DDR_DQ10     | DDR_DQ11     | K  |
| L  | DDR_WEN      | DDR_DQ09      | DDR_DQSP1    | DDR_DQSN1    | DDR_DQ13     | L  |
| M  | VSS          | DDR_DQ00      | DDR_DQ01     | DDR_DQ02     | DDR_DQ03     | M  |
| N  | DDR_DQ14     | DDR_DQMO      | DDR_DQSP0    | DDR_DQSN0    | DDR_DQ07     | N  |
| P  | DDR_VDDE     | DDR_DQ05      | DDR_DQ04     | DDR_DQ06     | SATAO_LEDN   | P  |
| R  | SATAO_RXN    | SATAO_RXP     | PEST_1V1     | SATA1_RXP    | SATA1_RXN    | R  |
| Т  | SATAO_TXP    | SATAO_TXN     | VSS          | SATA1_CLKINN | SATA1_CLKINP | T  |
| V  | SATA1_TXN    | SATA1_TXP     | SATA2_LEDN   | SATA2_RXP    | SATA2_RXN    | V  |
| V  | SATA2_CLKINP | SATA2_CLKINN  | PEST_1V1     | SATA2_TXN    | SATA2_TXP    | V  |
| W  | SPI_SDI      | SPI_CSN3      | SPI_CSN2     | SPI_CSN1     | SPI_CSN0     | W  |
| Y  | PWM3         | PWM2          | PWM1         | PWMO         | SPI_SDO      | Y  |
| AA | CLKSEL6      | VSS           | CLKSEL3      | CLKSEL1      | CLKSEL2      | AA |
| AB | CLKOUT33M    | CLKIN         | CLKSEL8      | CLKSEL5      | CLKSEL4      | AB |
| AC | I2CO_SCL     | VSS           | JTAG_TCK     | TESTCLK      | PCIEBRGMODE  | AC |
| AD | I2CO_SDA     | JTAG_TRSTN    | JTAG_TMS     | JTAG_TDO     | JTAG_TDI     | AD |
| AE | PCIE_H_RXN1  | PCIE_H_RXP1   | PCIE_H_RXNO  | PCIE_H_RXPO  | PCIE_H_TXNO  | AE |
| AF | PCIE_H_RXP5  | PCIE_H_CLKINP | PCIE_H_RXP3  | PCIE_H_RXP2  | PCIE_H_TXPO  | AF |
| AG | PCIE_H_RXN5  | PCIE_H_CLKINN | PCIE_H_RXN3  | PCIE_H_RXN2  | PEST_1V1     | AG |
| AH | _            | VSS           | PEST_1V1     | VSS          | PCIE_H_TXN1  | AH |
| AJ | PCIE_H_TXN5  | PCIE_H_TXN4   | PCIE_H_TXN3  | PCIE_H_TXN2  | PCIE_H_TXP1  | АJ |
| AK | PCIE_H_TXP5  | PCIE_H_TXP4   | PCIE_H_TXP3  | PCIE_H_TXP2  |              | AK |
|    | 26           | 27            | 28           | 29           | 30           |    |

图 5-7. 芯片引脚排布 6/6 (顶视图, 从左至右)

# 5.2 引脚排列表

表 5-1. 芯片引脚排列 1/6 (按照信号名称排列)

| Net Name      | Pin #      | Net Name | Pin # | Net Name   | Pin # |
|---------------|------------|----------|-------|------------|-------|
| ACPI_BATLOWN  | <b>ү</b> 3 | DDR_CKN0 | G28   | DV00_D18   | C2    |
| ACPI_EN       | Y1         | DDR_CKP0 | G27   | DV00_D19   | C1    |
| ACPI_LID      | W2         | DDR_DQ00 | M27   | DV00_D20   | D3    |
| ACPI_PLTRSTN  | W1         | DDR_DQ01 | M28   | DV00_D21   | D1    |
| ACPI_PWRBTNN  | Y6         | DDR_DQ02 | M29   | DV00_D22   | D2    |
| ACPI_PWROK    | Y4         | DDR_DQ03 | M30   | DV00_D23   | E5    |
| ACPI_PWRTYPE  | Y2         | DDR_DQ04 | P28   | DVOO_DE    | D7    |
| ACPI_RINGN    | AA2        | DDR_DQ05 | P27   | DVOO_HSYNC | F9    |
| ACPI_S3N      | Y7         | DDR_DQ06 | P29   | DV00_SCL   | B6    |
| ACPI_S4N      | AA6        | DDR_DQ07 | N30   | DVOO_SDA   | A5    |
| ACPI_S5N      | AA5        | DDR_DQ08 | P24   | DVOO_VSYNC | G10   |
| ACPI_SLPLANN  | AA4        | DDR_DQ09 | L27   | DVO1_CKN   | F4    |
| ACPI_SUSSTATN | AA3        | DDR_DQ10 | K29   | DVO1_CKP   | F3    |



| ACPI_SYSRSTN | AB1  | DDR_DQ11   | K30 | DV01_D00   | F6 |
|--------------|------|------------|-----|------------|----|
| ACPI_WAKEN   | AA1  | DDR_DQ12   | P25 | DV01_D01   | E2 |
| CLKIN        | AB27 | DDR_DQ13   | L30 | DV01_D02   | E3 |
| CLKOUT100M   | G7   | DDR_DQ14   | N26 | DV01_D03   | Н6 |
| CLKOUT25M    | R6   | DDR_DQ15   | R24 | DV01_D04   | Ј7 |
| CLKOUT33M    | AB26 | DDR_DQMO   | N27 | DV01_D05   | G5 |
| CLKOUTFLEX   | R5   | DDR_DQM1   | N25 | DV01_D06   | F2 |
| CLKSELO      | Y25  | DDR_DQSN0  | N29 | DV01_D07   | E1 |
| CLKSEL1      | AA29 | DDR_DQSN1  | L29 | DV01_D08   | F1 |
| CLKSEL2      | AA30 | DDR_DQSP0  | N28 | DV01_D09   | G4 |
| CLKSEL3      | AA28 | DDR_DQSP1  | L28 | DV01_D10   | G3 |
| CLKSEL4      | AB30 | DDR_ODTO   | K28 | DV01_D11   | G2 |
| CLKSEL5      | AB29 | DDR_RASN   | J28 | DV01_D12   | G1 |
| CLKSEL6      | AA26 | DDR_RESETN | H25 | DV01_D13   | H4 |
| CLKSEL7      | AA25 | DDR_REXT   | J25 | DV01_D14   | Н5 |
| CLKSEL8      | AB28 | DDR_SCSN0  | K27 | DV01_D15   | Ј6 |
| DDR_A00      | H29  | DDR_WEN    | L26 | DV01_D16   | НЗ |
| DDR_A01      | J27  | DVOO_CKN   | B4  | DV01_D17   | Н2 |
| DDR_A02      | H27  | DVOO_CKP   | A4  | DV01_D18   | H1 |
| DDR_A03      | H28  | DV00_D00   | E8  | DV01_D19   | J4 |
| DDR_A04      | G29  | DV00_D01   | C6  | DV01_D20   | Ј3 |
| DDR_A05      | J26  | DV00_D02   | В5  | DV01_D21   | Ј2 |
| DDR_A06      | G30  | DV00_D03   | F8  | DV01_D22   | J1 |
| DDR_A07      | F27  | DV00_D04   | D6  | DV01_D23   | К6 |
| DDR_A08      | K25  | DV00_D05   | C5  | DVO1_DE    | G6 |
| DDR_A09      | G26  | DV00_D06   | A3  | DVO1_HSYNC | F5 |
| DDR_A10      | M25  | DV00_D07   | ВЗ  | DV01_SCL   | K5 |
| DDR_A11      | M24  | DV00_D08   | C4  | DVO1_SDA   | K4 |
| DDR_A12      | F26  | DV00_D09   | D5  | DVO1_VSYNC | E4 |
| DDR_A13      | J29  | DV00_D10   | E6  | GMACO_MDCK | R2 |
| DDR_A14      | G25  | DV00_D11   | F7  | GMACO_MDIO | T7 |
| DDR_A15      | F25  | DV00_D12   | G8  | GMACO_RCTL | T1 |
| DDR_BA0      | Н30  | DV00_D13   | B2  | GMACO_RXCK | R1 |
| DDR_BA1      | L25  | DV00_D14   | A2  | GMACO_RXDO | U2 |
| DDR_BA2      | K24  | DV00_D15   | СЗ  | GMACO_RXD1 | U3 |
| DDR_CASN     | J30  | DV00_D16   | D4  | GMACO_RXD2 | U4 |
| DDR_CKE0     | H24  | DV00_D17   | B1  | GMACO_RXD3 | Т3 |

表 5-2. 芯片引脚排列 2/6 (按照信号名称排列)

| Net Name   | Pin # | Net Name     | Pin # | Net Name     | Pin # |
|------------|-------|--------------|-------|--------------|-------|
| GMACO_TCTL | R3    | HT_RX_CADN12 | G22   | HT_TX_CADP06 | B16   |
| GMACO_TXCK | T2    | HT_RX_CADN13 | D23   | HT_TX_CADP07 | E16   |
| GMACO_TXDO | P1    | HT_RX_CADN14 | A23   | HT_TX_CADP08 | E17   |
| GMACO_TXD1 | T4    | HT_RX_CADN15 | D22   | HT_TX_CADP09 | B18   |
| GMACO_TXD2 | T6    | HT_RX_CADP00 | F29   | HT_TX_CADP10 | E18   |
| GMACO_TXD3 | R4    | HT_RX_CADP01 | F30   | HT_TX_CADP11 | G17   |
| GMAC1_MDCK | U5    | HT_RX_CADP02 | E29   | HT_TX_CADP12 | E19   |
| GMAC1_MDIO | U6    | HT_RX_CADP03 | C30   | HT_TX_CADP13 | B20   |
| GMAC1_RCTL | W4    | HT_RX_CADP04 | B29   | HT_TX_CADP14 | E20   |
| GMAC1_RXCK | V3    | HT_RX_CADP05 | E27   | HT_TX_CADP15 | G19   |



| GMAC1_RXDO      | W7  | HT_RX_CADP06 | B28 | HT_TX_CLKNO     | A15  |
|-----------------|-----|--------------|-----|-----------------|------|
| GMAC1_RXD1      | W5  | HT_RX_CADP07 | E26 | HT_TX_CLKN1     | A19  |
| GMAC1_RXD2      | V2  | HT_RX_CADP08 | E25 | HT_TX_CLKP0     | B15  |
| GMAC1_RXD3      | W3  | HT_RX_CADP09 | B26 | HT_TX_CLKP1     | B19  |
| GMAC1_TCTL      | U1  | HT_RX_CADP10 | E24 | HT_TX_CTLNO     | A17  |
| GMAC1_TXCK      | V5  | HT_RX_CADP11 | B25 | HT_TX_CTLN1     | A21  |
| GMAC1_TXDO      | V6  | HT_RX_CADP12 | G21 | HT_TX_CTLP0     | B17  |
| GMAC1_TXD1      | V7  | HT_RX_CADP13 | E23 | HT_TX_CTLP1     | B21  |
| GMAC1_TXD2      | U8  | HT_RX_CADP14 | B23 | HTCLKN          | D21  |
| GMAC1_TXD3      | V1  | HT_RX_CADP15 | E22 | HTCLKP          | E21  |
| GP1000          | P6  | HT_RX_CLKNO  | D28 | I2CO_SCL        | AC26 |
| HDA_BITCLK      | В9  | HT_RX_CLKN1  | A24 | I2CO_SDA        | AD26 |
| HDA_RESETN      | A8  | HT_RX_CLKP0  | E28 | I2C1_SCL        | AC24 |
| HDA_SDIO        | A7  | HT_RX_CLKP1  | B24 | I2C1_SDA        | AC25 |
| HDA_SDI1        | F11 | HT_RX_CTLN0  | A27 | INTNO           | AB25 |
| HDA_SDI2        | G12 | HT_RX_CTLN1  | A22 | INTN1           | AA24 |
| HDA_SDO         | B8  | HT_RX_CTLP0  | B27 | JTAG_TCK        | AC28 |
| HDA_SYNC        | С9  | HT_RX_CTLP1  | B22 | JTAG_TDI        | AD30 |
| HT_8X2          | A11 | HT_TX_CADNO0 | D13 | JTAG_TDO        | AD29 |
| HT_HI_LDT_REQN  | F12 | HT_TX_CADN01 | A13 | JTAG_TMS        | AD28 |
| HT_HI_LDT_STOPN | B12 | HT_TX_CADN02 | D14 | JTAG_TRSTN      | AD27 |
| HT_HI_POWEROK   | C12 | HT_TX_CADN03 | A14 | LPC_ADO         | В7   |
| HT_HI_RSTN      | E12 | HT_TX_CADN04 | D15 | LPC_AD1         | F10  |
| HT_LO_LDT_REQN  | A12 | HT_TX_CADN05 | G16 | LPC_AD2         | A6   |
| HT_LO_LDT_STOPN | F13 | HT_TX_CADN06 | A16 | LPC_AD3         | E9   |
| HT_LO_POWEROK   | G14 | HT_TX_CADNO7 | D16 | LPC_CLK         | C8   |
| HT_LO_RSTN      | G13 | HT_TX_CADN08 | D17 | LPC_FRAMEN      | D9   |
| HT_REXT         | H19 | HT_TX_CADN09 | A18 | LPC_RESETN      | E10  |
| HT_RX_CADNO0    | F28 | HT_TX_CADN10 | D18 | LPC_SERIRQ      | C7   |
| HT_RX_CADN01    | E30 | HT_TX_CADN11 | G18 | PCIE_FO_CLKINN  | AD19 |
| HT_RX_CADN02    | D29 | HT_TX_CADN12 | D19 | PCIE_FO_CLKINP  | AD20 |
| HT_RX_CADN03    | B30 | HT_TX_CADN13 | A20 | PCIE_FO_PRSNTNO | AG19 |
| HT_RX_CADNO4    | A29 | HT_TX_CADN14 | D20 | PCIE_FO_PRSNTN1 | AF19 |
| HT_RX_CADN05    | D27 | HT_TX_CADN15 | G20 | PCIE_FO_PRSNTN2 | AE19 |
| HT_RX_CADN06    | A28 | HT_TX_CADP00 | E13 | PCIE_FO_PRSNTN3 | AE18 |
| HT_RX_CADNO7    | D26 | HT_TX_CADP01 | B13 | PCIE_FO_REFRES  | AC20 |
| HT_RX_CADN08    | D25 | HT_TX_CADP02 | E14 | PCIE_FO_RSTN    | AE22 |
| HT_RX_CADN09    | A26 | HT_TX_CADP03 | B14 | PCIE_FO_RXNO    | AG22 |
| HT_RX_CADN10    | D24 | HT_TX_CADP04 | E15 | PCIE_FO_RXN1    | AG23 |
| HT_RX_CADN11    | A25 | HT_TX_CADP05 | G15 | PCIE_FO_RXN2    | AG21 |

表 5-3. 芯片引脚排列 3/6 (按照信号名称排列)

|              |       | 2/1 2/1/1/1/1/2 2/ 2 (17/1/ |       | # × • ·      |       |
|--------------|-------|-----------------------------|-------|--------------|-------|
| Net Name     | Pin # | Net Name                    | Pin # | Net Name     | Pin # |
| PCIE_FO_RXN3 | AG20  | PCIE_GO_RXP1                | AD16  | PCIE_G1_TXN5 | AJ4   |
| PCIE_FO_RXPO | AF22  | PCIE_GO_RXP2                | AF13  | PCIE_G1_TXN6 | AJ6   |
| PCIE_FO_RXP1 | AF23  | PCIE_GO_RXP3                | AD14  | PCIE_G1_TXN7 | AJ7   |
| PCIE_FO_RXP2 | AF21  | PCIE_GO_RXP4                | AF11  | PCIE_G1_TXPO | AF1   |
| PCIE_FO_RXP3 | AF20  | PCIE_GO_RXP5                | AF10  | PCIE_G1_TXP1 | AJ1   |
| PCIE_FO_TXNO | AJ23  | PCIE_GO_RXP6                | AF9   | PCIE_G1_TXP2 | AK2   |
| PCIE_FO_TXN1 | AJ22  | PCIE_GO_RXP7                | AD12  | PCIE_G1_TXP3 | AK3   |



| PCIE FO TXN2    | AJ21 | PCIE GO TXNO    | AJ14 | PCIE G1 TXP4   | AK5  |
|-----------------|------|-----------------|------|----------------|------|
| PCIE FO TXN3    | AJ20 | PCIE GO TXN1    | AJ13 | PCIE G1 TXP5   | AK4  |
| PCIE FO TXPO    | AK23 | PCIE GO TXN2    | AJ12 | PCIE G1 TXP6   | AK6  |
| PCIE FO TXP1    | AK22 | PCIE GO TXN3    | AJ11 | PCIE G1 TXP7   | AK7  |
| PCIE FO TXP2    | AK21 | PCIE GO TXN4    | AJ10 | PCIE_H_CLKINN  | AG27 |
| PCIE FO TXP3    | AK20 | PCIE GO TXN5    | AJ9  | PCIE H CLKINP  | AF27 |
| PCIE F1 CLKINN  | AJ17 | PCIE GO TXN6    | AJ8  | PCIE H PRSNTNO | AD22 |
| PCIE F1 CLKINP  | AK17 | PCIE GO TXN7    | AG8  | PCIE H PRSNTN1 | AD21 |
| PCIE F1 PRSNTNO | AE17 | PCIE GO TXPO    | AK14 | PCIE H REFRES  | AC21 |
| PCIE F1 PRSNTN1 | AD17 | PCIE GO TXP1    | AK13 | PCIE H RSTN    | AE23 |
| PCIE F1 REFRES  | AC16 | PCIE GO TXP2    | AK12 | PCIE H RXNO    | AE28 |
| PCIE F1 RSTN    | AD18 | PCIE GO TXP3    | AK11 | PCIE H RXN1    | AE26 |
| PCIE F1 RXNO    | AG18 | PCIE GO TXP4    | AK10 | PCIE H RXN2    | AG29 |
| PCIE_F1_RXN1    | AG17 | PCIE_GO_TXP5    | AK9  | PCIE_H_RXN3    | AG28 |
| PCIE_F1_RXN2    | AG16 | PCIE_GO_TXP6    | AK8  | PCIE_H_RXN4    | AE24 |
| PCIE_F1_RXN3    | AG15 | PCIE_GO_TXP7    | AF8  | PCIE_H_RXN5    | AG26 |
| PCIE_F1_RXP0    | AF18 | PCIE_G1_CLKINN  | AE6  | PCIE_H_RXN6    | AG24 |
| PCIE_F1_RXP1    | AF17 | PCIE_G1_CLKINP  | AE5  | PCIE_H_RXN7    | AG25 |
| PCIE_F1_RXP2    | AF16 | PCIE_G1_PRSNTNO | AE9  | PCIE_H_RXPO    | AE29 |
| PCIE_F1_RXP3    | AF15 | PCIE_G1_PRSNTN1 | AD10 | PCIE_H_RXP1    | AE27 |
| PCIE_F1_TXNO    | AJ19 | PCIE_G1_REFRES  | AE10 | PCIE_H_RXP2    | AF29 |
| PCIE_F1_TXN1    | AJ18 | PCIE_G1_RSTN    | AD9  | PCIE_H_RXP3    | AF28 |
| PCIE_F1_TXN2    | AJ16 | PCIE_G1_RXNO    | AG2  | PCIE_H_RXP4    | AE25 |
| PCIE_F1_TXN3    | AJ15 | PCIE_G1_RXN1    | AG3  | PCIE_H_RXP5    | AF26 |
| PCIE_F1_TXP0    | AK19 | PCIE_G1_RXN2    | AE4  | PCIE_H_RXP6    | AF24 |
| PCIE_F1_TXP1    | AK18 | PCIE_G1_RXN3    | AG4  | PCIE_H_RXP7    | AF25 |
| PCIE_F1_TXP2    | AK16 | PCIE_G1_RXN4    | AG5  | PCIE_H_TXNO    | AE30 |
| PCIE_F1_TXP3    | AK15 | PCIE_G1_RXN5    | AG6  | PCIE_H_TXN1    | AH30 |
| PCIE_GO_CLKINN  | AG12 | PCIE_G1_RXN6    | AG7  | PCIE_H_TXN2    | AJ29 |
| PCIE_GO_CLKINP  | AF12 | PCIE_G1_RXN7    | AE8  | PCIE_H_TXN3    | AJ28 |
| PCIE_GO_PRSNTNO | AC13 | PCIE_G1_RXP0    | AF2  | PCIE_H_TXN4    | AJ27 |
| PCIE_GO_PRSNTN1 | AC12 | PCIE_G1_RXP1    | AF3  | PCIE_H_TXN5    | AJ26 |
| PCIE_GO_REFRES  | AC15 | PCIE_G1_RXP2    | AE3  | PCIE_H_TXN6    | AJ25 |
| PCIE_GO_RSTN    | AC11 | PCIE_G1_RXP3    | AF4  | PCIE_H_TXN7    | AJ24 |
| PCIE_GO_RXNO    | AG14 | PCIE_G1_RXP4    | AF5  | PCIE_H_TXP0    | AF30 |
| PCIE_GO_RXN1    | AD15 | PCIE_G1_RXP5    | AF6  | PCIE_H_TXP1    | AJ30 |
| PCIE_GO_RXN2    | AG13 | PCIE_G1_RXP6    | AF7  | PCIE_H_TXP2    | AK29 |
| PCIE_GO_RXN3    | AD13 | PCIE_G1_RXP7    | AE7  | PCIE_H_TXP3    | AK28 |
| PCIE_GO_RXN4    | AG11 | PCIE_G1_TXNO    | AE1  | PCIE_H_TXP4    | AK27 |
| PCIE_GO_RXN5    | AG10 | PCIE_G1_TXN1    | AH1  | PCIE_H_TXP5    | AK26 |
| PCIE_GO_RXN6    | AG9  | PCIE_G1_TXN2    | AJ2  | PCIE_H_TXP6    | AK25 |
| PCIE_GO_RXN7    | AD11 | PCIE_G1_TXN3    | AJ3  | PCIE_H_TXP7    | AK24 |
| PCIE_GO_RXPO    | AF14 | PCIE_G1_TXN4    | AJ5  | PCIEBRGMODE    | AC30 |

表 5-4. 芯片引脚排列 4/6 (按照信号名称排列)

| Net Name | Pin # | Net Name     | Pin # | Net Name | Pin # |
|----------|-------|--------------|-------|----------|-------|
| PWMO     | Y29   | USBO_TXRTUNE | K1    | HT_1V8   | C27   |
| PWM1     | Y28   | USB_XI       | L6    | HT_1V8   | C29   |
| PWM2     | Y27   | USB_CLKIN    | L7    | HT_1V8   | F21   |



| PWM3         | Y26  | USB1_DM      | L1  | HT_1V8   | H20  |
|--------------|------|--------------|-----|----------|------|
| RTC_DOTESTN  | AB6  | USB1_DP      | L2  | HT_1V8   | H21  |
| RTC_RSMRSTN  | AB3  | USB1_OC      | Р3  | HT_1V8   | L19  |
| RTC_RSTN     | AB2  | USB1_TXRTUNE | L3  | HT_1V8   | M18  |
| RTC_XI       | AB4  | USB2_DM      | N4  | I0_3V3   | AA23 |
| RTC_XO       | AB5  | USB2_DP      | N3  | I0_3V3   | AB24 |
| SATA_REFRES  | V25  | USB2_OC      | P2  | I0_3V3   | AC23 |
| SATAO_CLKINN | T25  | USB2_TXRTUNE | N6  | I0_3V3   | D10  |
| SATAO CLKINP | U25  | USB3 DM      | M4  | IO 3V3   | D12  |
| SATAO_LEDN   | P30  | USB3_DP      | L4  | I0_3V3   | E7   |
| SATAO_RXN    | R26  | USB3_TXRTUNE | M6  | I0_3V3   | H11  |
| SATAO_RXP    | R27  | USB4_DM      | M2  | I0_3V3   | H13  |
| SATAO_TXN    | T27  | USB4_DP      | М3  | I0_3V3   | Н7   |
| SATAO_TXP    | T26  | USB4_TXRTUNE | N7  | I0_3V3   | Н9   |
| SATA1_CLKINN | T29  | USB5_DM      | N1  | I0_3V3   | J5   |
| SATA1_CLKINP | T30  | USB5_DP      | N2  | I0_3V3   | Ј8   |
| SATA1 LEDN   | U24  | USB5 TXRTUNE | M1  | IO 3V3   | L11  |
| SATA1 RXN    | R30  | VSB GATEn    | P5  | IO 3V3   | L12  |
| SATA1 RXP    | R29  | ACPI 3V3     | AA8 | IO 3V3   | M13  |
| SATA1 TXN    | U26  | ACPI 3V3     | W8  | IO 3V3   | M14  |
| SATA1 TXP    | U27  | ACPI_3V3     | Y5  | IO 3V3   | W23  |
| SATA2 CLKINN | V27  | DDR VDDE     | Н26 | IO 3V3   | Y24  |
| SATA2_CLKINP | V26  | DDR VDDE     | J24 | NC NC    | V20  |
| SATA2 LEDN   | U28  | DDR VDDE     | K23 | PEST 1V1 | AD25 |
| SATA2 RXN    | U30  | DDR VDDE     | K26 | PEST 1V1 | AE11 |
| SATA2 RXP    | U29  | DDR VDDE     | L24 | PEST 1V1 | AE13 |
| SATA2_TXN    | V29  | DDR VDDE     | M23 | PEST 1V1 | AE15 |
| SATA2 TXP    | V30  | DDR VDDE     | P26 | PEST 1V1 | AE21 |
| SPI CSNO     | W30  | DDR VREF     | F23 | PEST 1V1 | AG30 |
| SPI CSN1     | W29  | DDR_VREF     | N24 | PEST 1V1 | AH10 |
| SPI_CSN2     | W28  | GMAC_VDDE    | R8  | PEST 1V1 | AH12 |
| SPI CSN3     | W27  | GMAC VDDE    | T5  | PEST 1V1 | AH14 |
| SPI_SCK      | W25  | GMAC_VDDE    | V4  | PEST_1V1 | AH16 |
| SPI SDI      | W26  | HT 1V2       | C13 | PEST 1V1 | AH18 |
| SPI SDO      | Y30  | HT 1V2       | C15 | PEST 1V1 | AH2  |
| TESTCLK      | AC29 | HT 1V2       | C17 | PEST 1V1 | AH20 |
| UART CTS     | B11  | HT 1V2       | C19 | PEST_1V1 | AH22 |
| UART DCD     | A10  | HT 1V2       | F15 | PEST 1V1 | AH24 |
| UART DSR     | C10  | HT 1V2       | F17 | PEST 1V1 | AH26 |
| UART DTR     | C11  | HT 1V2       | F19 | PEST 1V1 | AH28 |
| UART RI      | E11  | HT 1V2       | H15 | PEST 1V1 | AH4  |
| UART RTS     | A9   | HT 1V2       | L15 | PEST 1V1 | AH6  |
| UART RXD     | B10  | HT 1V2       | L17 | PEST 1V1 | AH8  |
| UART TXD     | D11  | HT 1V2       | M16 | PEST 1V1 | R28  |
| USBO DM      | K2   | HT 1V8       | C21 | PEST 1V1 | V24  |
| USBO DP      | K3   | HT 1V8       | C23 | PEST 1V1 | V28  |
|              |      |              |     | 1        |      |
| USB0_OC      | P4   | HT_1V8       | C25 |          |      |

### 表 5-5. 芯片引脚排列 5/6 (按照信号名称排列)

| Net Name | Pin # | Net Name | Pin # | Net Name | Pin # |
|----------|-------|----------|-------|----------|-------|
| PEST_3V3 | AC10  | VDD      | U20   | VSS      | AH23  |



| PEST_3V3       | AC17 | VDD     | V12  | VSS   | AH25 |
|----------------|------|---------|------|-------|------|
| PEST_3V3       | AC19 | VDD     | V14  | VSS   | AH27 |
| PEST_3V3       | AD23 | VDD     | V16  | VSS   | AH29 |
| PEST_3V3       | R23  | VDD     | V18  | VSS   | AH3  |
| PEST_3V3       | U23  | VDD     | W13  | VSS   | AH5  |
| PEST_3V3       | Y19  | VDD     | W14  | VSS   | AH7  |
| PEST_3V3       | Y20  | VDD     | W17  | VSS   | AH9  |
| PLL_HT_VDD     | H17  | VDD     | W20  | VSS   | C14  |
| PLL_HT_VSS     | H18  | VDD     | Y11  | VSS   | C16  |
| PLL_VDDA_CORE  | R19  | VDD     | Y12  | VSS   | C18  |
| PLL_VDDA_GRAPH | T17  | VDD     | Y15  | VSS   | C20  |
| PLL_VDDA_PER   | R17  | VDD     | Y16  | VSS   | C22  |
| PLL_VDDD_CORE  | P18  | VDD_RSM | P11  | VSS   | C24  |
| PLL_VDDD_GRAPH | T19  | VDD_RSM | R11  | VSS   | C26  |
| PLL VDDD PER   | R18  | VDD RSM | T11  | VSS   | C28  |
| PLL VSS CORE   | P19  | VDD RSM | U11  | VSS   | D30  |
| PLL VSS GRAPH  | T18  | VDD RSM | V11  | VSS   | D8   |
| PLL VSS PER    | P17  | VSS     | AA27 | VSS   | F14  |
| RTC 3V         | AB7  | VSS     | AA7  | VSS   | F16  |
| USB A3V3       | M5   | VSS     | AB22 | VSS   | F18  |
| USB A3V3       | M7   | VSS     | AB23 | VSS   | F20  |
| USB A3V3       | N5   | VSS     | AB8  | VSS   | F22  |
| USB A3V3       | N8   | VSS     | AB9  | VSS   | F24  |
| USB A3V3       | P7   | VSS     | AC1  | VSS   | G11  |
| VDD            | AC5  | VSS     | AC14 | VSS   | G23  |
| VDD            | AC6  | VSS     | AC18 | VSS   | G24  |
| VDD            | AC7  | VSS     | AC2  | VSS   | G9   |
| VDD            | AC8  | VSS     | AC22 | VSS   | H10  |
| VDD            | AD1  | VSS     | AC27 | VSS   | H12  |
| VDD            | AD2  | VSS     | AC3  | VSS   | H14  |
| VDD            | AD3  | VSS     | AC4  | VSS   | H16  |
| VDD            | AD4  | VSS     | AC9  | VSS   | H22  |
| VDD            | M11  | VSS     | AD24 | VSS   | H23  |
| VDD            | M20  | VSS     | AD5  | VSS   | Н8   |
| VDD            | N12  | VSS     | AD6  | VSS   | J22  |
| VDD            | N14  | VSS     | AD7  | VSS   | J23  |
| VDD            | N16  | VSS     | AD8  | VSS   | Ј9   |
| VDD            | N18  | VSS     | AE12 | VSS   | K7   |
| VDD            | P13  | VSS     | AE14 | VSS   | K8   |
| VDD            | P15  | VSS     | AE16 | VSS   | L13  |
| VDD            | P20  | VSS     | AE2  | VSS   | L14  |
| VDD            | R13  | VSS     | AE20 | VSS   | L16  |
| VDD            | R15  | VSS     | AG1  | VSS   | L18  |
| VDD            | T14  | VSS     | AH11 | VSS   | L20  |
| VDD            | T16  | VSS     | AH13 | VSS   | L23  |
| VDD            | T20  | VSS     | AH15 | VSS   | L5   |
| VDD            | U13  | VSS     | AH17 | VSS   | L8   |
|                |      |         |      | VSS   | M12  |
| VDD            | U15  | VSS     | AH19 | 1 100 | MIZ  |



### 表 5-6. 芯片引脚排列 6/6 (按照信号名称排列)

| Net Name | Pin # | Net Name | Pin # | Net Name | Pin # |
|----------|-------|----------|-------|----------|-------|
| VSS      | M17   | VSS      | R20   | VSS      | V17   |
| VSS      | M19   | VSS      | R25   | VSS      | V19   |
| VSS      | M26   | VSS      | R7    | VSS      | V23   |
| VSS      | M8    | VSS      | T12   | VSS      | V8    |
| VSS      | N11   | VSS      | T13   | VSS      | W11   |
| VSS      | N13   | VSS      | T15   | VSS      | W12   |
| VSS      | N15   | VSS      | T23   | VSS      | W15   |
| VSS      | N17   | VSS      | T24   | VSS      | W16   |
| VSS      | N19   | VSS      | T28   | VSS      | W18   |
| VSS      | N20   | VSS      | Т8    | VSS      | W19   |
| VSS      | N23   | VSS      | U12   | VSS      | W24   |
| VSS      | P12   | VSS      | U14   | VSS      | W6    |
| VSS      | P14   | VSS      | U16   | VSS      | Y13   |
| VSS      | P16   | VSS      | U18   | VSS      | Y14   |
| VSS      | P23   | VSS      | U19   | VSS      | Y17   |
| VSS      | P8    | VSS      | U7    | VSS      | Y18   |
| VSS      | R12   | VSS      | V13   | VSS      | Y23   |
| VSS      | R14   | VSS      | V15   | VSS      | Y8    |
| VSS      | R16   |          |       |          |       |



# 6 封装尺寸

芯片采用 FCBGA-804 封装, 封装大小为 31mmX31mm. 详细封装尺寸见图 6.1.



COMMON DIMENSIONS

(UNITS OF MEASURE=MILLIMETER)

| CHALLS OF MEN | OTATIO OF MEASORE-MICEIMETERY |          |       |  |  |  |  |
|---------------|-------------------------------|----------|-------|--|--|--|--|
| SYMBOL        | MIN                           | NOM      | MAX   |  |  |  |  |
| А             | 2.221                         | 2.421    | 2.621 |  |  |  |  |
| A1            | 0.40                          | 0.50     | 0.60  |  |  |  |  |
| A2            |                               | 1.066    |       |  |  |  |  |
| А3            | 0.805                         | 0.855    | 0.905 |  |  |  |  |
| b             | 0.50                          | 0.60     | 0.70  |  |  |  |  |
| D             | 3                             | 1.00 BSC |       |  |  |  |  |
| E             | 3                             | 1.00 BSC |       |  |  |  |  |
| D1            | 29.00 BSC                     |          |       |  |  |  |  |
| E1            | 29.00 BSC                     |          |       |  |  |  |  |
| е             | 1                             | .00 BSC  |       |  |  |  |  |
| g             | 1                             | .00 REF  |       |  |  |  |  |
| f             | 1                             | 1.00 REF |       |  |  |  |  |
| 000           | (                             | ).20 BSC |       |  |  |  |  |
| bbb           | 0.25 BSC                      |          |       |  |  |  |  |
| ddd           | 0.20 BSC                      |          |       |  |  |  |  |
| eee           | 0.25 BSC                      |          |       |  |  |  |  |
| fff           | (                             | 0.10 BSC |       |  |  |  |  |
| N             | 8                             | 304      |       |  |  |  |  |
|               |                               |          |       |  |  |  |  |

图 6-1. 封装尺寸



图 6-2. DIE 位置



## 7 电气特性

## 7.1 热特性

表 7-1. 芯片温度限额

| 参数                | 描述                 | 最小值  | 最大值  |  |
|-------------------|--------------------|------|------|--|
| Tabsolute storage | 芯片在非工作条件下的绝对保存温度。超 | -50℃ | 100℃ |  |
|                   | 过该温度范围,可能造成芯片损坏。   |      |      |  |
| Tj                | 芯片在工作条件下的结温范围。     | -40℃ | 125℃ |  |

表 7-2. 芯片功耗

|         | TDP   | 说明   |
|---------|-------|------|
| Max     | 7. 5W | 1, 2 |
| Typical | 4.1W  | 1, 2 |
| Max     | 5W    | 1, 3 |
| Typical | 3. 2W | 1, 3 |
| Max     | 4. 2W | 1, 4 |
| Typical | 2. 5W | 1, 4 |

### 注:

- 1. 在环境温度20℃下测得。
- 2. 所有接口全部使用。
- 3. 一种PC应用(使用内置图形单元),包括: 1个PCIE x8 + 4个PCIE x1 + 1 SATA + GPU + DC + 1路DVO 输出+ 所有其他功能.
- 4. 一种PC应用(使用外接显卡),包括:1个PCIE x8 + 4个PCIE x1 + 1 SATA + 所有其他功能(除去内置图形单元)。

## 7.2 绝对最大额定值

表 7-3. 芯片绝对最大额定电压

| 电源               | 相对于 | 限定值 (V)      | 描述                          |
|------------------|-----|--------------|-----------------------------|
| VDD              | VSS | -0.5到1.4     | Core power                  |
| VDD_RSM          | VSS | -0.5到1.4     | Resume core power           |
| DDR_VDDE         | VSS | -0.5到1.575   | DDR3 IO power               |
| DDR_VREF         | VSS | -0.5 到 0.788 | DDR3 ref power              |
| HT_1V2           | VSS | -0.5到1.4     | HT 1.2V power               |
| HT_1V8           | VSS | -0.5 到 2.3   | HT 1.8V power               |
| PEST_1V1         | VSS | -0.5到1.3     | PCIE/SATA vp and vptx power |
| PEST_3V3         | VSS | -0.5到3.6     | PCIE/SATA vph power         |
| GMAC_VDDE(3.3V)  | VSS | -0.5 到 3.6   | GMAC 3.3V power             |
| GMAC_VDDE (2.5V) | VSS | -0.5到2.8     | GMAC 2.5V power             |
| USB_A3V3         | VSS | -0.5到3.6     | USB analog power            |
| I0_3V3           | VSS | -0.5到3.6     | IO power                    |
| ACPI_3V3         | VSS | -0.5到3.6     | Resume IO power             |
| RTC_3V           | VSS | -0.5到3.6     | RTC IO power                |



| PLL_HT_VDD     | PLL_HT_VSS    | -0.5到1.4 | HT PLL analog and digital power |
|----------------|---------------|----------|---------------------------------|
| PLL_VDDA_CORE  | PLL_VSS_CORE  | -0.5到1.4 | Core PLL analog power           |
| PLL_VDDD_CORE  | PLL_VSS_CORE  | -0.5到1.4 | Core PLL digital power          |
| PLL_VDDA_PER   | PLL_VSS_PER   | -0.5到1.4 | Peripheral PLL analog power     |
| PLL_VDDD_PER   | PLL_VSS_PER   | -0.5到1.4 | Peripheral PLL digital power    |
| PLL_VDDA_GRAPH | PLL_VSS_GRAPH | -0.5到1.4 | Graphic PLL analog power        |
| PLL_VDDD_GRAPH | PLL_VSS_GRAPH | -0.5到1.4 | Graphic PLL digital power       |

## 7.3 工作电源

表 7-4. 推荐的工作电压

| 电源描述           |                                 | 范围     |        |        | 说明    |
|----------------|---------------------------------|--------|--------|--------|-------|
|                |                                 | Min    | Тур    | Max    |       |
| VDD            | Core power                      | 1.045  | 1.100  | 1. 155 |       |
| VDD_RSM        | Resume core power               | 1.045  | 1.100  | 1.155  |       |
| DDR_VDDE       | DDR3 IO power                   | 1.425  | 1.500  | 1.575  |       |
| DDR_VREF       | DDR3 ref power                  | 0.735  | 0.750  | 0.765  |       |
| HT_1V2         | HT 1.2V power                   | 1.164  | 1.200  | 1. 236 |       |
| HT_1V8         | HT 1.8V power                   | 1.746  | 1.800  | 1.854  |       |
| PEST_1V1       | PCIE/SATA vp and vptx power     | 1.045  | 1.100  | 1. 155 |       |
| PEST_3V3       | PCIE/SATA vph power             | 3. 135 | 3. 300 | 3. 465 |       |
| GMAC_VDDE      | GMAC 3.3V power                 | 3. 135 | 3. 300 | 3. 465 |       |
|                | GMAC 2.5V power                 | 2.375  | 2.500  | 2.625  |       |
| USB_A3V3       | USB analog power                | 3. 135 | 3. 300 | 3. 465 |       |
| I0_3V3         | IO power                        | 3. 135 | 3. 300 | 3. 465 |       |
| ACPI_3V3       | Resume IO power                 | 3. 135 | 3. 300 | 3. 465 |       |
| RTC_3V         | RTC IO power                    | _      | _      | _      | 参见表   |
|                |                                 |        |        |        | 2. 22 |
| PLL_HT_VDD     | HT PLL analog and digital power | 1.200  | 1.250  | 1.300  | 1     |
| PLL_VDDA_CORE  | Core PLL analog power           | 1.200  | 1.250  | 1.300  |       |
| PLL_VDDD_CORE  | Core PLL digital power          | 1.200  | 1.250  | 1.300  |       |
| PLL_VDDA_PER   | Peripheral PLL analog power     | 1.200  | 1.250  | 1.300  |       |
| PLL_VDDD_PER   | Peripheral PLL digital power    | 1.200  | 1.250  | 1.300  |       |
| PLL_VDDA_GRAPH | Graphic PLL analog power        | 1.200  | 1.250  | 1.300  |       |
| PLL_VDDD_GRAPH | Graphic PLL digital power       | 1.200  | 1.250  | 1.300  |       |

注: PLL\_HT\_VDD 电压必须高于 HT\_1V2 电压。

全芯片运行功耗最大不超过 8W。典型应用的功耗不超过 6W。

在环境温度 20℃下, 7A 芯片加装散热片和风扇的条件下, 测得的芯片电流见下表。



|                        |         |         |          | Integ                 | grated   |          |                                |  |
|------------------------|---------|---------|----------|-----------------------|----------|----------|--------------------------------|--|
|                        |         | All fui | nc used¹ | Graphics <sup>2</sup> |          | External | External graphics <sup>3</sup> |  |
| Voltage                | Voltage | Icc max | Icc Idle | Icc max               | Icc Idle | Icc max  | Icc Idle                       |  |
| Rail                   | (V)     | (A)     | (A)      | (A)                   | (A)      | (A)      | (A)                            |  |
| VDD                    | 1. 10   | 2.002   | 1. 379   | 1. 521                | 1. 128   | 1.139    | 0.843                          |  |
| VDD_RSM                | 1. 10   | 0.106   | 0.055    | 0.106                 | 0.055    | 0.106    | 0.055                          |  |
| DDR_VDDE               | 1.50    | 0.357   | 0. 315   | 0. 249                | 0. 225   | 0.108    | 0.108                          |  |
| DDR_VREF               | 0.75    | <1mA    | <1mA     | <1mA                  | <1mA     | <1mA     | <1mA                           |  |
| HT_1V2                 | 1. 20   | 0.498   | 0.415    | 0. 498                | 0. 415   | 0. 498   | 0.415                          |  |
| HT_1V8                 | 1.80    | 0.072   | 0.060    | 0.072                 | 0.060    | 0.072    | 0.060                          |  |
| PEST_1V1               | 1. 10   | 1.302   | 0. 395   | 0. 483                | 0. 234   | 0. 483   | 0. 234                         |  |
| PEST_3V3               | 3. 30   | 0.444   | 0. 139   | 0.164                 | 0.050    | 0. 164   | 0.050                          |  |
| GMAC_VDDE <sup>4</sup> | 3. 30   | 0.023   | 0.008    | 0.023                 | 0.008    | 0.023    | 0.008                          |  |
| USB_A3V3               | 3. 30   | 0.174   | 0.060    | 0.174                 | 0.060    | 0.174    | 0.060                          |  |
| IO_3V3                 | 3. 30   | 0.069   | 0.053    | 0.060                 | 0. 045   | 0.015    | 0.008                          |  |
| ACPI_3V3               | 3. 30   | 0.045   | 0.038    | 0.045                 | 0. 038   | 0.045    | 0.038                          |  |
| RTC_3V <sup>5</sup>    | 2.80    | N/A     | N/A      | N/A                   | N/A      | N/A      | N/A                            |  |
| PLL_VDD <sup>6</sup>   | 1. 25   | <80mA   | <80mA    | <80mA                 | <80mA    | <80mA    | <80mA                          |  |

表 7-5. 环境温度 20℃下测得的芯片电流

#### 注:

- 1. 桥片的所有功能全部使能,包括: 12个Port的PCIE(6个x4+6个x1),3个SATA,2路 DVO输出,以及所有其他功能。
- 2. 一种PC应用(使用内置图形单元),包括:1个PCIE x8 + 4个PCIE x1 + 1个SATA + 1 个GMAC + DC + 1路DVO输出 + 所有其他功能。
- 3. 一种PC应用(使用外接显卡),包括: 1个PCIE x8 + 4个PCIE x1 + 1 SATA + 1个GMAC + 所有其他功能(除去内置图形单元——包括GPU、DC、GMEM)。
- 4. 工作在3.3V供电电压下。
- 5. RTC 3V在G3 (物理断电) 状态下的电流小于5 μA.
- 6. PLL\_VDD包括: PLL\_HT\_VDD、PLL\_VDDA/VDDD\_CORE、PLL\_VDDA/VDDD\_PER、PLL\_VDDA/VDDD\_GRAPH。

## 7.4 DC 特性

符号

参数

类型

表 7-6. 单端信号 DC 特性

最大值

最小值

| 相关信号:                                                                           |
|---------------------------------------------------------------------------------|
| INTnO/1, SATA_LEDnO/1/2, CLKOUT100M, CLKOUT33M, CLKOUTFLEX, CLKOUT25M,          |
| VSB_GATEn, GPI000, ACPI_PLTRSTn, ACPI_SUSSTATn, ACPI_SLPLANn, ACPI_S5n,         |
| ACPI_S4n, ACPI_S3n, DV00/1_D[23:0], DV00/1_CKP/N, DV00/1_HSYNC, DV00/1_VSYNC,   |
| DV00/1_DE, DV00/1_SCL, DV00/1_SDA, PCIE_F0_RSTn/PRSNTn0/1/2/3,                  |
| PCIE_F1_RSTn/PRSNTn0/1, PCIE_G0_RSTn/PRSNTn0/1, PCIE_G1_RSTn/PRSNTn0/1,         |
| PCIE_H_RSTn/PRSNTn0/1, HDA_BITCLK, HDA_RESETn, HDA_SDI0/1/2, HDA_SD0, HDA_SYNC, |
| GMACO/1_MDCK, GMACO/1_MDIO, GMACO/1_RCTL, GMACO/1_RXCK, GMACO/1_RXDO/1/2/3,     |
| GMACO/1_TCTL, GMACO/1_TXCK, GMACO/1_TXDO/1/2/3, USBO/1/2_OC, CLKIN, TESTCLK,    |
| LPC_CLK, ACPI_EN, ACPI_SYSRSTn, ACPI_RINGn, ACPI_WAKEn, ACPI_LID, ACPI_PWRTYPE, |
| ACPI_BATLOWn, ACPI_PWRBTNn, ACPI_PWROK                                          |

单位

测试条件



|    | VDD                                     | 供应电源      | 3. 14 | 3. 47   | V  |       |
|----|-----------------------------------------|-----------|-------|---------|----|-------|
| 输入 | $V_{\text{IH}}$                         | 输入高电压     | 2     | VDD+0.3 | V  |       |
|    | $V_{{\scriptscriptstyle \mathrm{IL}}}$  | 输入低电压     | -0.3  | 0.8     | V  |       |
|    | ${ m I}_{{\scriptscriptstyle { m IL}}}$ | 输入漏电电流    | _     | 10      | uA |       |
|    | $C_{\text{IN}}$                         | 输入电容      | 1. 5  | 2       | рF |       |
| 输出 | $V_{\text{OH}}$                         | 输出高电压     | 2.4V  | _       | V  |       |
|    | $V_{\scriptscriptstyle OL}$             | 输出低电压     | _     | 0. 4    | V  |       |
|    | $I_{oz}$                                | 三态输出漏电电流  | _     | 10      | mA |       |
|    | $I_{	ext{OH}}$                          | 输出高电压驱动电流 | 13    | 49      | mA | @2.4V |
|    | $I_{\scriptscriptstyle OL}$             | 输出低电压驱动电流 | 9. 9  | 24      | mA | @0.4V |

### 相关信号:

JTAG\_TCK, JTAG\_TDO, JTAG\_TDI, JTAG\_TMS, JTAG\_TRSTn, SPI\_CSn[3:0], SPI\_SCK, SPI\_SDI, SPI\_SDO, LPC\_AD[3:0], LPC\_FRAMEn, LPC\_RESETn, LPC\_SERIRQ, UART\_CTS/DCD/DSR/DTR/RI/RTS/RXD/TXD, PWM[3:0], I2CO/1\_SCL/SDA, CLKSEL[8:0], HT\_8X2, PCIEBRGMODE, HT\_HT/LO\_RSTn/POWEROK/LDT\_STOPn/LDT\_REQn,

|    | VDD                                  | 供应电源      | 3. 14 | 3. 47   | V  |        |
|----|--------------------------------------|-----------|-------|---------|----|--------|
| 输入 | VIH                                  | 输入高电压     | 2     | VDD+0.3 | V  |        |
|    | $V_{\rm IL}$                         | 输入低电压     | -0.3  | 0.8     | V  |        |
|    | $I_{\scriptscriptstyle \mathrm{IL}}$ | 输入漏电电流    | _     | 10      | uA |        |
|    | $C_{\text{IN}}$                      | 输入电容      | 1.5   | 2       | рF |        |
| 输出 | $V_{OH}$                             | 输出高电压     | 2.4V  | _       | V  |        |
|    | $V_{OL}$                             | 输出低电压     | _     | 0. 4    | V  |        |
|    | $I_{oz}$                             | 三态输出漏电电流  | _     | 10      | mA |        |
|    | $I_{	ext{OH}}$                       | 输出高电压驱动电流 | 2. 2  | 4.8     | mA | @2.4V  |
|    | $I_{oL}$                             | 输出低电压驱动电流 | 1.6   | 3. 9    | mA | @O. 4V |

### 表 7-7 输入单端参考时钟 DC 特性

| 符号                                   | 参数       | 最小值     | 最大值   | 单位 |
|--------------------------------------|----------|---------|-------|----|
| 相关信号: CLKIN                          | (100MHz) |         |       |    |
|                                      |          |         |       |    |
| V                                    | 供电电压     | 2. 97   | 3. 63 | V  |
| $V_{\mathrm{IH}}$                    | 输入高电压    | 2       | _     | V  |
| $V_{\scriptscriptstyle \mathrm{IL}}$ | 输入低电压    | _       | 0.8   | V  |
| $C_{\scriptscriptstyle \mathrm{IN}}$ | 输入电容     | _       | 2     | pF |
| $T_{\rm r}$                          | 输入上升沿时间  | -       | 3     | ns |
| $T_{\mathrm{f}}$                     | 输入下降沿时间  | 1       | 3     | ns |
| duty Cycle                           | 占空比      | 40%~609 | %     |    |
| jitter                               | 时钟抖动     | -       | 40    | ps |
|                                      |          |         |       |    |





### 表 7-8 输入单端参考时钟 DC 特性

| 符号                | 参数             | 最小值     | 最大值   | 单位 |
|-------------------|----------------|---------|-------|----|
| 相关信号: LPC_C       | LKIN (33.3MHz) |         |       |    |
|                   |                |         |       |    |
| V                 | 供电电压           | 2. 97   | 3. 63 | V  |
| $V_{\mathrm{IH}}$ | 输入高电压          | 2       | _     | V  |
| $V_{\rm IL}$      | 输入低电压          | _       | 0.8   | V  |
| $C_{\text{in}}$   | 输入电容           | _       | 2     | pF |
| $T_{\rm r}$       | 输入上升沿时间        | _       | 3     | ns |
| $T_{\mathrm{f}}$  | 输入下降沿时间        | _       | 3     | ns |
| duty Cycle        | 占空比            | 40%~609 | %     |    |
| jitter            | 时钟抖动           | _       | 40    | ps |
|                   |                |         |       |    |

### 表 7-9 输入单端参考时钟 DC 特性

| 符号                                   | 参数           | 最小值     | 最大值   | 单位 |
|--------------------------------------|--------------|---------|-------|----|
| 相关信号: USB_C                          | LKIN (12MHz) |         |       |    |
|                                      |              |         |       |    |
| V                                    | 供电电压         | 2. 25   | 2. 75 | V  |
| $V_{\mathrm{IH}}$                    | 输入高电压        | 1.65    | _     | V  |
| $V_{\scriptscriptstyle \mathrm{IL}}$ | 输入低电压        | _       | 0.9   | V  |
| $C_{in}$                             | 输入电容         | _       | 2     | pF |
| $T_{\rm r}$                          | 输入上升沿时间      | -       | 5     | Ns |
| $T_{\mathrm{f}}$                     | 输入下降沿时间      | -       | 5     | Ns |
| duty Cycle                           | 占空比          | 40%~60% | 6     |    |
| jitter                               | 时钟抖动         | _       | 40    | Ps |
|                                      |              |         |       |    |

### 表 7-10 SATA 差分参考时钟特性

| 参数          | 要求          |
|-------------|-------------|
| 参考时钟频率类型    | 100M 差分时钟   |
| 参考时钟频率偏移    | -350~350ppm |
| 参考时钟随机抖动    | <3ps        |
| 参考时钟周期间抖动   | <150ps      |
| 占空比         | 40%~60%     |
| 共模电压        | 0~1.1V      |
| 差分输入摆幅      | >0.66V      |
| 边沿时间        | >0.6V/ns    |
| 参考差分时钟 skew | <200ps      |

表 7-11 PCIE 差分参考时钟特性

| 参考时钟频率类型  | 100M 差分时钟   |
|-----------|-------------|
| 参考时钟频率偏移  | -300~300ppm |
| 参考时钟周期间抖动 | <150ps      |
| 占空比       | 40%~60%     |



| 共模电压        | 0~1.1V   |
|-------------|----------|
| 差分输入摆幅      | >0.66V   |
| 边沿时间        | >0.6V/ns |
| 参考差分时钟 skew | <200ps   |

表 7-12 HT 差分参考时钟特性

| 参考时钟频率类型 | 200M 差分时钟   |
|----------|-------------|
| 参考时钟抖动   | -250~250ppm |
| 占空比      | 45%~55%     |
| 共模电压     | 0.3~0.6V    |
| 输入摆幅     | >400mV      |
| 边沿时间     | <1ns        |

# 7.5 AC 特性

TBD

# 7.6 电源管理和复位时序

7. 6. 1使能 ACPI\_EN

冷启动上电时序





图 7-1. 冷启动上电时序(RTC 掉电)

#### 注:

- 1. IO VDDE包括: IO\_3V3、DDR\_VDDE/DDR\_VREF、HT\_1V8、HT\_1V2、PEST\_3V3、GMAC\_VDDE、USB\_A3V3。GMAC\_VDDE和USB\_A3V3也可和ACPI\_3V3同时供电。
- 2. Core VDD包括: VDD、PEST\_1V1、PLL\_HT\_VDD、PLL\_VDDA\_CORE、PLL\_VDDD\_CORE、PLL\_VDDA\_PER、PLL\_VDDD\_PER、PLL\_VDDA\_GRAPH、PLL\_VDDD\_GRAPH。



表 7-13. 上电时序要求

| 标记   | 参数                                                       | 需求                                                         | 说明                                                                          | 注 |
|------|----------------------------------------------------------|------------------------------------------------------------|-----------------------------------------------------------------------------|---|
| 符    | DEC ON 中海拉台中村                                            |                                                            |                                                                             |   |
| t0   | RTC 3V 电源稳定时刻                                            | .1 .0 > 5                                                  | PRODUM REAL PRODUMENTS                                                      |   |
| t1   | RTCRSTn 解复位时刻                                            | t1 - t0 > 5ms                                              | RTCRSTn 需要在 RTC 电源稳定<br>之后解复位                                               |   |
| t2   | ACPI_3V3 电源稳定时刻                                          | 见 t3                                                       |                                                                             |   |
| t3   | VDD_RSM 电源上电时刻                                           | t3 - t2 > 10us                                             | ACPI_3V3 要先于 VDD_RSM 供<br>电                                                 |   |
| t4   | RSM 域电量有效指示时刻                                            | 需求见 t8                                                     |                                                                             |   |
| t5   | RSMRSTn 解复位时刻                                            | t5 - t3 > 5ms                                              | RSMRSTn 需要在 RSM 域电源稳<br>定之后解复位                                              |   |
| t6   | PWRBTNn 按钮按下(信号<br>变低)时刻                                 | t6 - t5 > 60 us                                            | PWRBTNn 信号在 RSMRSTn 解复位之后起作用                                                |   |
| t7   | PWRBTNn 按钮释放(信号<br>变高)时刻                                 | t7 - t6 > 20ms                                             | PWRBTNn 有效需要保持低电平<br>的时间大于 20ms                                             |   |
| t8   | S5n 状态退出时刻                                               | t8 - max(t4,<br>t7) > 150us<br>t8 - max(t4, t7)<br>< 200us | 在 BATLOWn 和 PWRBTNn 都退出<br>之后, S5n 状态才会退出                                   |   |
| t9   | S4n 状态退出时刻                                               | t9 - t8 > 120us<br>t9 - t8 < 150us                         | S4n 在 S5n 退出之后退出                                                            |   |
| t10  | S3n 状态退出时刻                                               | t10 - t9 > 60us<br>t10 - t9 < 90us                         | S3n 在 S4n 退出之后退出                                                            |   |
| t11  | SLPLANn 退出时刻                                             | t11 - t10 > 30us<br>t11 - t10 < 60us                       | SLPLANn 在 S3n 退出之后退出                                                        |   |
| t12  | IO 引脚供电稳定时刻                                              |                                                            |                                                                             |   |
| t13  | core 供电稳定时刻                                              | t13 - t12 > 10us                                           | IO 引脚供电要先于 core 供电                                                          |   |
| t14  | PWROK 信号有效时刻                                             | t14 - t13 > 0                                              | PWROK 信号必须在所有电源稳<br>定之后有效                                                   |   |
| t15  | SUSSTATn 状态退出时刻                                          | t15 - t14 > 13ms                                           | SUSSTATn 在 PWROK 之后退出                                                       |   |
| t16  | PLTRSTn 解复位时刻                                            | t16 - t15 > 30us                                           | PLTRSTn 在 SUSSTATn 退出之<br>后退出                                               |   |
| t17  | 桥片输出时钟稳定时刻                                               | t17 - t16 < 60us                                           | 桥片输出时钟有效时刻不晚于<br>PLTRSTn 之后 60us                                            |   |
| t100 | ACPI_BATLOWn/<br>PWRBTNn/<br>PWROK/SYSRSTn 信号有效<br>时刻    | t5 - t100 > 60us                                           | ACPI_BATLOWn/PWRBTNn/PWROK<br>/SYSRSTn 输入信号需要在<br>RSMRSTn 解复位之前有效           |   |
| t101 | VSB_GATEn/ACPI_S3n/S4<br>n/S5n/SLPLANn/PLTRSTn<br>信号有效时刻 | t101 - t3 < 60us                                           | VSB_GATEn/ACPI_S3n/S4n/S5n/SLPLANn/PLTRSTn 在 RSM 域<br>电源稳定之后 60us 内输出有<br>效 |   |
| t102 | ACPI_SYSRSTn 解复位时刻                                       | t14 - t102 > 16ms                                          | SYSRSTn 需要在 PWROK 有效之前 16ms(或更长的时间)解<br>复位,否则系统会复位两次                        | 1 |

注:冷启动时,ACPI\_SYSRSTn信号不需要复位,系统自动进行复位。



### 热复位时序



图 7-2. 热复位时序图

#### 注:

- 1. POWER包括所有的供电。
- 2. CLKOUTFLEX时钟在桥片复位之后变为默认频率(100MHz)。

表 7-14 热复位时序约束

| 标记   | 参数                     | 需求               | 说明                    | 注 |
|------|------------------------|------------------|-----------------------|---|
| 符    |                        |                  |                       |   |
| t1   | ACPI_SYSRSTn 变低的时刻     |                  |                       |   |
| t2   | ACPI_SYSRSTn 变高的时刻     | t2 - t1 > 1ms    | SYSRSTn 保持为低电平的       |   |
|      |                        |                  | 时间需大于 1ms 才有效         |   |
| t3   | ACPI_SYSRSTn 保持为高的     | t3 - t2 > 16ms   | SYSRSTn 变为高电平之后       |   |
|      | 时间                     |                  | 保持一段时间,系统才开           |   |
|      |                        |                  | 始复位                   |   |
| t4   | ACPI_SUSSTATn 变低的时刻    | t4 - t3 < 10us   |                       |   |
| t5   | ACPI_PLTRSTn 变低的时刻     | t5 - t4 < 20us   | PLTRSTn 在 SUSSTATn 变低 |   |
|      |                        |                  | 之后 20us 内变低           |   |
| t6   | ACPI_SUSSTATn 变高的时刻    | t6 - t4 > 6ms    | SUSSTATn 保持复位的时间      |   |
|      |                        |                  | 大于 6ms                |   |
| t7   | ACPI_PLTRSTn 变高的时刻     | t7 - t5 > 13ms   | PLTRSTn 保持复位的时间       |   |
|      |                        |                  | 大于 13ms               |   |
| t100 | 桥片输出时钟 CLKOUT33M/      | t100 - t4 > 0    | 时钟无效时刻在 SUSSTATn      |   |
|      | CLKOUT25M/CLKOUTFLEX 无 | t100 - t5 < 0    | 变低之后,在 PLTRSTn 变      |   |
|      | 效时刻                    |                  | 低之前                   |   |
| t101 | 桥片输出时钟 CLKOUT33M/      | t101 - t7 < 60us | 输出时钟有效时刻不晚于           |   |
|      | CLKOUT25M/CLKOUTFLEX 稳 |                  | PLTRSTn 之后 60us       |   |
|      | 定时刻                    |                  |                       |   |



### S0 到 S3 及 S3 到 S0 状态时序图



图 7-3. S0 到 S3 及 S3 到 S0 时序图

S0 到 S4/S5 及 S4/S5 到 S0 状态时序





图 7-4. SO 到 S4/S5 及 S4/5 到 SO 状态时序图

#### 注(图7-3、图7-4):

- 1. 表中未列出的 ACPI 相关信号(ACPI\_BATLOWn/PWRBTNn/SYSRSTn 等)默认为高电平。
- 2. 唤醒事件包括: 电源按钮、复位按钮、振铃、USB、GMAC等。
- 3. 可以使用 S3n 来控制 Core VDD/IO VDDE 的上电。
- 4. 可以使用 VSB GATEn 来控制 dual 电的切换。
- 5. \*当使能 wake on Lan 时; \*\*当不使能 wake on Lan 功能时。

表 7-15 S0 到 S3/S4/S5 及 S3/S4/S5 到 S0 状态时序约束

| 标记  | 参数                 | 需求                                  | 说明                                                                                 | 注 |
|-----|--------------------|-------------------------------------|------------------------------------------------------------------------------------|---|
| 符   |                    |                                     |                                                                                    |   |
| t0  | 软件发起进入低功耗状态<br>的时刻 |                                     |                                                                                    |   |
| t1  | VSB_GATEn 变低时刻     | t1 - t0 < 120us                     | VSB_GATEn 在发起低功耗<br>状态 120us 内变低                                                   |   |
| t2  | SUSSTATn 状态进入时刻    | t2 - t0 > 150us<br>t2 - t1 > Tdndly | SUSSTAT 在 VSB_GATEn 有效之后变低,这个时间间隔软件可配。可选的时间长度(Tdnd1y)有:31.25ms、62.5ms、125ms、250ms。 |   |
| t2a | 输出时钟无效时刻           | t2a - t2 > 0<br>t3 - t2a > 0        | 输出时钟在 SUSSTATn 变低之后 PLTRSTn 变低之前无效                                                 |   |
| t3  | PLTRSTn 复位时刻       | t3 - t2 < 20us                      | PLTRSTn 在 SUSSTATn 复位<br>之后复位                                                      |   |



| t4    | S3n 状态进入时刻         | t4 - t3 < 40us      | S3n 在 PLTRSTn 复位之后<br>进入      |
|-------|--------------------|---------------------|-------------------------------|
| t5    | S4n 状态进入时刻         | t5 - t4 < 40us      | S4n 在 S3n 进入之后进入              |
| t6    | S5n 状态进入时刻         | t6 - t5 < 40us      | S5n 在 S4n 进入之后进入              |
| t4a   | 在 SO 到 S3/S4/S5 转换 | t4a - t4 > 30us     | SLPLANn 在进入 S3 之后变            |
|       | 中,SLPLANn 变低的时刻    |                     | 低                             |
|       |                    |                     |                               |
| t100  | 低功耗状态退出唤醒时刻        |                     |                               |
| t101  | S5n 状态退出时刻         | t101 - t100 > 150us | S5n 在唤醒时间 200us 内             |
|       |                    | t101 - t100 < 200us | 退出                            |
| t102  | S4n 状态退出时刻         | t102 - t101 > 120us | S4n 在 S5n 退出之后退出              |
|       |                    | t102 - t101 < 150us |                               |
| t103  | S3n 状态退出时刻         | t103 - t102 > 60us  | S3n 在 S4n 退出之后退出              |
|       |                    | t103 - t102 < 90us  |                               |
| t103  | 在 S3/S4/S5 到 S0 转换 | t103a - t103 < 60us | SLPLANn 在 S3 退出之后             |
| a     | 中,SLPLANn 变高时刻     |                     | 60us 内变高                      |
| t103  | VSB_GATEn 变高时刻     | t103b - t103 >      | VSB_GATEn 在 S3n 退出一           |
| b     |                    | Tupdly              | 段时间之后变高,这个时                   |
|       |                    |                     | 间间隔软件可配。可选的                   |
|       |                    |                     | 时间长度(Tupdly)有:                |
|       |                    |                     | 125ms、250ms、500ms、            |
| . 104 |                    |                     | 1s。                           |
| t104  | PWROK 有效时刻         |                     | PWROK 需要在所有电源稳                |
| t105  | SUSSTATn 状态退出时刻    | t105 - t104 > 13ms  | 定之后有效<br>SUSSTATn 在 PWROK 有效之 |
| 1105  | SUSSIAIII (人心返出的刻  | 1105 - 1104 / 13MS  | SUSSIAIN 在 PWRUK 有效之          |
| t106  | PLTRSTn 解复位时刻      | t106 - t105 > 30us  | PLTRSTn 在 SUSSTATn 退出         |
| 1100  | 1 L 1 N O 1 II     | 1100 - 1100 / 50US  | 之后解复位                         |
| t107  | <br>  输出时钟稳定时刻     | t107 - t106 < 60us  | 输出时钟有效时刻不晚于                   |
| 1101  | 相叫的环体化的例           | tion tion tous      | 制出的行為 X 的 刻 不                 |
|       |                    |                     | TETROTH Z/H OUGS              |

# 7. 6. 2不使能 ACPI\_EN





### 冷启动上电时序 (不使能 ACPI)



图 7-5. 不使能 ACPI 功能时的冷启动上电时序(RTC 掉电)

#### 注:

- 1. IO VDDE包括: ACPI\_3V3、IO\_3V3、DDR\_VDDE/DDR\_VREF、HT\_1V8、HT\_1V2、PEST 3V3、GMAC VDDE、USB A3V3。
- 2. Core VDD包括: VDD\_RSM、VDD、PEST\_1V1、PLL\_HT\_VDD、PLL\_VDDA\_CORE、PLL\_VDDD\_CORE、PLL\_VDDA\_PER、PLL\_VDDD\_PER、PLL\_VDDA\_GRAPH、PLL\_VDDD\_GRAPH。
- 3. ACPI相关的除电源复位信号外的其他输入信号拉高,ACPI相关的输出信号悬空,也即不能使用这些输出信号用于上电复位控制。
- 4. 在ACPI\_EN不使能的情况下,桥片的ACPI\_SYSRSTn信号没有去抖动功能,需主板提供去 抖动电路。

| 表了10 个校的AGIT 为能的的工程的方要求 |                   |                |                        |   |
|-------------------------|-------------------|----------------|------------------------|---|
| 标记                      | 参数                | 需求             | 说明                     | 注 |
| 符                       |                   |                |                        |   |
| t0                      | RTC 3V 电源稳定时刻     |                |                        |   |
| t1                      | RTCRSTn 解复位时刻     | t1 - t0 > 5ms  | RTCRSTn 需要在 RTC 电源稳定   |   |
|                         |                   |                | 之后解复位                  |   |
| t2                      | IO 电源稳定时刻         | t2 - t0 >= 0   | RTC 电源要先于 IO 电源供电      |   |
| t3                      | Core 电源上电时刻       | t3 - t2 > 10us | IO 电源要先于 Core 电源供电     |   |
| t4                      | RSMRSTn 解复位时刻     | t4 - t3 > 5ms  | RSMRSTn 需要在 RSM 域电源稳   |   |
|                         |                   |                | 定之后解复位                 |   |
| t5                      | ACPI_SYSRSTn 解复位时 | t5 - t4 > 5ms  | SYSRSTn 需要在 RSMRSTn 解复 |   |
|                         | 刻                 |                | 位之后解复位                 |   |
| t6                      | 输出时钟稳定时刻          | t6 - t5 < 10us | 输出时钟的稳定时刻不晚于           |   |
|                         |                   |                | SYSRSTn 解复位后 10 us     |   |

表 7-16 不使能 ACPI 功能时的上电时序要求



### 热复位时序 (不使能 ACPI)



图 7-6. 不使能 ACPI 功能时的热复位时序图

#### 注:

- 1. POWER包括所有的供电。
- 2. CLKOUTFLEX时钟在桥片复位之后变为默认频率(100MHz)。

表 7-17 不使能 ACPI 功能时的热复位时序约束

| 标记 | 参数                     | 需求             | 说明                 | 注 |
|----|------------------------|----------------|--------------------|---|
| 符  |                        |                |                    |   |
| t1 | ACPI_SYSRSTn 变低的时刻     |                |                    |   |
| t2 | ACPI_SYSRSTn 变高的时刻     | t2 - t1 > 1ms  | SYSRSTn 保持为低电平的时间  |   |
|    |                        |                | 需大于 1ms 才有效        |   |
| t3 | CLKOUT33M/CLKOUTFLEX 稳 | t3 - t2 < 10us | 输出时钟的稳定时刻不晚于       |   |
|    | 定时刻                    |                | SYSRSTn 解复位后 10 us |   |





# 8 焊接和扣合力特性

#### 焊接特性 8. 1

表 8-1. 回流焊接温度分类表

| Profile Feature                                  |                            | Pb-Free Assembly  |
|--------------------------------------------------|----------------------------|-------------------|
| Average ramp-up rate (Tsmax to Tp)               |                            | 3° C/second max.  |
|                                                  | Temperature Min (Tsmin)    | 150 ° C           |
| Preheat                                          | Temperature Max (Tsmax)    | 200 ° C           |
| Treneat                                          | Time (Tsmin to Tsmax) (ts) | 60-180 seconds    |
| Time maintained                                  | Temperature (TL)           | 217 ° C           |
| above                                            | Time (tL)                  | 60-150 seconds    |
| Peak Temperature (Tp)                            |                            | 245° C            |
| Time within 5°C of actual Peak Temperature (tp)2 |                            | 20-40 seconds     |
| Ramp-down Rate                                   |                            | 6 ° C/second max. |
| Time 25°C to Peak Te                             | emperature                 | 8 minutes max.    |



## 8.2 扣合力

最大承压 15kg。



## 9 订货信息

龙芯 7A1000 系列桥片在一段时间内存在两类芯片表面标识。

## 9.1 LS7A1000

芯片表面标识一:



- a) ●: 定位点;
- b) LS7A1000: 器件识别号;
- c) XXXXXXXX XX: 晶圆厂和封装厂信息;
- d) CHN YWW:设计厂,日期代码信息;
- e) XXX: 版本信息, CXX 代表 C 版;

### 芯片表面标识二:





- a) ●: 定位点;
- b) LS7A1000: 器件识别号;
- c) CHN YWW: 设计厂, 日期代码信息;
- d) XXXX: 版本信息, BAXX 代表 BA 版, CAXX 代表 CA 版;
- e) TF AAAAA YMNNNN: 芯片序列号
- f) □:芯片序列号二维码

### 9. 2 LS7A1000-i

芯片表面标识一:



- a) ●: 定位点;
- b) LS7A1000-i: 器件识别号;
- c) XXXXXXXX XX: 晶圆厂和封装厂信息;
- d) CHN YWW: 设计厂, 日期代码信息;
- e) XXX: 版本信息, CXX 代表 C 版;





### 芯片表面标识二:



- a) LS7A1000-i: 器件识别号;
- b) CHN YWW: 设计厂, 日期代码信息;
- c) XXXX: 版本信息, BAXX 代表 BA 版, CAXX 代表 CA 版;
- d) TF AAAAA YMNNNN: 芯片序列号
- e) □:芯片序列号二维码



# 10 不使用接口处理

- 1. 所有的电源地都必须连接。
- 2. 不使用的接口,输出信号可以悬空,输入信号必须通过 10Kohm 电阻接地。
- 3. 所有定义为 NC 的引脚做悬空处理。



## 11 硬件设计规范

## 11.1 显示接口 I2C 连接方式

桥片的每个 DVO 接口都自带了一组 I2C 信号(使用 GPIO 模拟),用于连接 DVO 接口的转换 PHY 芯片和显示器。板卡设计时,必须使用该组 I2C 信号连接 PHY 芯片(如果 PHY 芯片存在 I2C 配置接口的话)和显示器接口,而不使用 PHY 芯片输出的 I2C 引脚。

## 11.2 显示器热插拔

如果板卡需要支持显示器热插拔功能,必须使用 SPI\_CSn2 和 SPI\_CSn3 (复用为 GPI0 功能)作为 DV00 和 DV01 通道的显示器热插拔检测引脚使用。

## 11.3 接口选择

对于 SATA、GMAC 接口,如果主板只使用部分接口,则必须从接口 0 开始使用。比如,桥片有两个 GMAC 接口,GMACO 和 GMAC1,如果主板只使用一个 GMAC,则必须选择使用 GMAC0。

### 11.4 主板存储 ROM

桥片的 SPI 总线必须连接一个 SPI flash, 片选固定为 CSO, 读写方式必须完全兼容 SST25VF010, 容量不低于 128KB。该 flash 用于存储桥片集成 GMAC 的 MAC 地址、集成 GPU 显示相关参数、主板串号等信息。

## 11.5 初始化阶段引脚说明

正确的上电复位过程可保证桥片内部逻辑置于确定状态,而上电过程中或输入时钟复位信号未生效时桥片引脚处于不受控状态,因此禁止外设在该阶段对桥片引脚信号进行采样和使用。





# 修订记录

| 版本号   | 更新内容                                                                                                                                                                                                                                                                                                                                                               |
|-------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| V1.0  | 初版发布                                                                                                                                                                                                                                                                                                                                                               |
| V1. 1 | 第2.7节,更正时钟信号中对输出时钟的描述;<br>第2章,补充相关说明;<br>第3章,修订相关说明;<br>第4章,修订功能描述;<br>第7.6节,补充不使能 ACPI 时的相关时序,并补充输出时钟的时序;<br>第8章,补充焊接特性;<br>第10章,补充硬件设计规范。                                                                                                                                                                                                                        |
| V1. 2 | 第 2. 17 节,纠正 ACPI_EN 信号功能描述的错误,补充对 BATLOWn 信号的说明;第 2. 24 节,增加对引脚集成上下拉电阻的说明;第 4. 8 节,补充对 PCIE 复用方式及对应控制端口的说明;第 7. 6. 1 节,补充不使能 WOL 时,SLPLANn 信号的时序;第 2. 22 和 7. 3 节,更正 PLL 相关电源电压为 1. 25V,补充 DDR_VREF 和 RTC_3V 的电流范围.<br>其它错误修订。                                                                                                                                    |
| V1.3  | 第 2. 3 节,修订对 PCIE_*_PRSNTn 引脚的说明。<br>第 4. 8 节,增加 PCIE 接口的相关说明。<br>第 10. 3 节,增加主板接口选择要求。                                                                                                                                                                                                                                                                            |
| V1. 4 | 第 1. 3 节,增加芯片分级;<br>第 2. 18 节,修改时钟描述;<br>第 2. 22 节,修订 RTC_3V 电压值;<br>第 2 章,将 SATA_LEDn、I2C 和 GMACO/1_MDIO 接口属性进行修改;<br>第 3 章,修改时钟描述;<br>第 4. 2 节,增加 1600x1200 分辨率的支持;<br>第 4. 8 节,修改 PCIE 控制器描述,增加 PCIE lane reverse 支持的描述;<br>第 6 章,增加 DIE 位置信息;<br>第 7. 3 节,修订 RTC_3V 电压值;<br>第 7. 4 节,增加 PCIE、SATA 和 HT 的时钟规范;<br>第 8. 2 节,增加扣合力指标;<br>第 9 章,增加订货信息;<br>其他错误修订。 |
| V2. 0 | 第1.3节,芯片分级增加普通工业级;<br>第2.16节,修改 RTC_RSTn 和 RTC_RSMRSTn 的信号说明;<br>第2.22节,修改 RTC_3V 的电源说明;<br>第3.1节,增加对晶体参考时钟的说明,明确 PCIE H 的参考时钟可不接;<br>第4.8节,明确 PCIE 可支持 lane polarity inversion 功能。                                                                                                                                                                                |
| V2. 1 | 第3.3节,增加桥片时钟结构图;<br>第7.1节,修改芯片温度限额。                                                                                                                                                                                                                                                                                                                                |
| V2. 2 | 第 2. 20 节,修改 CLKSEL[8]的描述;<br>第 7. 2 节,更新绝对最大额定值;<br>第 9 章,打标图增加版本信息。                                                                                                                                                                                                                                                                                              |



| V2. 3 | 第 10 章,增加 NC 引脚的说明。                                         |
|-------|-------------------------------------------------------------|
| V2. 4 | 第 2. 18 节和 3. 1 节, 修改 PCIE 参考时钟描述;<br>增加第 11. 5 节初始化阶段引脚说明。 |

#### 技术支持

可通过邮箱向我司提交芯片手册和产品使用的问题,并获取技术支持。

服务邮箱: <u>service@loongson.cn</u>

#### 声明

本文档版权归龙芯中科技术股份有限公司所有,未经许可不得擅自实施传播等侵害版权人合法权益的行为。

本文档仅提供阶段性信息,可根据实际情况进行更新,恕不另行通知。如因文档使用不当造成的直接或间接损失,本公司不承担任何责任。

#### 龙芯中科技术股份有限公司

Loongson Technology Corporation Limited

地址: 北京市海淀区中关村环保科技示范园龙芯产业园2号楼

Building No. 2, Loongson Industrial Park,

Zhongguancun Environmental Protection Park, Haidian District, Beijing

电话(Tel): 010-62546668 传真(Fax): 010-62600826