## Pràctica 2. Sistemes Digitals

#### Control d'un monitor VGA.

Pere Palà - Alexis López

Març de 2016

En aquesta pràctica generarem els senyals de sincronisme necessaris per a comandar un monitor VGA en la resolució de 640 x 480 píxels. A l'entorn de desenvolupament Quartus II d'Altera crearem els mòduls VHDL necessaris per aquest objectiu.

Aquesta pràctica dura dues sessions i per tant el document està dividit en dues parts. La primera consisteix en realitzar la simulació dels mòduls que s'han creat, i en la segona s'implementarà tot el disseny per controlar un monitor VGA.

Recordeu de fer l'estudi previ! Això és imprescindible per poder accedir al laboratori.

#### 1 Part 1: Simulació

#### 1.1 Els senyals VGA

Els monitors VGA estan dotats d'un connector de 15 pins que transporta diversos senyals. Els fonamentals són

• Sincronisme horitzontal: VGA\_HSYNC

• Sincronisme vertical: VGA\_VSYNC

• Senyal vermell (R): VGA\_RED

• Senyal verd (G): VGA\_GREEN

 Senyal blau (B): VGA\_BLUE

més els 5 retorns corresponents a cadascun d'ells: GND.

A la placa de desenvolupament que fem servir al laboratori hi ha un connector pensat per ser connectat a un monitor VGA.



Un monitor monocrom simple es construeix al voltant d'un tub de raigs catòdics (TRC o CRT en anglès). En un CRT es genera un feix estret d'electrons que impacten a gran velocitat sobre una pantalla de fòsfor. L'impacte dels electrons produeix un punt de llum visible al centre de la pantalla.

Aplicant camps electrics o magnètics és possible desviar la trajectòria del feix d'electrons de forma que el punt es desplaci en una direcció o altra. Si aquests camps es controlen electrònicament és possible dibuixar línies (com fa un oscil·loscopi analògic dels que s'empren al laboratori de *Teoria de Circuits*) i superfícies senceres gràcies a la persistència de les imatges a la retina.

Previ 1. Cerqueu informació sobre el funcionament d'un CRT en color i feu-ne un resum amb les vostres pròpies paraules (res de copy & paste!). L'extensió orientativa és d'una cara A4 incloent una o dues figures.

Per tal d'assegurar la compatibilitat entre monitors i targes de vídeo s'han establert alguns estàndards per als senyals analògics presents als connectors. Així, la majoria de monitors suporten un mode bàsic de 640 x 480 píxels de resolució i una freqüència de refresc de 60 Hz. Els monitors LCD o TFT actuals, malgrat ser digitals, mantenen la compatibilitat amb aquests estàndars.

Per exemple, segons l'estàndard, el rang de nivells de tensió per als senyals R, G i B és d'entre 0 i 0.7 V. Si R = G = B = 0 V obtenim l'absència de llum (negre) i si R = G = B = 0.7 V obtenim blanc.

Previ 2. Quants i quins colors diferents podrem aconseguir amb el hardware disponible, tenint en compte que la FPGA dóna senyals digitals?

Previ 3. Sabent les tensions que calen al monitor i tenint en compte que el monitor incorpora 5 resistències de 75  $\Omega$  entre els 5 senyals esmentats i el node de referència GND, calculeu la tensió que genera la FPGA si la placa incorpora les resistències indicades a la figura anterior. Pista: dibuixeu acuradament el circuit equivalent format per a) el pin de sortida de la FPGA, que es comporta com una font de tensió gairebé ideal, b) la resistència que s'indica a la figura i c) la resistència que incorpora el monitor.

Previ 4. Ara, sabent el nivell dels senyals que genera la FPGA, calculeu quins són els nivells dels senyals de sincronisme que cal obtenir al monitor, tenint en compte les resistències que hi ha implicades.

En el mode 640 x 480 a 60 Hz, cada píxel dura  $1/25.175~\mu s$  i cada línia està formada per 800 píxels, dels quals n'hi ha 640 de visibles. La resta estan pensats perquè el feix d'electrons pugui retrocedir i estabilitzar-se adequadament.

Específicament, els cronogrames dels senyals implicats en el dibuix d'una línia són els següents:



Així, el monitor interpreta que cada línia comença quan es veu un senyal baix durant el temps equivalent a 96 píxels. Després d'una pausa de 16 píxels addicionals, els 640 píxels següents s'interpreten com la informació de la línia en qüestió, començant per l'esquerra i avançant cap a la dreta. Els 48 píxels restants s'ignoren. Els senyals R, G i B haurien de ser 0 fora dels 640 píxels previstos per tal que la imatge visualitzada tingui un marc negre a esquerra i dreta.

Per tal de saber quina línia és la primera (la superior), es genera un senyal de sincronisme vertical que pren valor baix únicament durant el temps corresponent a les dues primeres línies. Les 10 línies següents no són útils per al dibuix (durant aquestes línies els senyals R, G, B haurien de ser zero per donar una franja fosca a la part superior de la imatge).

A continuació hi ha les 480 línies útils i, per acabar, 33 línies que també s'haurien de mostrar negres. La figura següent ho mostra esquemàticament:



#### 1.2 Generació dels senyals de sincronisme en VHDL

A la placa de desenvolupament es disposa d'un senyal de rellotge de 50 MHz. D'aquí en podrem obtenir un senyal de 25 MHz que podrem fer servir com a rellotge de píxel: Malgrat que la seva

freqüència hauria de ser 25.175 MHz, la majoria de monitors són capaços de sincronitzar-se amb rellotges lleugerament diferents.

Previ 5. Proposeu una forma d'aconseguir un clock de 25 MHz a partir d'un de 50 MHz fent servir els elements bàsics vistos a *Introducció als Sistemes Digitals*.

Com a base per fer la generació de sincronismes es proposa que desenvolupeu un mòdul VHDL amb dos comptadors: un horitzontal, que vagi comptant de 0 a 799 i un vertical, que compti de 0 a 524 cada vegada que l'anterior es reinicialitza a 0. Els ports que hauria de tenir són:

Previ 6. Descriviu un bloc en VHDL que implementi els dos comptadors segons el template anterior. Descriviu, també, el fitxer de test per a la simulació.

A partir d'aquests comptadors podem generar els sincronismes hortizontal i vertical, activant o desactivant un senyal en funció del valor dels comptadors corresponents. Per exemple, podríem pensar en un mòdul descrit per:

```
entity H_sync_gen is
    Port ( H : in STD_LOGIC_VECTOR (9 downto 0);
        H_sync : out STD_LOGIC);
end H_sync_gen;
```

per generar els sincronisme horitzontal i un de similar per al vertical.

Previ 7. Doneu un codi VHDL per als blocs H\_sync\_gen i V\_sync\_gen i del test.

A continuació, es tractarà de pintar la pantalla útil (els píxels adequats) de color vermell.

Previ 8. Escriviu el codi VHDL del bloc RGBgenerator de forma que els senyals R, G i B siguin els adequats per omplir la zona útil de la pantalla de color vermell.

Tasca 1. Simuleu els vostres blocs corresponents al Previ 6, Previ 7 i Previ 8. Adjunteu les gràfiques en el informe, en format pdf, que mostrin el seu correcte funcionament. Recordeu que si heu fet canvis en el codi VHDL respecte als previs també l'heu d'adjuntar en el informe.

### 2 Part 2: Implementació

Després de la primera sessió on s'han comprovat els blocs en VHDL simulant, només falta implementar-ho en el laboratori.

# Previ 9. Quines modificacions caldria fer en el bloc RGBgenerator per omplir la meitat esquerra de la pantalla de color blau i la dreta de color vermell?

- Tasca 2. Feu un disseny on el document de màxim nivell sigui un esquemàtic. Implementeu els blocs VHDL necessaris per generar els polsos de sincronisme, segons el que heu fet a l'estudi previ i interconnecteu-los adequadament.
- Tasca 3. Comproveu amb l'oscil·loscopi que els senyals de sincronisme són els adequats. Específicament, comproveu la seva freqüència, la durada dels polsos i la seva posició relativa. Feu les captures corresponents per adjuntar a l'informe.
- Tasca 4. Implementeu la generació dels senyals R, G i B per aconseguir que tota la pantalla sigui vermella al vostre disseny VHDL. Comproveu amb l'oscil·loscopi que el senyal R sols s'activa en els moments adequats. Feu les captures corresponents per adjuntar a l'informe.
- Tasca 5. Connecteu un monitor VGA a la placa i comproveu que la visualització és correcta.
- Tasca 6. Modifiqueu el codi del bloc RGBgenerator per dividir la pantalla en tres franges hortizontals de tres colors diferents.