## 312510239 王則惟

Design a 14-bit unsigned multiplier P=X Y by using modified Radix-4 Booth multipliers. The goal is to have minimum critical path delay time with the least gate count.

(1) Show your block diagram as shown in Fig.1 below (example for the case of 8-bit; Booth decoder and Multiplicand scale corresponding to Booth Encoder and Booth selector of Fig.10.80). For each block, you shall show its logic design diagram. Indicate the critical path. Explain your design concepts (30).

下圖是電路的 block diagram,其中紅色路徑是 critical path。



題目要求使用 Radix-4 Booth multiplier 來設計這個 14-bit 的乘法器,而 Booth algorithm 是要一次看三個 bits,而此題因為是 14 個 bits,因此為了達成運算需要多出  $Y_{-1}$ 、 $Y_{14}$ 、 $Y_{15}$ ,其中為了確保乘法器正確運作,所以這三個數皆補 0,而如上圖的 block diagram 所示,我們會有 8 組的 booth decoder 和 multiplicand scaler,而這 8 組會平行處理,因此 critical path 如下圖紅線所標示。



將一次 scan 完的三個 bits 總共 8 組,傳進 Booth Decoder,會產生出 SINGLE<sub>i</sub>、DOUBLE<sub>i</sub>、NEG<sub>i</sub>三個訊號,其中 SINGLE<sub>i</sub>= Y<sub>2i-1</sub>\*Y<sub>2i</sub>+ Y<sub>2i</sub>\*Y<sub>2i-1</sub>,DOUBLE<sub>i</sub>= Y<sub>2i-1</sub>\* Y<sub>2i</sub>\*Y<sub>2i-1</sub>+ Y<sub>2i-1</sub>\* Y<sub>2i-1</sub>\* Y<sub>2i</sub>, NEG<sub>i</sub>= Y<sub>2i+1</sub>,此三個訊號會再與 multiplicand 一起 傳入 Booth Selector,再根據不同的輸入訊號產生出 0、X、2X、-2X、-X 五種 不同的 partial product。下表即為對 multiplier scan 的三個 bits 對應到的 SINGLE<sub>i</sub>、DOUBLE<sub>i</sub>、NEG<sub>i</sub> 以及 partial product 的 truth table。

| Y <sub>2i+1</sub> | Y <sub>2i</sub> | Y <sub>2i-1</sub> | $PP_i$ | SINGLEi | DOUBLEi | NEGi |
|-------------------|-----------------|-------------------|--------|---------|---------|------|
| 0                 | 0               | 0                 | 0      | 0       | 0       | 0    |
| 0                 | 0               | 1                 | +X     | 1       | 0       | 0    |
| 0                 | 1               | 0                 | +X     | 1       | 0       | 0    |
| 0                 | 1               | 1                 | +2X    | 0       | 1       | 0    |
| 1                 | 0               | 0                 | -2X    | 0       | 1       | 1    |
| 1                 | 0               | 1                 | -X     | 1       | 0       | 1    |
| 1                 | 1               | 0                 | -X     | 1       | 0       | 1    |
| 1                 | 1               | 1                 | 0      | 0       | 0       | 1    |

(2) Shown the Radix Booth-4 encoded partial products with simplified sign extension like that shown in Fig.10.82 of B5\_Array and Recoded Multuplier. Draw another diagram with the dots or S that replace pij where i is the ith row and j is the bit location . (20)



PPO~PP6 有 2X、-2X 的可能性,所以有 15-bit。而 PP7 僅有 0、+X 的可能性,所以為 14-bit。

下圖為將 dots 換成 Pii 的圖,其中 sign extension 一樣用 Sii 來表示。

```
PP0
                                                                                                                                                                                                                                                                     S_{0,17} S_{0,16} S_{0,15} \ P_{0,14} P_{0,13} \ P_{0,12} \ P_{0,11} \ P_{0,10} P_{0,09} \ P_{0,08} \ P_{0,07} \ P_{0,06} \ P_{0,05} \ P_{0,04} \ P_{0,03} \ P_{0,02} P_{0,01} P_{0,00}
                                                                                                                                                                                                                                                            1 \hspace{.1cm} S_{1,17} \hspace{.1cm} P_{1,16} \hspace{.1cm} P_{1,15} \hspace{.1cm} P_{1,14} \hspace{.1cm} P_{1,13} \hspace{.1cm} P_{1,12} \hspace{.1cm} P_{1,11} \hspace{.1cm} P_{1,10} \hspace{.1cm} P_{1,09} \hspace{.1cm} P_{1,08} \hspace{.1cm} P_{1,07} \hspace{.1cm} P_{1,06} \hspace{.1cm} P_{1,05} \hspace{.1cm} P_{1,04} \hspace{.1cm} P_{1,03} \hspace{.1cm} P_{1,02} \hspace{.1cm} P_{1,04} \hspace{.1cm} P_{1,05} \hspace{
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    PP1
                                                                                                                                                                                   1 \; S_{2,19} \, P_{2,18} \, P_{2,17} \; P_{2,16} \, P_{2,15} \; P_{2,14} \; P_{2,13} \; P_{2,12} \, P_{2,11} \; P_{2,10} \; P_{2,09} \; P_{2,08} \; P_{2,07} \; P_{2,06} \; P_{2,05} \; P_{2,04}
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   PP2
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   PP3
                                                                                                                             1 \ \overline{S_{3,21}} \ P_{3,20} \ P_{3,19} \ P_{3,18} \ P_{3,17} \ P_{3,16} \ P_{3,15} \ P_{3,14} \ P_{3,13} \ P_{3,12} \ P_{3,11} \ P_{3,10} \ P_{3,09} \ P_{3,08} \ P_{3,07} \ P_{3,06}
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  PP4
                                                                                1 \; S_{4,23} \, P_{4,22} \, P_{4,21} \; P_{4,20} \, P_{4,19} \; P_{4,18} \; P_{4,17} \; P_{4,16} \, P_{4,15} \; P_{4,14} \; P_{4,13} \; P_{4,12} \; P_{4,11} \; P_{4,10} \; P_{4,09} \; P_{4,08}
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   PP5
                                        1 \overline{S_{5,25}} P_{5,24} P_{5,23} P_{5,22} P_{5,21} P_{5,20} P_{5,19} P_{5,18} P_{5,17} P_{5,16} P_{5,15} P_{5,14} P_{5,13} P_{5,12} P_{5,11} P_{5,10}
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   PP6
\overline{S_{6,27}}\,P_{6,26}\,P_{6,25}\,\,P_{6,24}\,P_{6,23}\,\,P_{6,22}\,\,P_{6,21}\,\,P_{6,20}\,P_{6,19}\,\,P_{6,18}\,\,P_{6,17}\,\,P_{6,16}\,\,P_{6,15}\,\,P_{6,14}\,\,P_{6,13}\,\,P_{6,12}
                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  PP7
P_{7,27}\,P_{7,26}\,\,P_{7,25}\,P_{7,24}\,\,P_{7,23}\,\,P_{7,22}\,\,P_{7,21}\,P_{7,20}\,\,P_{7,19}\,\,P_{7,18}\,\,P_{7,17}\,\,P_{7,16}\,\,P_{7,15}\,\,P_{7,14}
```

(3) Design the partial products with array multiplier as that shown in Fig.5.2. Draw the block diagram in terms of FA and HA and pij as inputs. Show the critical path and indicate the delay time in terms of number of HA and FA. For area, show the number of FA and HA used. Explain your design concepts. (25)

## Design concept:

由第二小題所畫的圖來設計電路,其中如果 ADDER 的 INPUT 只有兩個就使用 HALF ADDER,反之則用 FULL ADDER,這樣能有效的減少面積,而下圖為我設計 的電路圖,其中紅色路徑為 critical path。



下表為使用到的 Full adder 以及 Half adder 的數量以及 critical path。

| Full adder | Half adder | Critical path     |
|------------|------------|-------------------|
| 110 個      | 19個        | 26t <sub>FA</sub> |

(4) Design the partial products with Dadda method shown in Fig.5.19. To fairly compare with array multiplier, Carry-ripple adder is used in the last stage of CPA. Show the critical path and indicate the delay time in terms of number of HA and FA. For area, show the number of FA and HA used. Explain your design concepts (25)

## Design concept:

LEVEL 4

在 LEVEL 0 時,由講義 5-22 可得知,因為一開始的 partial products array 有 8 層,透過公式推導可得知,將 2、3、4、6 級合併,可得到最佳解。 在 LEVEL1 時,此時由層合併成 6 層,因此若是 column 超過六層,則使用 Full adder 或是 Half adder 合併,並會產生 carry 和 sum,因此下一次計算層 數時要加上前一級所產生的 carry 和 sum,而 LEVEL2 和 LEVEL3 也是如此,以此類推,從 6 層變 4 層,再從 4 層變 3 層。

而在最後的 LEVEL4,題目規定要使用 carry ripple adder,來算出最後的 sum,因此 critical path 也在這一級。

下方為我畫的 Dadda Tree,紅色路徑為 Critical path。



下表為我畫的 Dadda Tree 在各 level 所使用到的 full adder 和 half adder 數量。

| LEVEL  | FULL ADDER | HALF ADDER |  |
|--------|------------|------------|--|
| LEVEL0 | 12         | 6          |  |
| LEVEL1 | 28         | 6          |  |
| LEVEL2 | 20         | 3          |  |
| LEVEL3 | 24         | 2          |  |
| LEVEL4 | 26         | 2          |  |
| TOTAL  | 110        | 19         |  |

而下表為 Array Multiplier 和 Dadda Tree 的 critical path 比較。

|               | Array Multiplier  | Dadda Tree                          |
|---------------|-------------------|-------------------------------------|
| Critical path | 26t <sub>FA</sub> | 26t <sub>FA</sub> +2t <sub>HA</sub> |

由上表可發現,這次題目所設計的 14-bit unsigned multiplier,在使用 Array Multiplier 和 Dadda Tree 的兩種情況下,所使用到的 Full adder 和 Half adder 個數相同,不過使用 Dadda Tree 的 critical path 比使用 Array Multiplier 還多兩個 Half adder 的時間,我想這是因為 Dadda Tree 把很多相加的都留到最後才加,而我們也沒有加速最後一層的 carry ripple adder 的運算,所以在 critical path 上才會來得比 Array Multiplier 還高,不過通常 Dadda Tree 可以做到減少面積的目標,只是剛好這次題目所設計的 14-bit unsigned multiplier 沒有什麼可以省略的運算,因此才會造成犧牲了 delay time 卻也沒有減少面積的情況。