# Computer Architecture

A CPU of RISC-V

### 刘予希

my github: https://github.com/louisja1/CPU-RISCV.git

2018.1.12

### 1架构



我的CPU架构是五级流水,如上图所示有多个模块,其中为了实现self modifing code,将inst\_rom与data\_ram合并在了一起,pc\_reg,id,ex,mem,wb等阶段之间信号的传导与普通的五级流水相似,其中wb阶段并没有具体的一个模块,而是直接传递信号给regfile实现写入,模块之间的四个buffer起到了传导作用以及接受时钟信号来控制数据的下传,而stall control通过接受ID阶段不同的stall request来安排相应的stall状态,并且传递给四个buffer以及pc\_reg模块来实现必要的stall操作。

### 2细节简述

### 2.1 pc\_reg

pc\_reg为传统的指令存储器,起到了IF模块的作用,会接收来自ID阶段可能的分支指令造成的修改,以及stall指令。每个时钟上沿,只会修改一次。

#### 2.2 id

流。

id即为ID模块,接收来自IF/ID buffer的信号,对不同指令格式预处理出相应的funct7,rs1,rs2,funct3,rd,5种不同类型的立即数,decode阶段是always(\*),将指令通过操作码等等分类为逻辑指令,算数指令,分支指令,特殊指令等等。

对于reg1, reg2均有对应的使读信号: reg1\_o, reg2\_o它们的类型有reg\_imm, reg\_read, reg\_zero, reg\_pc四种信号分别表示, 读立即数, regfile使读信号, 使0, 使对应pc的值, 以适应不同指令操作的读取, 同时也有关于目标寄存器的信息以及使写信号, 会随着流水下传直到WB阶段回写到regfile。以上实现了id模块与regfile模块的交

jal以及jalr指令,通过计算得到新的pc地址通过branch\_target\_address\_o传递给pc\_reg模块,以及link\_addr\_o下传目标寄存器需要的pc\_plus\_4,通过stallreq\_from\_jump\_branch 请求stall一拍。

auipc以及lui指令,通过regl\_read\_o的reg\_zero以及reg\_pc类型来得到相应的数据,并把指令转换成add指令或者or指令下传来实现后续步骤。

branch指令,在id阶段比较reg1与reg2的值,计算出target,通过branch\_target\_address\_o 传递给pc\_reg模块,通过stallreq\_from\_jump\_branch请求stall一拍。

load指令,通过reg\_read以及reg\_imm,得到两个寄存器的值。

store指令,通过reg\_read,得到两个寄存器的值。

op\_imm指令,分辨出整数-寄存器类型指令,通过reg\_read以及reg\_imm,得到两个寄存器的值。

op指令,分辨出寄存器-寄存器类型指令,通过reg\_read以及reg\_imm,得到两个寄存器的值。

rs1以及rs2小模块根据使读信号的不同实现reg1, reg2的取值。(读regfile在同一个周期解决)

stall for load小模块,由EX阶段传来的ex\_is\_load表示前面一条指令是load指令,由于load指令写出的寄存器在MEM阶段才能获得,如果立即需要使用,会造成RAW,所以这里的一个特别判断,通过stall\_from\_load信号请求stall一拍。

### 2.2 regfile

读写操作,其中写操作每一个时钟上沿执行一次。

#### 2.3 ex

算术指令,逻辑指令,位移指令,分支指令执行出相应的结果,写入wdata\_o随流水线下传。load, store指令计算出相应的memory地址。

#### 2.4 mem

load, store指令的预处理,根据word, halfword, byte的相应格式,以及具体的memory 地址,计算具体取读哪里或者具体写哪里。

### 2.5 if\_id id\_ex ex\_mem mem\_wb

各阶段之间的buffer,每个时钟上沿传递信息,并在必要时stall。

#### 2.6 ctrl

stallreq\_from\_branch\_stop: if\_id阶段在下个时钟周期不进行值传递,那么pc\_reg会在下个时钟周期得到正确的地址,而错误的地址被冲掉了。

stallreq\_from\_load: 停滯pc\_reg, if, id阶段。

### 2.7 inst\_rom\_data\_ram

inst rom的指令数据读入, 注意到了小端序或者大端序的问题。

data\_ram会把指令集也放入相应的内存位置以实现SMC,内存写操作每个时钟上沿执行一次。

## 3 forwarding && SMC

### 3.1 forwarding

解决RAW类型的data hazard,所以有EX到ID,MEM到ID的两条线。 至于load指令以接踵而来的寄存器使用造成的data hazard,通过stall一拍解决。

### 3.2 **SMC**

通过合并了inst\_rom以及data\_ram以实现。

## 4 正确性测试

### 4.0 说明

在data文件夹中有各个.s测试数据,及对应的vcd波形图,以下截图中波形图只有一小部分,完整的在data中对应的vcd。

截图中包含有终端输出,我在regfile写入、memory的load、store三处加了相关的display 信息,以粗略地验证正确性。

使用了arith.s(from 吴章昊)来进行算术运算、位移运算、逻辑运算的正确性验证

使用了b\_j.s(from 吴章昊)来进行跳转、分支的正确性验证

使用了ld\_st.s(from 吴章昊)来进行load、store的正确性验证

使用了fz.s(from 范舟)来进行综合正确性测试

使用了helloworld.s(from 刘啸远、助教)来进行SMC正确性测试

#### 4.1 \data\wzh\_test\arith.s

```
.org 0x0
.global _start
# ======== Test for arithmatic ops =========
   lui x1, 0x80000 # x1 = 0x80000000
   ori x1, x1, 0 \times 010 # x1 = x1 | 0 \times 010 = 0 \times 800000010
   lui x2, 0x80000 # x2
                                          = 0 \times 800000000
   ori x2, x2, 0x001 # x2 = x2 | 0x001 = 0x80000001
   add x3, x2, x1  # x3
addi x3, x3, 0x0fe  # x3
                                         = 0 \times 000000011
                                         = 0 \times 0000010f
   add x3, x3, x2 # x3
                                          = 0 \times 80000110
    sub x3, x3, x2
                      # x3
                                           = 0 \times 0000010 f
# ========= Test for cmp ops ===========
   lui x1,0xffff0  # x1
slt x2, x1, x0  # x2
                                         = 0xffff0000
                                      = 1 notice: signed
= 0 notice: unsigned
   sltu x2, x1, x0  # x2
sltu x2, x1, x0  # x2
lui x1, 0x00001  # x1
slti x3, x1, -0x800 # x3
                                         = 0 \times 00001000
                                         = 0 notice: signed
= 1 notice: signed extend and unsigned comparation
    sltiu x3, x1, -0x800 # x3
340ns
                                   360ns
                    ) h02
                                                                                           h01
h80000000 X h80000010 X h80000000 X h80000001 X h00000011 X h0000010F X h80000110 X h0000010F X hFFFF0000
```

### 4.1 \data\wzh\_test\b\_j.s

数据略,可在文件夹中找到,为分支跳转指令测试。

```
regfile : regs[ 3] <= 80000000
regfile : regs[ 1] <= 00000001
regfile : regs[ 1] <= 00000002
regfile : regs[ 5] <= 0000001c
regfile : regs[ 1] <= 00000003
regfile : regs[ 2] <= 0000001c
regfile : regs[ 1] <= 00000004
regfile : regs[ 1] <= 00000005
regfile : regs[ 1] <= 00000006
regfile : regs[ 1] <= 00000007
regfile : regs[ 1] <= 00000008
regfile : regs[ 1] <= 00000009
regfile : regs[ 1] <= 00000010
regfile : regs[ 1] <= 00000011
regfile : regs[ 1] <= 00000012
regfile : regs[ 3] <= 00000014
regfile : regs[ 1] <= 00000013
regfile : regs[ 1] <= 00000014
regfile : regs[ 3] <= 0000000a
regfile : regs[ 1] <= 0000000a
regfile : regs[ 1] <= 00000000
regfile : regs[ 1] <= fffffff6
```



### 4.3 \data\wzh\_test\ld\_st.s

```
lui x3,0x0eet
srli x3, x3, 12
                                # [0x3] = 0xff
sb x3, 2(x0)
                               # [0x2] = 0xee
lui x3,0xccdd
                               \# [0x1] = 0xdd
srl x3,x3,8
sb x3, 0(x0)
lb x1, 3(x0)
                         # [0x0] = 0xcc
# x1 = 0xffffffff
# x1 = 0x000000ee
                             # x1 = 0xffeeddcc
lw x1, 0(x0)
nop
lui x3,0xaabb
                              # [0x4] = 0xbb, [0x5] = 0xaa
sh x3, 4(x0)
lhu x1, 4(x0)
                              # x1 = 0x0000aabb
lh x1, 4(x0)
                             # x1 = 0xffffaabb
lui x3,0x8899
                             # [0x6] = 0x99, [0x7] = 0x88
lh x1, 6(x0)
                             # x1 = 0xffff8899
                              # x1 = 0 \times 00008899
lhu x1, 6(x0)
lui x3,0x4455
srli x3, x3, 12
sll x3,x3,0x10
lui x2, 0x6677
srli x2, x2, 12
                              # x3 = 0x44556677
                           # [0x8] = 0x77, [0x9]= 0x66, [0xa]= 0x55, [0xb] = 0x44
lw x1.8(x0)
                              # x1 = 0x44556677
regfile : regs[ 3] <= 0eeff000
Load memory[00000006] = 8899aabb regfile : regs[ 1] <= ffff8899 regfile : regs[ 1] <= 00008899 regfile : regs[ 3] <= 00008899 regfile : regs[ 3] <= 00004455 regfile : regs[ 3] <= 04455000 regfile : regs[ 3] <= 00004455 regfile : regs[ 2] <= 06677000 regfile : regs[ 2] <= 00006677
regile: regs[2] <= 0000007/
Store memory[00000008] = 44556677
regfile: regs[3] <= 44556677
Load memory[00000008] = 44556677
regfile: regs[1] <= 44556677
```

### 4.4 \data\fz\_test\fz.s

```
ori x1, x0, 0x210 # x1 = 0210
    ori x2, x1, 0x021 \# x2 = 0x231
    slli x3, x2, 1 # x3 = 0b010001100010 = 0x462
    andi x4, x3, 0x568 \# x4 = 0b010001100000 = 0x460
    ori x5, x0, 0x68a # x5 = 0b011010001010 = 0x68a
    ori x7, x0, 22 # x7 = 22 = 0x16
    sll x5, x5, x7 # x5 = 0xa2800000
    ori x7, x0, 20 # x7 = 20 = 0x14
    sra x6, x5, x7 # x6 = 0xfffffa28
    ori x5, x0, 0x723 \# x5 = 0b011100100011 = 0x723
    xor x5, x5, x4 # x5 = 0b001101000011 = 0x343
    add x6, x5, x4 \# x6 = 0x7a3
    slti x8, x6, 0x7a3 # x8 = 0
    slt x8, x6, x5 # x8 = 0
    lui x10, 0x45b27 # x10 = 0x45b27000
    auipc x11, 0x21c43 # x11 = 0x21c43048
es_j1:
   bge x10, x11, es_j2 # jump to es_j2 & x1 = 80 = 0x50
    ori x12, x0, 0x456 \# x12 = 0x456
    ori x13, x0, 0x2bc # x13 = 0x2bc
   nop
   nop
es_j2:
    ori x12, x0, 0x5ef # x12 = 0x5ef
    ori x13, x0, 0x123 \# x13 = 0x123
    # j es_j1 # jump to es_j1, which makes an infinite loop
    sb x11, 2(x13) # store 0x48 to mem:0x125
    lb x14, 2(x13) # x14 = 0x48
    sb x12, 1(x13) # store 0xef to mem: 0x124 lb x14 1(x13) # x14 = 0x48ef
```

```
regfile : regs[ 1] <= 00000210
regfile : regs[ 2] <= 00000231
regfile : regs[ 3] <= 00000462
regfile : regs[ 4] <= 00000460
regfile : regs[ 5] <= 0000068a
regfile : regs[ 7] <= 00000016
regfile : regs[ 5] <= a2800000
regfile : regs[ 7] <= 00000014
regfile : regs[ 6] <= fffffa28
regfile : regs[ 5] <= 00000723
regfile : regs[ 5] <= 00000343
regfile : regs[ 6] <= 000007a3
regfile : regs[ 7] <= 00000001
regfile : regs[ 8] <= 00000000
regfile : regs[ 8] <= 00000000
regfile : regs[ 8] <= 00000001
regfile : regs[ 9] <= 00000460
regfile : regs[10] <= 45b27000
regfile : regs[11] <= 21c43048
regfile : regs[12] <= 000005ef
regfile : regs[13] <= 00000123
Store memory[00000125] = 00004800
Load memory[00000125] = xxxx48xx
Load memory[00000125] = xxxx48xx
regfile : regs[14] <= 00000048
Store memory[00000124] = 000000ef
Load memory [00000124] = xxxx48ef
Load memory[00000124] = xxxx48ef
regfile : regs[14] <= 000048ef
regfile : regs[15] <= 000048ef
Store memory[00000126] = 03430000
Load memory[00000124] = 034348ef
Load memory[00000124] = 034348ef
regfile : regs[15] <= 034348ef
regfile : regs[17] <= 034348f0
Store memory[00000128] = 21c43048
Load memory[00000128] = 21c43048
Load memory[00000128] = 21c43048
regfile : regs[16] <= 21c43048
```

#### 4.5 \data\helloworld.data

```
CPU-RISCV -- -bash -- 80×24
Store memory[00000104] = 0000000a
[yuxi-MBP:CPU-RISCV liuyuxi$ iverilog -o cpu-riscv.vvp ./src/defines.v ./src/id.v]
 ./src/if_id.v ./src/pc_reg.v ./src/regfile.v ./src/ex_mem.v ./src/id_ex.v ./src
/ex.v ./src/mem_wb.v ./src/mem.v ./src/riscv.v ./src/riscv_min_sopc.v ./src/risc
v_min_sopc_tb.v ./src/ctrl.v ./src/inst_rom_data_ram.v
[yuxi-MBP:CPU-RISCV liuyuxi$ vvp cpu-riscv.vvp
WARNING: ./src/inst_rom_data_ram.v:27: $readmemh(inst_rom.data): Not enough word
s in the file for the requested range [0:4095].
VCD info: dumpfile cpu-riscv.vcd opened for output.
e
ι
ι
0
W
0
r
ι
d
I
yuxi-MBP:CPU-RISCV liuyuxi$
```

(注释了load、store、regfile处的\$display)

# 5 感谢 & 参考资料

感谢在写CPU过程中一起讨论、互相帮助的各位同学。 参考资料《自己动手写CPU》