# CHƯƠNG 3: TRANSISTOR MOSFET

TS. PHAM NGUYỄN THANH LOAN

# Tổ chức lớp

- □ Số tín chỉ: 3
- Giảng viên: TS. Phạm Nguyễn Thanh Loan
- □ Văn phòng: Phòng 618, thư viện Điện Tử
- □ Email: <u>loanpham.sinhvien@gmail.com</u>
- □ Sách:
  - 1. Electronic Devices and Circuit Theory, Robert Boylestad and Louis Nashelsky
  - 2. Kỹ thuật Mạch điện tử, Phạm Minh Hà
- Bài tập tại lớp, bài tập về nhà theo nhóm được cung cấp tại lớp

# Chương 3: Mạch khuếch đại tín hiệu nhỏ sử dụng FET

- □ Giới thiệu chung
- □ Phân loại
  - > JFET
  - > MOSFET kênh có sẵn (Depletion MOS)
  - > MOSFET kênh cảm ứng (Enhancement MOS)
- □ Cách phân cực
- Mạch khuếch đại tín hiệu nhỏ
- □ Sơ đồ tương đương và tham số xoay chiều

### Giới thiệu chung

- $\ \square$  Trở kháng vào rất lớn, nM $\Omega$ -n100M $\Omega$
- Được điều khiển bằng điện áp (khác với BJT)
- □ Tiêu tốn ít công suất
- □ Hệ số tạp âm nhỏ, phù hợp với nguồn tín hiệu nhỏ
- □ Ít bị ảnh hưởng bởi nhiệt độ
- Phù hợp với vai trò khóa đóng mở công suất nhỏ
- Kích thước nhỏ, công nghệ chế tạo phù hợp với việc sử dụng để thiết kế IC

#### Phân loại

- □ JFET-Junction Field Effect Transistor
  - Kênh N
  - Kênh P
- MOSFET-Metal Oxide Semiconductor FET
  - Kênh có sẵn (Depletion MOS):
    - Kênh N và P
  - Kênh cảm ứng (Enhancement MOS):
    - Kênh N và P

# Phân loại (tiếp)

□ JFET



□ D-FET



□ E-FET (MOSFET)



#### **JFET**

- □ Cấu trúc
- □ Hoạt động
- □ Đặc tuyến
- □ So sánh với BJT
- □ Ví dụ, bảng tham số kỹ thuật

### JFET – Cấu trúc



### JFET – Hoạt động





•  $V_{GS} = 0$ ,  $V_{DS} > 0$  tăng dần,  $I_D$  tăng dần

### JFET – Hoạt động





- $V_{GS} = 0$ ,  $V_{DS} = V_P$ ,  $I_D = I_{DSS}$
- V<sub>P</sub> điện áp thắt kênh (pinch-off)

#### JFET – Hoạt động





- V<sub>GS</sub> < 0, V<sub>DS</sub> > 0, giá trị mức bão hòa của I<sub>D</sub> cũng giảm dần
- $V_{GS} = V_P$ ,  $I_D = 0$

# JFET – Đặc tuyến



N-channel, 
$$I_{DSS} = 8mA$$
,  $V_P = -4V$ 

P-channel, 
$$I_{DSS} = 6mA$$
,  $V_P = 6V$ 

#### JFET – Kí hiệu



#### 2N2844

CASE 22-03, STYLE 12 TO-18 (TO-206AA)



JFETs
GENERAL PURPOSE
P-CHANNEL

### JFET 2N5457

#### MAXIMUM RATINGS

| Rating                                                                | Symbol           | Value       | Unit        |
|-----------------------------------------------------------------------|------------------|-------------|-------------|
| Drain-Source Voltage                                                  | V <sub>DS</sub>  | 25          | Vdc         |
| Drain-Gate Voltage                                                    | V <sub>DG</sub>  | 25          | Vdc         |
| Reverse Gate-Source Voltage                                           | V <sub>GSR</sub> | -25         | Vdc         |
| Gate Current                                                          | I <sub>G</sub>   | 10          | mAdc        |
| Total Device Dissipation @ T <sub>A</sub> = 25°C<br>Derate above 25°C | P <sub>D</sub>   | 310<br>2.82 | mW<br>mW/°C |
| Junction Temperature Range                                            | T <sub>j</sub>   | 125         | ,C          |
| Storage Channel Temperature Range                                     | Tstg             | -65 to +150 | .c          |



Refer to 2N4220 for graphs.

-2.5

#### ELECTRICAL CHARACTERISTICS (TA = 25°C unless otherwise noted)

| Characteristic                                                                                                                          | Symbol               | Min  | Тур | Max          | Unit    |
|-----------------------------------------------------------------------------------------------------------------------------------------|----------------------|------|-----|--------------|---------|
| OFF CHARACTERISTICS                                                                                                                     | VI                   |      |     | 47           | <u></u> |
| Gate-Source Breakdown Voltage<br>$(I_G = -10 \mu Adc, V_{DS} = 0)$                                                                      | V <sub>(BR)GSS</sub> | -25  | -   | 5            | Vdc     |
| Gate Reverse Current<br>$(V_{GS} = -15 \text{ Vdc}, V_{DS} = 0)$<br>$(V_{GS} = -15 \text{ Vdc}, V_{DS} = 0, T_A = 100^{\circ}\text{C})$ | 1 <sub>GSS</sub>     | -    | -   | -1.0<br>-200 | nAdc    |
| Gate Source Cutoff Voltage<br>$(V_{DS} = 15 \text{ Vdc}, I_D = 10 \text{ nAdc})$ 2N5457                                                 | V <sub>GS(off)</sub> | -0.5 | -   | -6.0         | Vdc     |
| Gate Source Voltage                                                                                                                     | V <sub>GS</sub>      |      |     |              | Vdc     |

#### ON CHARACTERISTICS

| Zero-Gate-Voltage Drain Current*<br>(V <sub>DS</sub> = 15 Vdc, V <sub>GS</sub> = 0) 2N5457 | I <sub>DSS</sub> | 1.0 | 3.0 | 5.0 | mAdc |
|--------------------------------------------------------------------------------------------|------------------|-----|-----|-----|------|
|--------------------------------------------------------------------------------------------|------------------|-----|-----|-----|------|

2N5457

#### SMALL-SIGNAL CHARACTERISTICS

 $(V_{DS} = 15 \text{ Vdc}, I_D = 100 \mu \text{Adc})$ 

| Forward Transfer Admittance Common Source*<br>(V <sub>DS</sub> = 15 Vdc, V <sub>GS</sub> = 0, f = 1.0 kHz) 2N5457 | ly <sub>6</sub> l | 1000 | -   | 5000 | μmhos |
|-------------------------------------------------------------------------------------------------------------------|-------------------|------|-----|------|-------|
| Output Admittance Common Source* (V <sub>DS</sub> = 15 Vdc, V <sub>GS</sub> = 0, f = 1.0 kHz)                     | lyod              |      | 10  | 50   | μmhos |
| Input Capacitance $(V_{DS} = 15 \text{ Vdc}, V_{GS} = 0, f = 1.0 \text{ MHz})$                                    | Ciss              | -    | 4.5 | 7.0  | pF    |
| Reverse Transfer Capacitance<br>(V <sub>DS</sub> = 15 Vdc, V <sub>GS</sub> = 0, f = 1.0 MHz)                      | Crss              | -    | 1.5 | 3.0  | pF    |

\*Pulse Test: Pulse Width \$ 630 ms; Duty Cycle \$ 10%

#### Datasheet-2N5457

| Rating                     | Symbol           | Value          | Unit           |
|----------------------------|------------------|----------------|----------------|
| Drain-Source voltage       | V <sub>DS</sub>  | 25             | Vdc            |
| Drain-Gate voltage         | $V_{DG}$         | 25             | Vdc            |
| Reverse G-S voltage        | $V_{GSR}$        | -25            | Vdc            |
| Gate current               | I <sub>G</sub>   | 10             | nAdc           |
| Device dissipation 25°C    | P <sub>D</sub>   | 310            | mW             |
| Derate above 25°C          |                  | 2.82           | mW/ºC          |
| Junction temp range        | T <sub>J</sub>   | 125            | O <sub>C</sub> |
| Storage channel temp range | T <sub>stg</sub> | -60 to<br>+150 | °C             |

#### Datasheet-2N5457-characteristics

| Characteristic                | Symbol               | Min  | Тур  | Max  | Unit |
|-------------------------------|----------------------|------|------|------|------|
| V <sub>G-S breakdown</sub>    | V <sub>(BR)GSS</sub> | -25  |      |      | Vdc  |
| gate reverse(Vgs=-15, Vds=0)  | I <sub>GSS</sub>     |      |      | -1.0 | nAdc |
| V <sub>G-S cutoff</sub>       | V <sub>GS(off)</sub> | -0.5 |      | -1.0 | Vdc  |
| $V_{G-S}$                     | V <sub>GS</sub>      |      | -2.5 | -6.0 | Vdc  |
| D-zero gate volage            | I <sub>DSS</sub>     | 1.0  | 3.0  | 5.0  | mAdc |
| C <sub>in</sub>               | C <sub>iss</sub>     |      | 4.5  | 7.0  | pF   |
| C <sub>reverse transfer</sub> | C <sub>rss</sub>     |      | 1.5  | 3.0  | pF   |

#### **MOSFET**

- □ Cấu trúc
- □ Hoạt động
- □ Đặc tuyến

Chú ý: rất cẩn thận khi sử dụng so với JFET vì lớp oxit bán dẫn của MOS dễ bị đánh thủng do tĩnh điện

### MOSFET – Cấu trúc



N-channel depletion DMOS

N-channel enhancement EMOS

### MOSFET – Hoạt động



N-channel DMOS

$$V_{GS} = 0, V_{DS} > 0$$



N-channel EMOS

$$V_{GS} > 0, V_{DS} > 0$$

#### DMOS – Đặc tuyến truyền đạt



Tương tự như của JFET, đặc tuyến truyền đạt  $I_D = f(V_{GS})$  tuân theo phương trình Shockley:  $I_D = I_{DSS}(1 - V_{GS}/V_P)^2$  nhưng có thể hoạt động ở vùng  $V_{GS} > 0$ ,  $I_D > 0$ 

#### EMOS – Đặc tuyến truyền đạt



- Phương trình đặc tuyến truyền đạt:
   I<sub>D</sub> = k(V<sub>GS</sub> V<sub>T</sub>)<sup>2</sup> với điện áp mở V<sub>T</sub> > 0 (kênh N)
- $V_{GS} < V_{T}, I_{D} = 0$

#### MOSFET – Đặc tuyến truyền đạt



P-channel depletion

### MOSFET – Đặc tuyến truyền đạt



P-channel enhancement

#### MOSFET – Kí hiệu

*n*-channel













*n*-channel





**EMOS** 

# EMOS 2N4351

#### MAXIMUM RATINGS

| Rating                                                                | Symbol           | Value       | Unit       |
|-----------------------------------------------------------------------|------------------|-------------|------------|
| Drain-Source Voltage                                                  | V <sub>DS</sub>  | 25          | Vdc        |
| Drain-Gate Voltage                                                    | V <sub>DG</sub>  | 30          | Vdc        |
| Gate-Source Voltage*                                                  | V <sub>GS</sub>  | 30          | Vdc        |
| Drain Current                                                         | ID               | 30          | mAde       |
| Total Device Dissipation @ T <sub>A</sub> = 25°C<br>Derate above 25°C | P <sub>D</sub>   | 300<br>1.7  | mW<br>mW/C |
| Junction Temperature Range                                            | Tj               | 175         | ,C         |
| Storage Temperature Range                                             | T <sub>stg</sub> | -65 to +175 | °C         |

#### ELECTRICAL CHARACTERISTICS (T<sub>A</sub> = 25°C unless otherwise noted.)

| Characteristic                                                                                                                             | Symbol               | Min  | Max      | Unit         |
|--------------------------------------------------------------------------------------------------------------------------------------------|----------------------|------|----------|--------------|
| OFF CHARACTERISTICS                                                                                                                        | 195                  |      | 10       | 000          |
| Drain-Source Breakdown Voltage<br>$(I_D = 10 \mu A, V_{GS} = 0)$                                                                           | V <sub>(BR)DSX</sub> | 25   | -        | Vdc          |
| Zero-Gate-Voltage Drain Current<br>$(V_{DS} = 10 \text{ V}, V_{OS} = 0) \text{ T}_A = 25 ^{\circ}\text{C}$<br>$T_A = 150 ^{\circ}\text{C}$ | I <sub>DSS</sub>     | -    | 10<br>10 | nAdc<br>µAdc |
| Gate Reverse Current<br>$(V_{GS} = \pm 15 \text{ Vdc}, V_{DS} = 0)$                                                                        | I <sub>GSS</sub>     | -    | ± 10     | pAdc         |
| ON CHARACTERISTICS                                                                                                                         |                      |      | 59 E     | 535          |
| Gate Threshold Voltage<br>$(V_{DS} = 10 \text{ V}, I_D = 10 \mu\text{A})$                                                                  | V <sub>GS(Th)</sub>  | 1.0  | 5        | Vdc          |
| Drain-Source On-Voltage<br>(I <sub>D</sub> = 2.0 mA, V <sub>GS</sub> = 10V)                                                                | V <sub>DS(on)</sub>  | -    | 1.0      | V            |
| On-State Drain Current<br>(V <sub>GS</sub> = 10 V, V <sub>DS</sub> = 10 V)                                                                 | I <sub>D(on)</sub>   | 3.0  | 7        | mAdo         |
| SMALL-SIGNAL CHARACTERISTICS                                                                                                               |                      |      | 3        |              |
| Forward Transfer Admittance<br>$(V_{DS} = 10 \text{ V}, I_D = 2.0 \text{ mA}, f = 1.0 \text{ kHz})$                                        | y <sub>fs</sub>      | 1000 | -        | μmho         |
| Input Capacitance<br>(V <sub>DS</sub> = 10 V, V <sub>GS</sub> = 0, f = 140 kHz)                                                            | Ciss                 | 1    | 5.0      | pF           |
| Reverse Transfer Capacitance<br>$(V_{DS} = 0, V_{GS} = 0, f = 140 \text{ kHz})$                                                            | Crss                 | -    | 1.3      | pF           |
| Drain-Substrate Capacitance<br>(V <sub>D(SUB)</sub> = 10 V, f = 140 kHz)                                                                   | $C_{d(sub)}$         | 1    | 5.0      | pF           |
| Drain-Source Resistance<br>(V <sub>GS</sub> = 10 V, I <sub>D</sub> = 0, f = 1.0 kHz)                                                       | E <sub>d+(on)</sub>  | 7    | 300      | ohms         |
| SWITCHING CHARACTERISTICS                                                                                                                  |                      |      |          |              |
| Turn-On Delay (Fig. 5)                                                                                                                     | tax                  | -    | 45       | ns           |
| Rise Time (Fig. 6) $I_D = 2.0 \text{ mAdc}, V_{DS} = 10 \text{ Vdc},$<br>$(V_{GS} = 10 \text{ Vdc})$                                       | t,                   | -    | 65       | ns           |
| Turn-Off Delay (Fig. 7) (V <sub>GS</sub> = 10 V <sub>GC</sub> ) (See Figure 9; Times Circuit Determined)                                   | t <sub>d2</sub>      | -    | 60       | ns           |
| Fall Time (Fig. 8)                                                                                                                         | t <sub>f</sub>       | -    | 100      | ns           |

<sup>2</sup>N4351
CASE 20-03, STYLE 2
TO-72 (TO-206AF)

3 Drain

2
Gate

MOSFET
SWITCHING
N-CHANNEL - ENHANCEMENT

<sup>\*</sup> Transient potentials of ± 75 Volt will not cause gate-oxide failure.

#### Datasheet-2N4351-EMOS

| Characteristic                       | Symbol               | Min | Max  | Unit |
|--------------------------------------|----------------------|-----|------|------|
| V <sub>DS breakdown</sub>            | V <sub>(BR)DSX</sub> | 25  |      | Vdc  |
| D-zero gate volage,                  | I <sub>DSS</sub>     |     | 10   | nAdc |
| Vds=10V,Vgs=0, 25C – 150C            |                      |     | 10   | μAdc |
| gate reverse(Vgs=+-15, Vds=0)        | I <sub>GSS</sub>     |     | +-10 | nAdc |
| V <sub>DS on Voltage</sub>           | V <sub>DS(on)</sub>  |     | 1.0  | V    |
| $C_{in(Vds=10V,Id=2mA,f=140kHz)}$    | C <sub>iss</sub>     |     | 5.0  | pF   |
| C <sub>DS(Vdsub=10V,f=140KHz)</sub>  | C <sub>rss</sub>     |     | 5.0  | pF   |
| R <sub>DS(Vgs=10V,Id=0,f=1KHz)</sub> | R <sub>ds(on)</sub>  |     | 300  | ohms |

#### **VMOS**



- □ VMOS Vertical MOSFET, tăng diện tích bề mặt
- Có thể hoạt động ở dòng lớn hơn vì có bề mặt tỏa nhiệt
- Tốc độ chuyển mạch tốt hơn

#### **CMOS**



- CMOS=Complementary MOSFET
- pMOS và nMOS trên cùng một đế, hoạt động ở chế độ chuyển mạch ON/OFF
- Giảm kích thước và công suất tiêu thụ, tăng tốc độ chuyển mạch
- Thiết kế IC (tương tự và số)

#### So sánh FET-BJT

| BJT                       | FET                                                                        |
|---------------------------|----------------------------------------------------------------------------|
| >Điều khiển bằng dòng =>  | >Điều khiển bằng áp => ít                                                  |
| tiêu hao công suất        | tiêu hao công suất                                                         |
| ⊳Dòng ra và dòng vào quan | ≻Dòng ra và điện áp vào                                                    |
| hệ tuyến tính             | quan hệ không tuyến tính                                                   |
| ≻Hệ số khuếch đại tốt hơn | >Trở kháng vào rất lớn, hệ<br>số tạp âm nhỏ, phù hợp<br>nguồn tín hiệu nhỏ |
| ⊳Chịu ảnh hưởng của nhiệt | ⊳Ít bị ảnh hưởng của nhiệt                                                 |
| độ                        | độ                                                                         |

# Tổng kết

$$I_G = 0 \text{ A}, I_D = I_S$$



$$I_D = I_{DSS} \left( 1 - \frac{V_{GS}}{V_P} \right)^2$$



$$I_G = 0 \text{ A}, I_D = I_S$$



$$I_D = I_{DSS} \left( 1 - \frac{V_{GS}}{V_P} \right)^2$$



$$I_G = 0 \text{ A}, I_D = I_S$$



$$I_D = k (\frac{GS - V_{GS \text{ (Th)}})^2}{I_{D(\text{on})}}$$
  
$$k = \frac{I_{D(\text{on})}}{(V_{GS(\text{on})} - V_{GS \text{ (Th)}})^2}$$



#### Phân cực

- Phân cực cố định (Fixed bias)
- > Tự phân cực (Self bias)
- Phân cực phân áp (Voltage divider bias)
- Phân cực hồi tiếp (Feedback bias)

#### Phân cực

Mối liên hệ giữa dòng điện và điện áp khi đặt FET ở chế độ khuếch đại

Với tất cả các loại FET:

$$I_G = 0A$$

$$I_D = I_S$$

Với JFET và DMOS:

$$I_{\rm D} = I_{\rm DSS} (1 - V_{\rm GS}/V_{\rm P})^2$$

Với EMOS:

$$I_D = k(V_{GS} - V_T)^2$$

Quan hệ giữa dòng điện ra và điện áp vào là quan hệ phi tuyến => hay sử dụng phương pháp đồ thị

#### Phân cực

Phân cực cố định (Fixed bias): JFET

> Tự phân cực (Self bias): JFET, DMOS

- Phân cực phân áp (Voltage divider bias): JFET, DMOS, EMOS
- > Phân cực hồi tiếp (Feedback bias): EMOS

# Phân cực cố định



Gọi là phân cực cố định vì điện áp V<sub>GS</sub> được cố định bởi nguồn 1c V<sub>GG</sub>



$$I_G = 0A$$

$$V_S = 0$$

$$V_{GS} = V_G = -V_{GG}$$

$$I_D = I_{DSS}(1-V_{GS}/V_p)^2$$

## Phân cực cố định

$$I_D = I_{DSS} (1 - V_{GS} / V_P)^2$$

Xây dựng đặc tuyến truyền đạt theo bảng giá trị sau:

| V <sub>GS</sub>   | I <sub>D</sub>      |
|-------------------|---------------------|
| 0                 | I <sub>DSS</sub>    |
| 0.3V <sub>P</sub> | I <sub>DSS</sub> /2 |
| 0.5               | I <sub>DSS</sub> /4 |
| V <sub>P</sub>    | 0mA                 |

Phương trình đường tải  $V_{GS} = -V_{GG}$ 



Giao điểm của đặc tuyến truyền đạt và đường tải là điểm làm việc tĩnh

## Ảnh hưởng nhiệt độ

Trong thực tế, dòng rò I<sub>GSS</sub> tăng lên theo nhiệt độ nên không thể hoàn toàn bỏ qua

Điểm làm việc tĩnh dịch chuyển

$$V_{GS} = V_{GG} + I_{GSS} * R_{G}$$



## Ánh hưởng nhiệt độ

Nếu  $V_{GG}$ =-1V và  $R_{G}$ =1 M $\Omega$ .  $I_{GSS}$ =10nA tại 25°C và tăng lên gấp đôi nếu nhiệt độ tăng 10°C. V<sub>GS</sub> tại nhiệt độ 125°C?

#### Giải.

Tại 25°C,  $I_{GSS} \times R_G = 10^{-9} \times 10^6 = 1 \text{ mV}$ , có thể bỏ qua khi so với V<sub>GG</sub>= -1V (chính xác V<sub>GS</sub>= -999mV.

Nếu nhiệt độ tăng lên 125°C, dòng I<sub>GSS</sub> tăng lên 2<sup>10</sup> lần (≈10<sup>3</sup>)  $I_{GSS} = 10^3 \times 1 \text{ nA} = 1 \mu \text{A}$  $I_{GSS} \times R_G = 1V$ 

 $V_{GS} = 0V \text{ và } I_D = I_{DSS}$ 



Device

Network -

Q-point

 $I_D$  (mA)

new Q-point

đầu ở nhiệt độ phòng

#### Tự phân cực



Có điểm gì khác so với phân cực cố định? Tại sao gọi là tự phân cực? Vai trò của R<sub>s</sub>?

Điện trở R<sub>G</sub> được coi như ngắn mạch? Có thể bỏ R<sub>G</sub>?

#### Tự phân cực

#### Mạch vòng đầu vào:

$$I_{G} = 0 => V_{G} = 0V$$

$$V_{GS} = -I_{S}R_{S}$$

$$I_D = I_{DSS}(1-V_{GS}/V_p)^2$$

Giải hệ trên để xác định điểm làm việc Q

Hoặc xác định theo phương pháp đồ thị như hình bên

Xem xét sự phụ thuộc nhiệt độ?





Dòng  $I_G = 0$ , điện áp vào  $V_{GS}$  điều khiển dòng ra  $I_D$  Sử dụng phổ biến, cho các loại FET

$$V_G = V_{DD}R_2/(R_1+R_2)$$

Phương trình đường tải

$$V_{GS} = V_G - I_D R_S \tag{1}$$

Giá trị R<sub>s</sub> thay đổi làm đường tải và điểm làm việc dịch chuyển

Mối quan hệ bên trong của FET  $I_D = I_{DSS}(1-V_{GS}/V_P)^2$  (2)

Giải hệ phương trình trên (1,2) hoặc xác định theo phương pháp đồ thị như hình bên



 $V_G = V_{DD}^* 10M\Omega/(110M\Omega + 10M\Omega)$ 

Phương trình đường tải:

$$V_{GS} = V_G - I_S^* 750\Omega \tag{1}$$

Quan hệ dòng áp với DMOS:

$$I_D = I_{DSS} (1 - V_{GS} / V_P)^2$$
 (2)

Giải hệ (1,2) hoặc xác định theo phương pháp đồ thị

Lưu ý, V<sub>GS</sub> có thể dương







Với DMOS:  $I_D = I_{DSS}(1-V_{GS}/V_P)^2$ 

V<sub>GS</sub> có thể dương





#### Với EMOS:

$$I_D = k(V_{GS}-V_T)^2$$
$$k=I_{Don}/(V_{GSon}-V_T)_2$$

#### Với EMOS:

$$I_D = k(V_{GS}-V_T)^2$$
  
với  $k = I_{Don}/(V_{GSon}-V_T)^2$   
Vẽ đặc tuyến truyền đạt của  
EMOS



## Phân cực kiểu hồi tiếp





Mạch vào:

$$I_G = 0 \Rightarrow V_G = V_D$$

## Phân cực kiểu hồi tiếp

#### Mạch vào:

$$I_G = 0 \Rightarrow V_G = V_D$$

Phương trình đường tải:

$$V_{GS} = V_{DS} = V_{DD} - R_D I_D \qquad (1)$$

Đặc tuyến truyền đạt của EMOS

$$I_D = k(V_{GS} - V_T)^2$$
, (2)

$$k=I_{Don}/(V_{GSon}-V_{T})^{2}$$



Có thể sử dụng cho JFET?

Giải hệ (1,2) hoặc xác định theo đồ thị





Xác định điểm làm việc Q  $(I_D, V_{GS})$ 



Xác định điểm làm việc Q  $(I_D, V_{GS})$ 





Thiết kế:

Tính giá trị các điện trở với điểm làm việc Q có  $I_D = 2.5 \text{mA}$ 



#### Mạch tín hiệu nhỏ sử dụng FET

Cực G và S hở mạch vì trở kháng vào cực lớn (n100-n1000 MΩ)

Trở kháng ra r<sub>d</sub>

Nguồn dòng được điều khiển bởi điện áp với hệ số điều khiển g<sub>m</sub> mô tả quan hệ dòng ra phụ thuộc vào điện áp vào

g<sub>m</sub> - hỗ dẫn truyền đạt



## Hỗ dẫn truyền đạt

$$g_m = \Delta I_D / \Delta V_{GS} = d(I_D(V_{GS}))$$

đạo hàm của phương
 trình đặc tuyến truyền đạt

Ý nghĩa hình học: độ dốc đặc tuyến truyền đạt, thường xác định tại điểm làm việc Q



### Hỗ dẫn truyền đạt

Với JFET và DMOS, đặc tuyến truyền đạt tuân theo phương trình Shockley

$$g_{m} = \frac{2I_{DSS}}{|V_{P}|} \left[ 1 - \frac{V_{GS}}{V_{P}} \right]$$

Khi  $V_{GS} = 0$ :

$$g_{m0} = \frac{2I_{DSS}}{\left|V_{P}\right|}$$

g<sub>m</sub> xác định tại điểm làm việc Q

$$g_{\rm m} = g_{\rm m0} \left[ 1 - \frac{V_{\rm GS}}{V_{\rm P}} \right]$$





$$Z_i = R_G$$

$$Z_o = r_d // R_D$$
  $\approx R_D$  nếu  $r_d > 10R_D$ 

$$A_V = -g_m(r_D//R_D) \approx -g_mR_D$$
 nếu  $r_d > 10R_D$ 

Quan hệ pha: điện áp ra và điện áp vào ngược pha nhau

Điện áp vào đưa đến chân G, điện áp ra lấy tại chân D (chân S nối đất)

Phân cực kiểu phân áp

Chú ý khi phân tích:

- ✓ Ngắn mạch các tụ nối
- ✓ Ngắn mạch nguồn một chiều





$$Z_i = R_1 // R_2$$

$$Z_{o} = r_{d} / / R_{D}$$
  $\approx R_{D}$  nếu  $r_{d} > 10R_{D}$ 

$$A_V = -g_m(r_D//R_D) \approx g_m R_D$$
 nếu  $r_d > 10R_D$ 

Quan hệ pha: điện áp ra và điện áp vào ngược pha nhau

Không có tụ C<sub>S</sub> (unbypassed R<sub>S</sub>)





$$Z_i = R_G$$
  $Z_o = R_D/[1+g_mR_S+(R_D+R_S)/r_d]$ 

$$A_V = -g_m R_D / [1 + g_m R_S + (R_D + R_S) / r_d]$$

Quan hệ pha: điện áp ra và điện áp vào ngược pha nhau



$$Z_{i} = R_{G}$$
  $Z_{o} = R_{D}/[1+g_{m}R_{S}+(R_{D}+R_{S})/r_{d}]$ 

$$A_V = -g_m R_D / [1 + g_m R_S + (R_D + R_S) / r_d]$$

Quan hệ pha: điện áp ra và điện áp vào ngược pha nhau

### Cấu hình chung cực máng - CD

Điện áp vào đưa đến chân G, điện áp ra lấy tại chân S

Phân cực kiểu tự phân cực

Chú ý khi phân tích:

- ✓ Ngắn mạch các tụ nối
- ✓ Ngắn mạch nguồn một chiều



### Cấu hình chung cực máng - CD



$$Z_i = R_G$$

$$Z_{\rm o} = {\rm r_d}/{\rm R_S}/{\rm (1/g_m)} \approx {\rm R_S}/{\rm (1/g_m)}$$

$$A_V = -g_m(r_d//R_S)/[1+g_m(r_d//R_S)] \approx g_mR_S/[1+g_mR_S)]$$
  
  $\approx 1$ 

$$n\acute{e}u r_d > 10R_S$$

$$n\acute{e}u r_d > 10R_S$$
  
 $n\acute{e}u g_m R_S >> 1$ 

Quan hệ pha: điện áp ra và điện áp vào cùng pha nhau

#### Cấu hình chung cực cửa - CG

Điện áp vào đưa đến chân S, điện áp ra lấy tại chân D Phân cực kiểu tự phân cực Chú ý khi phân tích:

- ✓ Ngắn mạch các tụ nối
- ✓ Ngắn mạch nguồn một chiều



### Cấu hình chung cực cửa - CG



$$Z_i = R_s / / [(r_d + R_D) / (1 + g_m r_d)]$$
  $\approx R_S / / (1 / g_m)$  nếu  $r_d > 10 R_D$   $Z_o = r_d / / R_D$   $\approx R_D$  nếu  $r_d > 10 R_D$   $A_V = [g_m R_D + (R_D / r_d)] / [1 + R_D / r_d] \approx g_m R_D$  nếu  $r_d > 10 R_D$ 

Quan hệ pha: điện áp ra và điện áp vào cùng pha nhau

# Sơ đồ tương đương DMOS



Tương tự như của JFET

#### Lưu ý, với DMOS:

- √ V<sub>GS</sub> có thể dương với loại kênh N và âm với loại kênh P
- $\checkmark$  g<sub>m</sub> có thể lớn hơn g<sub>m0</sub>

# Sơ đồ tương đương EMOS



Tương tự với JFET và DMOS Lưu ý:

√ V<sub>GS</sub> luôn dương với loại kênh N và luôn âm với loại kênh P

$$\checkmark g_m = 2k(V_{GS} - V_T)$$

#### EMOS mắc chung cực nguồn

Điện áp vào đưa đến chân G, điện áp ra lấy tại chân D, chân S nối đất

Phân cực kiểu hồi tiếp

Chú ý khi phân tích:

- ✓ Ngắn mạch các tụ nối
- ✓ Ngắn mạch nguồn một chiều



## EMOS mắc chung cực nguồn



#### EMOS mắc chung cực nguồn

$$Z_i = (R_F + r_d // R_D) / [1 + g_m (r_d // R_D)]$$
  
 $\approx R_F / (1 + g_m R_D)$ 

nếu 
$$r_d > 10R_D$$
,  $R_F >> r_d //R_D$ 

$$Z_o = R_F / / r_d / / R_D$$

nếu 
$$r_d > 10R_D$$
,  $R_F >> r_d //R_D$ 

$$A_V = g_m R_F // r_d // R_D$$

$$\approx g_m R_D$$

nếu 
$$r_d > 10R_D$$
,  $R_F >> r_d //R_D$ 

Quan hệ pha: điện áp ra và điện áp vào ngược pha nhau

# Tổng kết









# Tổng kết









# Úng dụng

- $\checkmark$  Sử dụng trong mạch khuếch đại vi sai vì trở kháng vào cực lớn (10<sup>12</sup>Ω) và dòng một chiều vào cực nhỏ (30 pA).
- ✓ Được kết hợp với BJT để chế tạo khuếch đại thuật toán BIFET vì những ưu điểm của FET được ứng dụng cho tầng đầu vào. (cũng có những loại opamp toàn FET)
- ✓ Sử dụng như điện trở điểu khiển bởi điện áp (đặt FET hoạt động trong vùng Ohm)

### Bài tập

- □ Chương 5: 3, 5, 6, 9, 26, 34, 37
- □ Chương 6: 1, 6, 12, 17, 19, 21, 23
- □ Chương 9: 1, 5, 12, 17, 19, 23, 27, 32, 33, 37, 38, 43, 44