# YILDIZ TEKNİK ÜNİVERSİTESİ

ELEKTRİK-ELEKTRONİK FAKÜLTESİ / ELEKTRONİK VE HABERLEŞME MÜH. BÖLÜMÜ

| Öğrencinin Adı Soyadı: Alirıza BİLİR                                       | in Adı Soyadı: Alirıza BİLİR Öğrenci No: 18014125 |                                     |         |         | İmza: A.B |  |
|----------------------------------------------------------------------------|---------------------------------------------------|-------------------------------------|---------|---------|-----------|--|
| <b>Dersin Adı:</b> Programlanabilir Lojik Devreler ile Prototip Geliştirme | Tarih/Sa                                          | Tarih/Saat: 5.06.2024 – 10:00 Sınav |         |         |           |  |
| Sınav Türü:                                                                | Vize 1                                            | Vize 2                              | Mazeret | Final X | Bütünleme |  |
| Unvan Ad-Soyad: Prof. Dr. Burcu ERKMEN (Ders Yürütücüsü)                   |                                                   |                                     | •       |         | •         |  |

### Mouse PS/2 Protokolü ile Ledleri Yakma Projesi

## Proje Tanımı

Bu projede, PS/2 protokolü kullanarak bir fareden veri alıp, bu veriyi işleyerek LED'leri kontrol eden bir sistem tasarladım. Amaç, fare hareketlerini ve buton tıklamalarını algılayarak 16 bit ledleri sağ ve sola doğru hareket ettirmektir. Bu raporda, sistemin nasıl çalıştığını, kullanılan VHDL kodlarının işlevlerini ve veri işleme süreçlerini detaylı bir şekilde açıklayacağız.

## PS/2 Protokolü

PS/2, eski bilgisayar sistemlerinde yaygın olarak kullanılan bir haberleşme protokolüdür. Klavye ve fare gibi cihazlar için geliştirilmiş olan bu protokol, veri iletimi için seri haberleşme kullanır. Veri, PS/2 veri hattı (ps2d) ve saat hattı (ps2c) üzerinden iletilir. PS/2 fareler, fare hareketlerini ve buton durumlarını içeren paketler halinde veri gönderir. Bu protokolde 3 paket halinde veriler gönderilmektedir. Bu veriler Şekil 1'de görüldüğü üzere 8'er bit artı olarak da her pakete 1 start, 1 parity, 1 stop biti de ayrıca eklenmektedir. PS2 protokolünde FPGA'in verileri okuması için öncelikle Mouse'a F4 kodu göndererek verileri okumaya hazır yani stream moduna geçmesi bildirilir.

| byte 1 | $y_v$ | $x_v$ | $y_8$ | $x_8$ | 1     | m     | r     | l     |
|--------|-------|-------|-------|-------|-------|-------|-------|-------|
| byte 2 | $x_7$ | $x_6$ | $x_5$ | $x_4$ | $x_3$ | $x_2$ | $x_1$ | $x_0$ |
| byte 3 | $y_7$ | $y_6$ | $y_5$ | $y_4$ | $y_3$ | $y_2$ | $y_1$ | $y_0$ |

Şekil 1. Mouse Data Paketi Formatı

## Vivado Çıktıları ve Açıklamaları

### Sistem Şeması



Şekil 2. Devre Şeması

Vhdl kodları ile kurulan şema Şekil 2'de gözükmektedir.

### Sistem Hiyerarşisi

```
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Design Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematical English Sources (1)
➤ Mathematic
```

Şekil 3. Modül Hiyerarşisi

Sisteme ait kodlar aşağıdaki alanda açıklamaları ile anlatılacaktır. Bu VHDL kodlarının hiyerarşisi Şekil 3'de bulunmaktadır.

#### Modüller

## Mouse\_led.vhd (Top Modül)

```
library ieee;
                                                     p_reg <= (others=>'0');
use ieee.std logic 1164.all;
                                                       elsif (clk'event and clk='1') then
use ieee.numeric std.all;
                                                         p_reg <= p_next;</pre>
entity mouse led is
                                                       end if;
 port (
                                                      end process;
   clk, reset: in std logic;
                                                     -- counter
   ps2d, ps2c: inout std_logic;
                                                     p_next <= p_reg when m_done_tick='0' else
   led: out std_logic_vector(15 downto 0)
                                                           "0000000000" when btnm(0)='1' else
 );
                                                    --left button
end mouse led;
                                                           "1111111111" when btnm(1)='1' else
                                                    --right button
architecture arch of mouse led is
                                                           p_reg + unsigned(xm(8) & xm);
 signal p_reg, p_next: unsigned(10 downto
                                                     with p reg(10 downto 7) select
                                                       led <= "100000000000000" when "0000",
0);
                                                           "0100000000000000" when "0001",
 signal xm: std logic vector(8 downto 0);
                                                           "0010000000000000" when "0010".
 signal btnm: std logic vector(2 downto 0);
 signal m_done_tick: std_logic;
                                                           "0001000000000000" when "0011",
                                                           "0000100000000000" when "0100",
                                                           "0000010000000000" when "0101",
begin
                                                           "000001000000000" when "0110".
 -- instantiation
                                                           "000000100000000" when "0111",
 mouse_unit: entity work.mouse(arch)
   port map(clk=>clk, reset=>reset,
                                                           "000000010000000" when "1000",
                                                           "000000001000000" when "1001",
        ps2d=>ps2d, ps2c=>ps2c,
                                                           "0000000000100000" when "1010",
        xm=>xm, ym=>open, btnm=>btnm,
        m done tick=>m done tick);
                                                           "0000000000010000" when "1011",
                                                           "00000000000001000" when "1100",
 -- register
 process (clk, reset)
                                                           "00000000000000100" when "1101",
                                                           "00000000000000010" when "1110",
 begin
   if reset='1' then
                                                           "0000000000000001" when others;
                                                    end arch;
```

### Top Modülün İşleyişi

## 1. Mouse Ünitesi Entegrasyonu:

- o mouse\_unit adıyla bir fare modülü instantiate edilir ve bu modül, fareden gelen veriyi işler. Bu veriler xm ve btnm sinyallerine iletilir.
- m\_done\_tick sinyali, fareden gelen veri paketinin tamamlandığını gösterir.

### 2. Sayaç İşlemleri:

 p\_reg, fare hareketlerine ve buton tıklamalarına göre güncellenir. Eğer sol buton tıklanmışsa sayaç sıfırlanır. Sağ buton tıklanmışsa sayaç maksimum değere ayarlanır.
 Aksi takdirde, sayaç fare hareket verisine (xm) göre artırılır veya azaltılır.

#### 3. LED Kontrolü:

o p\_reg sinyalinin yüksek bitlerine (10 ila 7 bitleri) göre LED'ler kontrol edilir. Bu bitler, LED'lerin belirli bir desenle yanmasını sağlar.

### İşleyiş Detayları

- **PS/2 Veri Alma:** Fareden gelen veriler, ps2d ve ps2c hatları üzerinden alınır ve mouse\_unit modülü tarafından işlenir.
- **Veri İşleme:** mouse\_unit modülü, fare hareketi ve buton durumlarını ayrıştırır ve xm ve btnm sinyallerine iletir.

### • Sayaç ve LED Güncelleme:

- m\_done\_tick sinyali, fareden yeni bir veri paketi geldiğini gösterir ve sayaç (p\_reg) güncellenir.
- Sol buton tıklanmışsa sayaç sıfırlanır, sağ buton tıklanmışsa sayaç maksimum değere ayarlanır.
- Sayaç değeri, fare hareket verisi (xm) ile güncellenir.
- Sayaç değeri (özellikle yüksek bitler) kullanılarak LED'ler belirli bir desende yanar.

0

Bu modül, fare hareketlerini ve buton tıklamalarını kullanarak LED'lerin durumunu dinamik olarak kontrol eder. Fare hareketlerine göre sayaç değeri değiştirilir ve bu değer kullanılarak LED'ler belirli bir desenle yanar.

# mouse.vhd modülün İşleyişi

### 1. PS/2 İletişimi:

- o ps2\_rxtx\_unit modülü, PS/2 fare ile iletişim kurar. Bu modül, fareden gelen veriyi alır ve işlemler için gerekli sinyalleri (rx\_done\_tick, tx\_done\_tick, rx\_data) sağlar.
- o wr\_ps2 sinyali, fareye veri gönderme işlemi için kullanılır.

### 2. Durum ve Veri Kayıtları:

- state\_reg ve state\_next: FSM durumu ve bir sonraki durumu. FSM, veri paketlerini almak ve işlemek için farklı durumlarda çalışır.
- o x reg, y reg, btn reg: x ve y ekseni hareket verileri ve buton durumları.
- o x\_next, y\_next, btn\_next: Bir sonraki durumda kullanılacak x ve y ekseni verileri ve buton durumları.

### 3. FSM İşlevişi:

- init1: PS/2 veri yazma işlemini başlatır (wr\_ps2 <= '1').</li>
- init2: Veri gönderimi tamamlanana kadar bekler (tx\_done\_tick sinyali kontrol edilir).
- o **init3:** Acknowledge paketinin alınmasını bekler (rx\_done\_tick sinyali kontrol edilir).
- o **pack1:** İlk veri paketinin alınmasını bekler. Alındığında x ve y ekseni verileri ve buton durumları güncellenir (rx. data kullanılarak).
- o pack2: İkinci veri paketinin alınmasını bekler. Alındığında x ekseni verileri güncellenir.

- o **pack3:** Üçüncü veri paketinin alınmasını bekler. Alındığında y ekseni verileri güncellenir.
- done: Veri alım işleminin tamamlandığını belirtir (m\_done\_tick <= '1') ve tekrar pack1 durumuna geçer.

## ps2\_rxtx.vhd modülün İşleyişi

### 1. PS/2 TX (Gönderim) Birimi:

- o ps2\_tx\_unit isimli iç modül, PS/2 veri hattı üzerinden veri göndermekle sorumludur.
- o Bu birim, clk, reset, wr ps2, din, ps2d, ps2c sinyallerini kullanarak veri gönderir.
- o tx\_idle sinyali, TX biriminin boşta olup olmadığını belirler.
- o tx\_done\_tick sinyali, veri gönderiminin tamamlandığını belirtir.

### 2. PS/2 RX (Alım) Birimi:

- o ps2 rx unit isimli iç modül, PS/2 veri hattı üzerinden veri almakla sorumludur.
- o Bu birim, clk, reset, tx\_idle, ps2d, ps2c sinyallerini kullanarak veri alır.
- o rx done tick sinyali, veri alımının tamamlandığını belirtir.
- o dout sinyali, alınan veriyi taşır.

### **Algoritma**

## 1. Veri Gönderimi:

- o wr\_ps2 sinyali aktif hale getirildiğinde, ps2\_tx\_unit modülü, din girişindeki veriyi ps2d ve ps2c hatları üzerinden gönderir.
- Gönderim işlemi tamamlandığında, tx\_done\_tick sinyali aktif hale gelir ve tx\_idle sinyali boşta olduğunu belirtir.

#### 2. Veri Alımı:

- tx\_idle sinyali aktif hale geldiğinde, ps2\_rx\_unit modülü, ps2d ve ps2c hatları üzerinden veri almaya başlar.
- Alım işlemi tamamlandığında, rx\_done\_tick sinyali aktif hale gelir ve alınan veri dout sinyali üzerinden dışarıya iletilir.

# ps2\_tx.vhd algoritması ve İşleyişi

### 1. Filtreleme ve Düşen Kenar Üretimi:

- o filter\_reg ve f\_ps2c\_reg sinyalleri, PS/2 saat sinyalinin düşen kenarını tespit etmek için kullanılır.
- o fall edge sinyali, PS/2 saat sinyalinin düşen kenarını belirtir.

### 2. Finite State Machine (FSM):

- o idle Durumu:
  - Modül boşta bekler.
  - wr\_ps2 sinyali aktif hale geldiğinde, gönderilecek veri (din) ve parite biti (par)
     b next sinyaline yüklenir.
  - Durum rts durumuna geçer.

### o rts Durumu:

- PS/2 saat sinyali (ps2c\_out) sıfırlanır ve gönderim isteği sinyali (tri\_c) aktif hale gelir.
- Sayaç (c\_reg) sıfıra ulaştığında, durum start durumuna geçer.

#### o start Durumu:

- Başlangıç biti (ps2d\_out) sıfırlanır ve veri hattı (tri\_d) aktif hale gelir.
- PS/2 saat sinyalinin düşen kenarı tespit edildiğinde, durum data durumuna geçer.

- o data Durumu:
  - Veri bitleri ve parite biti sırasıyla gönderilir.
  - Her düşen kenarda, b\_reg sinyali kaydırılarak veri gönderimi gerçekleştirilir.
  - Tüm bitler gönderildiğinde, durum stop durumuna geçer.
- o stop Durumu:
  - PS/2 veri hattı yüksek duruma getirilir.
  - PS/2 saat sinyalinin düşen kenarı tespit edildiğinde, durum idle durumuna geçer ve tx\_done\_tick sinyali aktif hale gelir.

### 3. Üç Durumlu Tamponlar:

- o ps2c ve ps2d sinyalleri, ps2c out ve ps2d out sinyalleri ile kontrol edilir.
- o tri\_c ve tri\_d sinyalleri aktif olduğunda, ps2c ve ps2d sinyalleri çıkış olarak ayarlanır, aksi takdirde yüksek empedans durumunda kalır ('Z').

## ps2\_rx.vhd Algoritması ve İşleyişi

## 1. Filtreleme ve Düşen Kenar Üretimi:

- o filter\_reg ve f\_ps2c\_reg sinyalleri, PS/2 saat sinyalinin düşen kenarını tespit etmek için kullanılır.
- o fall\_edge sinyali, PS/2 saat sinyalinin düşen kenarını belirtir.

## 2. Finite State Machine (FSM):

- o idle Durumu:
  - Modül boşta bekler.
  - PS/2 saat sinyalinin düşen kenarı ve rx\_en sinyali aktif olduğunda, başlangıç biti b\_next sinyaline kaydırılır ve bit sayısı (n\_next) 9 olarak ayarlanır.
  - Durum dps durumuna geçer.

#### o dps Durumu:

- 8 veri biti, 1 parite biti ve 1 durdurma biti okunur.
- Her düşen kenarda ps2d sinyali b\_reg sinyaline kaydırılır.
- Tüm bitler okunduğunda, durum load durumuna geçer.

#### o load Durumu:

- Veriyi yüklemek için ekstra bir saat sinyali beklenir.
- Durum idle durumuna geri döner ve rx\_done\_tick sinyali aktif hale gelir.

Kodlar rar şeklinde rapora eklenerek teslim edilmiştir.

Alirıza BİLİR 18014125