

# T.C. YILDIZ TEKNİK ÜNİVERSİTESİ ELEKTRİK-ELEKTRONİK FAKÜLTESİ ELEKTRONİK VE HABERLEŞME MÜHENDİSLİĞİ BÖLÜMÜ

# PROGRAMLANABİLİR LOJİK DEVRE TASARIMI DERSİ PROJE SONUÇ RAPORU

# TRİBONACCİ SAYI ÜRETİCİ

Proje Danışmanı: Arş. Gör. Ali Rıza YILMAZ

18014125 Alirıza BİLİR

İstanbul, 2023

# İçindekiler

| 1.Gtriş                  |          |
|--------------------------|----------|
| 2.Litaratür İncelemesi   |          |
| 3.Devre Kod Mimarisi     | 3        |
| 4.Devre Tasarım Mimarisi | 4        |
| 5.Simülasyon Sonuçları   | 5        |
| 6.RTL Şematik Çıktı      | 5        |
| 7.Sonuç                  | 6        |
| 8.Özet                   | <i>t</i> |
| 9.Kaynakça               | 6        |

# 1.Giriş

Bu rapor, tribonacci dizisine dayalı bir devrenin tasarımı ve uygulanmasıyla ilgili çalışmayı sunmaktadır. Tribonacci dizisi, ünlü Fibonacci dizisiyle benzerlik gösteren bir matematiksel dizidir, ancak her bir terim, üç önceki terimin toplamı olarak hesaplanır. Bu projede, tribonacci dizisinin hesaplanması için bir devre tasarlanarak Vivado programında uygulanmıştır. Devrenin doğruluğu ve performansı değerlendirilmiş ve elde edilen sonuçlar analiz edilmiştir.

Bu projenin amacı, tribonacci dizisini hesaplamak için bir VHDL devresinin tasarım sürecini anlamak ve gerçek dünya uygulamalarında kullanılabilen bir tribonacci hesaplama birimini uygulamaktır. Tasarım süreci, VHDL dilini kullanarak devrenin iç işleyişini, sinyal akışını ve şematik tasarımını ve clock tabanlı simülasyon tepkilerini modellemeyi içermektedir.

# 2.Litaratür İncelemesi

Tribonacci dizisi, matematik ve bilgisayar bilimleri alanında ilgi çekici bir konu olmuştur. Bu sayılarının dağılımı incelendiğinde, belli bir terimden sonraki her bir sayının, kendisinden önceki ardışık üç sayının toplamı şeklinde olduğu görülmektedir. Böylece bu yeni dizi  $q_{n+1}=q_n+q_{n-1}+q_{n-2}, n\geq 2$  şeklinde tanımlanmıştır. Dizinin başlangıç terimleri  $q_{n+1}=q_1=1, q_2=1, q_3=0$  olarak verilmiş olup bu tanımlama Mark Feinberg tarafından başlangıçta n q dizisi olarak tanımlanmıştır. [1] Ancak daha sonra bu sayılar Tribonacci dizisi olarak adlandırılmış ve terimleri  $T_n$  ile gösterilmiştir. Bu dizideki ilk birkaç sayı; 1, 1, 2, 4, 7, 13, 24, 44, 81, 149, 274, 504 şeklindedir. Bu dizinin Fibonacci dizisine olan benzerliği ve farklılıkları, araştırmacıların ilgisini çekmiş ve çeşitli uygulama alanlarında kullanılabilirliği üzerine çalışmalar yapılmıştır.[2]

#### 3.Devre Kod Mimarisi

Tribonacci devresinin tasarımı, VHDL (Very High Speed Integrated Circuit Hardware Description Language) kullanılarak gerçekleştirilmiştir. Devre, tribonacci dizisinin hesaplanması için gerekli mantıksal işlemleri gerçekleştirir ve sonucu ilgili çıkış sinyaline aktarır. Aşağıda, devrenin tasarım süreci ve yapılandırması detaylı olarak açıklanmaktadır.

#### Genel Tasarım:

Tribonacci devresi, "tribonacci" adında bir ENTITY olarak tanımlanır. ENTITY, devrenin girişleri, çıkışları ve genel özellikleri hakkında bilgi verir. N parametresi, devrenin çalışma hassasiyetini belirlemek için kullanılır ve genellikle INTEGER tipinde bir değerdir ve bu bit parametresi 16 bit olarak tercih edilerek tasarım gerçekleştirilmiştir.

#### Giriş ve Çıkışlar:

Tribonacci devresi, clk (saat) ve rst (sıfırlama) sinyallerini giriş olarak alır. "clk" sinyali, devrenin her bir adımda işlem yapmasını ve ilerlemesini sağlar. "rst" sinyali, devrenin başlangıç durumuna sıfırlanmasını kontrol eder. "tribo\_series çıkış" sinyali ise tribonacci dizisinin hesaplanan son terimini temsil eder ve simülasyon çıktısı olarak bu çıkış dikkate alınacaktır.

#### SIGNAL Değişkenleri:

Devrede, a, b, c ve d adında dört sinyal değişkeni SIGNAL olarak tanımlanır. Bu değişkenler, tribonacci dizisinin geçici terimlerini depolamak için kullanılır. Her bir değişken, 0 ila 2^N-1 arasında bir değer alabilir, N parametresi devrenin genişliğini belirler.

#### PROCESS Bloğu:

Devrenin davranışını tanımlayan PROCESS bloğu, clk ve rst sinyallerine dayalı olarak çalışır. İçerisindeki IF-ELSIF-ENDIF yapısı, clk sinyali yükselirken ve rst sinyali "1" olduğunda ilgili işlemleri gerçekleştirir. İlk başta rst sinyali "1" olduğunda, b, c ve d değişkenleri sırasıyla 1, 1 ve 0 değerlerine atanır. Ardından clk sinyali yükselirken gerçekleşen adımlarda, b, c, d sinyallerini toplayarak a sinyaline atama yapar ve sinyalleri bir sonraki değerlerle değiştirir, tribonacci dizisinin hesaplanması için gerekli olan bu işlemleri gerçekleştirilir.

#### "tribo series" Çıkışı:

tribo\_series çıkış sinyali, devrenin clk sinyali ile güncellenen d değişkenini temsil eder. Bu çıkışın, a olmamasının sebebi ise ilk 0 1 1 değerlerini yazdırmaktır. Tribonacci dizisinin o işlem sırasındaki ilk terimini temsil eder.

Devrenin tasarımı ve VHDL kodu, tribonacci dizisinin hesaplanması için gerekli işlemlerin ve mantıksal yapılandırmanın doğru bir şekilde gerçekleştirilmesini sağlar.

## 4.Devre Tasarım Mimarisi

Devre 16 bit tasarlatılmak istendiği için b, c, d karakterleri için 16'şar tane D flip-flop kullanılacaktır. Bu flip-flopların amacı devreye geçici bir hafiza tanımlamaktır.

#### D flip-flop şeması:



Tablo 1

Ayrıca devrede 2 farklı tam toplayıcı bloğundan 16 tane eklenecektir. Tam toplayıcıların görevi b, c, d sayılarını toplayıp sıradaki a sayısını belirlemektir.

#### Tam Toplayıcı Şeması:



Bağlantılar yapıldığında ise, tribonacci sayı üretici devrenin şeması böyle olacaktır:



# 5.Simülasyon Sonuçları

Tasarladığımız devreyi, kod ile programa aktardıktan sonra, uygun bir test kodu ile devrenin doğru çalışıp çalışmadığını test edebiliriz.

Kıyaslayabilmemiz için, tribonacci sayı dizisi: 1, 1, 2, 4, 7, 13, 24, 44, 81, 149, 274, 504...

Clock, 2ns beklemeli başladıktan sonra, 20ns de bir olmak üzere yükselen kenar vermektedir.



Simülasyon sonuçlarından gördüğümüz üzere 20ns'de bir tribo\_series çıkışımız sırasıyla 0, 1, 1, 2, 4, 7, 13, 24, 44, 81, 149, 274, 504... şeklinde verdiği dizi tribonacci dizisiyle uyuşmaktadır.

# 6. RTL Şematik Çıktı:



## 7.Sonuç

Tribonacci devresinin tasarımı ve uygulanması, VHDL dilinde çok pratik bir hale gelerek, tribonacci dizisinin doğru ve hızlı bir şekilde hesaplanmasını sağlamıştır. Yapılan testler ise sonucunda devrenin doğruluğu ve performansı doğrulanmıştır. Bu sonuçlar, tribonacci devresinin gerçek dünya uygulamalarında kullanılabileceğini ve tribonacci dizisi hesaplamalarında etkili bir araç olduğunu göstermektedir.

Vivado programı ise bize bağlantıları diğer tasarım uygulamalarındaki gibi manuel olarak çizme, çizerken hata yapma gibi negatif etkileri hissettirmemekle beraber ve özellikle kolay devreler için değil de kompleks ve çok bitli devrelerin tasarımında ne kadar yardımcı olduğunu göstermiş bulundu. Bu sayede bu devreyi kolayca geliştirip, değiştirebildiğimizi ve kartlara da aktarabiliriz.

# 8.Özet

Proje konusu olan tribonacci sayı üreten devre, 3 adet 16 bitlik d flip-flop'u ve 2 adet 16 bitlik tam toplayıcı kullanarak yapılmıştır. Bağlantılar yapılarak, ilk sinyallerle b, c ve d flip-flop bloklarına sırasıyla 1, 1, 0 verilmiştir, sonrasında toplama bloklarıyla b+ c+ d=a işlemi yapılarak a bulunmuştur. A sinyalinin bulunması ardından, devre d sinyalini çıkışa verir ve a değerini b sinyaline, b değerini c sinyaline, c değerini ise d sinyaline aktararak a sinyalini yeni hesaplanacak değeri için boş hale getirmiş olur. Böylece devre aynı işlemleri cıkıs 16 biti gecmeyecek sekilde devam ettirir.

# 9.Kaynakça

- 1. https://oeis.org/wiki/N-bonacci\_numbers
- 2. https://dergipark.org.tr/tr/download/article-file/2575009
- 3. Tablo 1: <a href="https://www.knowelectronic.com/d-flip-flop/">https://www.knowelectronic.com/d-flip-flop/</a>
- 4. Tablo 2: https://www.build-electronic-circuits.com/full-adder/