

## BOOM LSU

BOOMv3 之 访存单元(The Load/Store Unit)

梁书豪

## 目录



## 1. LSU简介

关键词 / 涉及指令

#### 2. LSU与其他模块的交互

指派 / 发射 / 写回 / 唤醒 / 异常 / 转移预测错误 / 提交

## 3. LSU的内部结构

LSU流水线 / DCache / MSHR

#### 4. 改进思路

推测式执行/非对齐访问/VIPT



1. LSU简介

关键词 / 涉及指令

## LSU简介



#### LSU关键词

- **全称:**The Load/Store Unit,访存单元
- 作用:处理访存相关的指令/微指令
- 约束:按序执行
  - 对于流水线:访存数据符合程序顺序
  - 对于内存系统:外部可见的操作符合程序顺序 (非严格按序,详见指令手册)
- 目标:最大化吞吐量
  - 尽可能减少miss
  - 尽可能使指令的执行只受数据依赖限制

## LSU简介



## LSU涉及的指令/微指令

| 分类 | 指令(Instruction)                                                                                  | 微指令(uop)               |
|----|--------------------------------------------------------------------------------------------------|------------------------|
| 整点 | L (DW, W, WU, H, HU, B, BU)<br>S (DW, W, H, B)                                                   | uopLD<br>uopSTA/uopSTD |
| 浮点 | FL (D, W)<br>FS (D, W)                                                                           | uopLD<br>uopSTA        |
| 障碍 | FENCE<br>SFENCE.VMA                                                                              | uopFENCE<br>uopSFENCE  |
| 原子 | <ul> <li>AMO</li> <li>(ADD, XOR, SWAP, AND, OR, MIN, MINU, MAX, MAXU)</li> <li>(D, W)</li> </ul> | uopAMO_AG              |
| 同步 | LR (D, W)<br>SC (D, W)                                                                           | uopLD<br>uopAMO_AG     |

## 重点讲这部分

其他的原理相同,都是 Load/Store的变体,只 是需要清空流水线、需 要保存额外信息等



2.

## LSU与其他模块的交互

指派 / 发射 / 写回 / 唤醒 / 异常 / 转移预测错误 / 提交

#### LSU在流水线中的位置

油泉大学 PEKING UNIVERSITY

Addr calc unit和LSU的组合又称 为Mem unit,相当于一个ALU























#### 唤醒

- BOOM提供可配置的针对依赖Load的指令的快速唤醒机制 (enableFastLoadUse)
- 当不启用该机制时,Load指令在完成时(wb阶段) 才唤醒依赖自己的指令
- 启用该机制时,Load在完成前一周期(mem阶段) 就推测式唤醒后续指令,节约了一周期;但若推测 错误(即DCache未命中),则需要取消被唤醒的指 令;发射队列需保留推测唤醒的指令(poisoned) 在推测解决后才能清除
- 快速唤醒不涉及数据前递,因为Load到达wb时,被 唤醒指令还在iss阶段,到rrd阶段时数据已经写回
- Alpha21264也有该机制,但它更为激进,提前2个周期就唤醒,导致可能会错误唤醒更多的指令,所以取消唤醒的代价更大























## 3. LSU的内部结构

LSU流水线 / DCache / MSHR



#### LSU流水线简介

理解LSU流水线的关键——

#### LSU是一个完整的超标量流水线!

- LSU可以自主选择每个周期执行的请求
- LSU可以自行从TLB和DCache miss中恢复
- LSU可以自动发现访存顺序异常

#### LSU可以做到

- 一定保证访存请求得到响应
- 一定保证访存顺序(否则引发异常)







## LDQ/STQ表项

Load queue (LDQ)

| valid | address | virtual | exec | succ | ord  | obs  | st_mask | fwd_idx |
|-------|---------|---------|------|------|------|------|---------|---------|
| Bool  | UInt    | Bool    | Bool | Bool | Bool | Bool | UInt    | UInt    |

Store queue (STQ)

| valid | address | virtual | data | commit | succ |
|-------|---------|---------|------|--------|------|
| Bool  | UInt    | Bool    | UInt | Bool   | Bool |



## LDQ/STQ表项

Load queue (LDQ)

Store queue (STQ)

| valid | address | virtual | exec | succ | ord  | obs  | st_mask | fwd_idx |
|-------|---------|---------|------|------|------|------|---------|---------|
| Bool  | UInt    | Bool    | Bool | Bool | Bool | Bool | UInt    | UInt    |
|       |         |         |      |      |      |      |         |         |

# validaddressvirtualdatacommitsuccBoolUIntBoolUIntBoolBool

#### 访存地址相关

- LDQ/STQ中的地址可以是物理 地址,也可以是虚拟地址,取 决于是否已经进行了地址转换
- 该设计相当于复用了address 域,只是用一个virtual位区分 是否是虚拟地址



## LDQ/STQ表项

Load queue (LDQ)

| valid | address | virtual | exec | succ | ord  | obs  | st_mask | fwd_idx |
|-------|---------|---------|------|------|------|------|---------|---------|
| Bool  | UInt    | Bool    | Bool | Bool | Bool | Bool | UInt    | UInt    |

Store queue (STQ)

| valid | address | virtual | dat | a   | commit | succ     |
|-------|---------|---------|-----|-----|--------|----------|
| Bool  | UInt    | Bool    | Ulr | t   | Bool   | Bool     |
|       |         |         |     | · ' |        |          |
|       |         |         |     |     | •      | <b>,</b> |

#### 执行相关

- 由于LSU是一个完整的流水线,它需要一些 位置来记录指令在流水线中的状态
- exec: Load已送入DCache, 尚未得到结果
- commit: Store已提交,可以写入DCache
- succ:对DCache的访问已经命中



#### LDQ/STQ表项

Load queue (LDQ)

| valid | address | virtual | exec | succ | ord  | obs  | st_mask | fwd_idx |
|-------|---------|---------|------|------|------|------|---------|---------|
| Bool  | UInt    | Bool    | Bool | Bool | Bool | Bool | UInt    | UInt    |

Store queue (STQ)

| valid | address | virtual | data | commit | succ |
|-------|---------|---------|------|--------|------|
| Bool  | UInt    | Bool    | UInt | Bool   | Bool |

#### 访存顺序相关

- st\_mask:当前Load依赖的所有Store;用于判断前递和st-ld异常
- fwd\_idx:当前Load使用了该下标的Store前递的数据; 用于判断st-ld异常
- obs:当前Load的数据已释放;用于判断Id-Id异常
- 若出现上述任一异常,设置ord为真









## LSU中的请求(按优先级排列)



| 请求             | 说明                                                                | 下标                 |  |
|----------------|-------------------------------------------------------------------|--------------------|--|
| load_incoming  |                                                                   |                    |  |
| stad_incoming  | 从MemUnit过来的优先级最高,因为不能对MemUnit阻塞;<br>这4条指令的优先级实际上没有区别,因为每个MemUnit— | <br>  与所在MemUnit相同 |  |
| sta_incoming   | 这4家有文的优先级头际上没有区别,因为每个Memonit—<br>  周期只能到其中一条                      |                    |  |
| std_incoming   |                                                                   |                    |  |
| sfence         | 障碍指令,同步TLB                                                        | 不需要                |  |
| release        | DCache释放了一个块,故下次对这个块的Load会拿到新的内容,可能出现Id-Id异常;LDQ需标记obs位           |                    |  |
| hella_incoming | Hella是Rocket的DCache使用的协议,BOOM为了兼容顺序                               |                    |  |
| hella_wakeup   | 执行的RoCC提供了这个接口                                                    | 固定为memWidth-1      |  |
| load_retry     | <br> 尚未计算出物理地址,需要先经过TLB                                           |                    |  |
| sta_retry      | 四个月异山彻廷地址,而安儿红处ILD                                                |                    |  |
| load_wakeup    | 已经计算出物理地址,只需访问DCache                                              |                    |  |
| store_commit   | 6年17 昇山初连地址, 八而 切凹DCdCIE<br>                                      | 固定为0               |  |



## 关于retry/wakeup/commit



的轮转机制







#### Searcher逻辑







#### **DCache**



#### DCache简介

• 作用:用于存放缓存数据,可根据输入的物理地址对数据进行访问、修改

• 特点:是非阻塞 (Non-blocking) 的,可以同时处理多个miss



#### DCache的子模块

• DCache本身并不会处理miss、保证cache一致性和访问下级存储等,它只负责存放数据,其他都交由子模块进行

| 子模块                   | 作用                   |  |  |
|-----------------------|----------------------|--|--|
| Wb unit 处理另外两个模块的写回请求 |                      |  |  |
| Probe unit            | 处理下级存储传来的探测请求        |  |  |
| MSHR file             | 处理LSU产生的miss请求(详见后文) |  |  |













## DCache **关于Metadata**



• tag:如图所示



• coh:表明该行数据的状态

| 状态      | 含义       | 变化                      |
|---------|----------|-------------------------|
| Nothing | 数据无效     | 读/写操作都需要重新请求数据和升级权限     |
| Branch  | 只读       | 读操作不变,写操作(wr/wi)需请求升级权限 |
| Trunk   | 读写,但尚未写过 | 读操作不变,写操作(wr)需变为Dirty   |
| Dirty   | 读写,且已经写过 | 读/写操作均不变                |

• 注:此处的读写权限和TLB中的页权限无关,这个是为了内存一致性设置的状态

#### DCache **关于Metadata**



• TileLink使用的一致性协议其实就是MESI

| М                  | Modified |  |
|--------------------|----------|--|
| <b>E</b> Exclusive |          |  |
| S                  | Shared   |  |
| I                  | Invalid  |  |



## 简单理解MESI:











#### MSHR简介

- 全称: Miss Status Holding Registers
- 作用:保存Cache中未解决的miss的状态,并 对miss进行处理,是非阻塞Cache的关键
- 多个MSHR组成一个MSHR file

#### MSHR的设计特点

- **单标量:**MSHR file每周期只能接收一个miss 请求;当然,它可以同时保存多个miss请求
- 组互斥:任意两个MSHR不能同时指向一组,即使两者指向的路不同;这是为了防止两个MSHR同时修改一行
- MSHR的策略是**尽力而为**,不保证接受所有的miss,所以LSU需要保留重试功能



#### MSHR MSHR file内部结构





## MSHR MSHR有限状态机





## MSHR MSHR有限状态机







4.

## 改进思路

推测式执行/非对齐访问/VIPT

## 改进思路



#### 提高LSU中推测式执行的性能

#### Load什么时候执行

- 错误的执行顺序会导致st-ld和ld-ld异常
- st-ld异常非常常见,在一些benchmark中高达7%的Load会发生该异常
- 在一些benchmark上DCache并非越大越好

#### ➢ 对Load是否执行进行预测?

#### 依赖Load的指令什么时候发射

- 目前是Load首次执行时提前1周期唤醒
- 重试时也可唤醒, 可提前2周期唤醒
  - ▶ 更激进的唤醒策略?

## 改进思路



## LSU支持非对齐访问

- 考虑用多次访存来实现非对齐访问
- 根据非对齐跨度可分为:



| 方案                                 | 访存代价                        | 说明                                  |
|------------------------------------|-----------------------------|-------------------------------------|
| 纯多次访存                              | Load 2次访存<br>Store 2-4次访存   | 实现简单,但Store效率低                      |
| 多次访存 +<br>DCache支持 <u>字</u> 内非对齐访问 | Load 2次访存<br>Store 2次访存     | 效率较高;<br>需修改Searcher逻辑和DCache读/写逻辑  |
| 多次访存 +<br>DCache支持 <u>行</u> 内非对齐访问 | Load 1-2次访存<br>Store 1-2次访存 | 效率很高,除跨行外与对齐访问相同;<br>修改内容并不比字内方案多很多 |
| DCache支持任意非对齐访问                    | Load 1次访存<br>Store 1次访存     | DCache实现难度很大                        |

• 综合效率与实现难度,个人最推荐方案3

## 改进思路



#### LSU改用VIPT

- Virtual index, physical tag,即使用虚拟地址访问DCache
- BOOM的ICache、MIPS R10000的L1都是VIPT

#### VIPT的问题: Cache aliasing

- index超出页内偏移时,一个物理地址可能出现在两个cache line内
- ICache:只读,可以容忍aliasing
- R10000:使用copy-invalidate方案,禁止L1中出现重复的物理地址

#### VIPT的意义

- 访问RAM的同时访问TLB, 节约TLB的周期
- 但在BOOM的DCache中实现VIPT的意义可能不是很大?
  - 因为目前TLB并没有单独占用一个周期
- 当然,使用VIPT之后TLB可以用一个周期访问,容量可以更大
  - MegaBoom的TLB容量为32,对比R10000为64





# 谢谢