# DISCIPLINA ARQUITETURA DE COMPUTADORES

#### Atividade Prática AVX

# Contextualização:

Diferentes arquiteturas de processadores atuais, suportam algum tipo de instruções vetoriais. Estas instruções permitem ao programador extrair mais desempenho do *hardware* 

disponível, nos processadores x86-64 (Intel e AMD) a versão mais recente desta tecnologia é conhecida como *Advanced Vector Extension* (AVX). Atualmente em sua versão AVX-512, ou seja, a arquitetura suporta operações usando operandos de 512 bits, onde estes bits podem codificar diferentes tipos de vetores numéricos como mostra a figura ao lado.



A listagem abaixo extraída do manual da Intel algumas das instruções de adição oferecidas pela extensão AVX-512:

- vaddpd ou \_mm512\_add\_pd (\_\_m512d a, \_\_m512d b): Add packed double-precision (64-bit) floating-point elements in a and b;
- vaddps ou \_mm512\_add\_ps (\_\_m512 a, \_\_m512 b): Add packed single-precision (32-bit) floating-point elements in a and b;
- vaddph ou \_mm512\_add\_ph (\_\_m512h a, \_\_m512h b): Add packed half-precision (16-bit) floating-point elements in a and b;
- vpaddb ou \_mm512\_add\_epi8 (\_\_m512i a, \_\_m512i b): Add packed 8-bit integers in a and b;
- vpaddw ou \_mm512\_add\_epi16 (\_\_m512i a, \_\_m512i b): Add packed 16-bit integers in a and b;
- vpaddd ou \_mm512\_add\_epi32 (\_\_m512i a, \_\_m512i b): Add packed 32-bit integers in a and b;
- vpaddq ou \_mm512\_add\_epi64 (\_\_m512i a, \_\_m512i b): Add packed 64-bit integers in a and b;
- vpaddusb ou \_mm512\_adds\_epu8 (\_\_m512i a, \_\_m512i b): Add packed unsigned 8-bit integers in a and b using saturation;
- vpaddusw ou \_mm512\_adds\_epu16 (\_\_m512i a, \_\_m512i b): Add packed unsigned 16-bit integers in a and b using saturation.

Assim, a figura e listagem mostram que temos todos os dados de entrada e a saída possuem 512 bits, sendo codificados sobre esses números com 8, 16, 32 e 64 bits, ou seja,

essas instruções recebem múltiplos números (vetores) como entrada. Especificamente 64 números de 8 bits por operando, 32 números de 16 bits por operando, 16 números de 32 bits por operando, 8 números de 64 bits por operando. O desempenho oferecido por essas instruções decorre do fato das operações são realizadas paralelamente em todos os números destes vetores.

Enquanto que mais eficaz em extrair desempenho que as técnicas convencionais de arquitetura de computadores, esse tipo de solução tem dois pontos negativos. O primeiro é que atualmente ainda é responsabilidade do programador explicitamente chamar essas instruções e o segundo decorre do fato de que os circuitos aritméticos vetoriais ocupam uma área de silício maior que circuitos aritméticos escalares, não sendo factível reusar as unidades lógicas escalares para processamento vetorial. Felizmente os projetistas destes circuitos vetoriais conseguem usar o mesmo circuito para processar números de múltiplos tamanhos fixos.

## Descrição:

A tarefa a ser realizada é o projeto usando LogiSIM-Evolution, um módulo VHDL que implementa um circuito combinacional de somador/subtrator vetorial de 32 bits. Esse único circuito deve operar sobre números inteiros de 4, 8, 16 e 32 bits, onde o tamanho do vetor é informado através de um sinal de controle. O circuito deve ser projetado visando um sistema orientado a desempenho (baixa latência no cálculo das somas). Além do módulo VHDL, o discente deve montar um circuitos que permita o teste do módulo usando testvectora Esse circuito deve possuir apenas as seguintes entradas e saídas:

- Entradas
  - Operandos de 32 bits: std\_logic\_vector(31 DOWNTO 0);
    - A i, B i
  - Modo Somador ou Subtrator 1 bit: std\_logic;
    - mode i
  - Tamanho do vetor 2 bits: std\_logic\_vector(1 DOWNTO 0)
    - vecSize
      - 00 = 4, 01 = 8. 10 = 16 e 11 = 32
- Saída
  - S\_o std\_logic\_vector(31 DOWNTO 0).

# Critérios de Avaliação:

Serão avaliadas a corretude, aderência aos requisitos solicitados e quantidade de recursos gastos além do estritamente necessário. Cada trio deve entregar um relatório descritivo do seu projeto, destacando as premissas adotadas e o projeto do circuito.

### Dicas:

Observar o projeto de circuitos com multiplos bits usand Cls *bit-sliceds* como o 74S182 (Carry-Lookahead) e 74S181 (ALU). Refletir no que significa o carry-in nestes e utilize o simulador para averiguar esse comportamento.