# 하드웨어 시스템 및 설계

**LAB-04** 

이다운 2016-13919

# Floating point Multiply Adder

### 1. IP catalog & Testbench

floating point multiply adder는 Floating-point (7.1) IP catalog로 구현하였다.



이 모듈의 input으로는 입력데이터가 될 S\_AXIS\_A, S\_AXIS\_B, S\_AXIS\_C 와 CLOCK인 aclk, 마지막으로 Active-Low synchronous clear 신호인 aresetn을 가진다. OUTPUT으로 결과 값인 M\_AXIS\_RESULT를 가진다. 이 계산을 result = a\*b +c 가 된다.

오른쪽 사진처럼 이 모듈의 세부상황을 정했는데 Non\_blocking 방법과 지연도는 최대값인 16사이클로 설정하였고 input A,B,C 와 output 모두 32bit one-precision방식으로 설정하였다

이 모듈이 잘 작동하는지 확인하기 위해서는 테스트벤치를 만들고 시뮬레이션을 돌려봐야한다. 테스트벤치는 아래와 같다.

```
module tb_float();
   reg [32-1:0] ain:
   reg [32-1:0] bin:
   reg [32-1:0] cin;
   reg rst:
   rea clk)
   wire[32-1:0] resa
                                        floating_point_O UUT(
   wire dvalid:
                                            .aclk(clk),
                                            .aresetn(~rst),
    integer i:
                                            .s_axis_a_tvalid(1'b1),
    initial begin
                                            .s_axis_b_tvalid(1'b1),
       clk<=0;
                                            .s_axis_c_tvalid(1'b1),
       rst<=N:
       for(i=0; i<50; i=i+1)begin
                                            .s_axis_a_tdata(ain),
         ain = $urandom%(2**31);
                                           .s_axis_b_tdata(bin),
         bin = \frac{\text{surandom}}{(2**31)};
                                            .s_axis_c_tdata(cin),
         cin = \sup(2**31);
                                            .m_axis_result_tvalid (dvalid),
         #20;
       end
                                            .m_axis_result_tdata (res)
    end
                                        );
                                  endmodule
    always #5 clk=~clk;
```

Testbench에 대해 간단히 설명하면 먼저 모듈 Testbench모듈 (tb\_float) 선언 및 input, output으로 사용할 변수를 선언해 준다. 여기서 32bit를 사용하므로 [32-1:0] 을 붙여준다. 그리고 인풋값에 random한 값이 돌아가면서 들어올 수 있도록 for문을 돌리면서 urandom함수를 이용하여 대입한다. 이때 최대값을 정해주기 위해 %연산자를 사용하였다. 그리고 clk값이 주기적으로 바뀌게 하기위해 always문안에 #5 clk= ~clk을 쓴다. 그리고 testbench와 ipcatalog을 연결할 수 있게 모듈을 작성한다.



testbench를 simulation을 돌리면 위와 같다. Radix를 single-precision으로 설정하면 e notation 방식으로 숫자가 표시된다.

## 2. Systhesis

Floating-point-adder를 top module로 설정하고 Run Systhesis하면 결과는 아래 사진과 같다.



#### 3. Discussion

Simulation 결과 사진을 보면 input값이 들어오면 바로 결과가 나오지 않는다. 첫번째 input으로 들어온 값도 16사이클 뒤인 155ns에 output으로 계산 값이 나온다. 이 이유는 위에서 ip-catalog 설정에서 16사이클 Latency를 설정해 주었기 때문이다.

Simulation output res 값을 보면 inf.0이 있다. 이는 무한대를 의미한다. 숫자 표기 방법이 single-precision이므로 표현 할 수 있는값을 넘은 overflow 즉 지수부분이 1인 상태이다.

# **Integer Multiply Adder**

### 1. IP catalog & Testbench

Integer Multiply Adder 모듈은 Multiply-adder 3.0 IP-catalog로 구현 하였다.



input A,B,C 모두 32bit unsigned integer이고 output P는 64bit이다.

latency가 존재 하도록 A:B-P 와 C-P에 모두 Latency를 설정 하였다.

```
module tb_mul();
    reg [32-1:0] ain:
    reg [32-1:0] bin;
    reg [32-1:0] cin;
    reg clk;
    wire [64-1:0] P:
    wire [48-1:0] pcout:
                                                      multadd_0 UUT(
                                                         .CLK(clk),
     integer i:
                                                         .SUBTRACT(1'b0),
                                                         .SCLR(1'b0),
     initial begin
                                                         .CE(1'b1),
         clk<=0;
                                                         .A(ain),
         for(i=0; i<50; i=i+1)begin
                                                         .B(bin),
           ain = \sup(2**31);
                                                         .C(cin),
           bin = \sup_{x \in \mathbb{Z}} \sup_{x \in \mathbb{Z}} (2**31);
                                                         .P(P),
           cin = \sup(2**31);
                                                          .PCOUT(pcout)
           #20;
                                                      );
         end
      end
                                                endmodule
      always #5 clk=~clk;
```

Testbench 코드는 floating-point multiply adder와 거의 동일한 구조로 만들었다. 이 testbech를 top 모듈로 설정한뒤 simulation을 돌리면 아래와 같다



모든 변수의 radix는 unsigned 10진수로 설정 하였다. Output P의 값을 보면 input이 들어오자마자 출력이 안되는것과 한사이클을 주기로 반복적으로 올바른 output과 이상한 값이 돌아가면서 나오는 겂을 알수 있다.

## 2. Systhesis



#### 3.Discussion

simulation output값이 딜레이도 있고 주기적으로 올바른 결과값, 쓰레기값으로 반복적으로 나온다. 이이유는 아래 그림을 보면



A:B-P Latency는 3인데 반면에 C-P 는 2이다. 이 둘에 Latency에 차이가 나기 때문에 먼저 그 전의 res 값에 C의 값이 더한 값이 res에 출력되고 한 사이클 뒤에 올바른 AxB+C 결과값이 res에 출력되는것이다.

## **Adder-Array**

### 1.Verilog

adder-array 모듈은 verilog로 구현하였다. Verilog 코드는 아래와 같다.

```
1 module adder_array(cmd, AinO, Ain1, Ain2, Ain3,
 BinO, Bin1, Bin2, Bin3,
 DoutO, Dout1, Dout2, Dout3, overflow);
     input [2:0] cmd;
     input [31:0] AinO;
     input [31:0] Ain1:
     input [31:0] Ain2;
     input [31:0] Ain3:
     input [31:0] BinO;
     input [31:0] Bin1;
                                                     assign \{ain[0], ain[1], ain[2], ain[3]\} = \{Ain0, Ain1, Ain2, Ain3\};
     input [31:0] Bin2;
                                                     assign {bin[0], bin[1], bin[2], bin[3]} = {Bin0, Bin1, Bin2, Bin3};
     input [31:0] Bin3;
     output reg [31:0] Dout0;
     output reg [31:0] Dout1;
                                                     genvar i;
     output reg [31:0] Dout2;
     output reg [31:0] Dout3;
                                                     generate for(i=0; i< 4; i=i+1) begin: a_add
     output reg [3:0] overflow;
                                                     myadder a_a(ain[i], bin[i], dout[i], ov[i]);
     wire [31:0] ain[3:0];
     wire [31:0] bin[3:0];
                                                     end endgenerate
     wire [31:0] dout[3:0];
```

먼저 처음에는 모듈을 선언한뒤 input, output을 선언 해주었다. 모든 input,output은 unsigned integer로 설정하였다. 그리고 wire로 ain, bin, dout 배열을 선언해주고 이를 assign으로 ain[i] =Ain(i) 로 할당해 주었다. 이렇게 한 이유는 바로 다음에 나오는데, 바로 다음 generate for문을 이용하여 myadder 모듈로 더하기 과정을 해주었다. ain[i]로 할당해 주었기 때문에 따로 변수를 선언하지 않고 for문 i값에 따라 모듈 input,output으로 사용 할수 있게 하였다.

```
always@(*)begin
if(cmd == 3'd0)begin
   Dout 0 <= dout [0];
   Dout1 <= 0;
   Dout 2 <= 0;
   Dout3 <= 0;
   overflow[0] \le ov[0];
   overflow[1] <= 0;
   overflow[2] <= 0;
                                                     overflow[3] <= 0;
                                    81 :
   overflow[3] <= 0;
                                    82 🛆
                                               end
                                                else if(cmd ==3'd4)begin
                                    83 □
else if(cmd == 3'd1)begin
   Dout \Omega <= \Omega:
                                                     Dout 0 <= dout [0];
                                    84
   Dout1 <= dout[1];
                                                     Dout 1 <= dout [1];
   Dout 2 <= 0;
                                    86
                                                     Dout 2 <= dout [2];
   Dout3 <= 0;
                                                     Dout 3 <= dout [3];
                                    87
   overflow[0] <= 0;
   overflow[1] <= ov[1];</pre>
                                                     overflow[0] \le ov[0];
                                    88
   overflow[2] <= 0;
                                                     overflow[1] \le ov[1];
                                    89
   overflow[3] <= 0:
                                                     overflow[2] \le ov[2];
                                    90
end
else if(cmd == 3'd2)begin
                                                     overflow[3] \le ov[3];
                                    91
   Dout 0 <= 0;
                                    92
   Dout1 <= 0;
                                    93 🖨
   Dout 2 <= dout [2];
                                               end
   Dout3 <= 0;
                                    94 🖨
                                                end
   overflow[0] <= 0;
                                    95
   overflow[1] <= 0;
                                    96 🛆 endmodule
```

그리고 이제 input cmd 값에 따라 결과 출력값이 정해질수 있도록 always문을 사용하여 여러 if문 조건에 cmd가 오게 하였다. cmd가 0이면 Dout0과 overflow[0]만 출력되고 나머지는 0이 되도록 하고 cmd가 1,2,3일 때 마찬가지로 해당하는 output만 출력되도록하고 4일때는 모든 output이 출력되도록 하였다. 사실 always문 말고 assign문으로도 코드를 짤수 있었지만 always문을 사용하고 싶어 이렇게 코드를 만들었다.

#### 2. Testbench & Simulation

```
initial begin
                                         for(i=0; i<64; i=i+1)begin
                                            a0 <= $urandom%(2**5);
nodule tb_array();
                                            a1 <= $urandom%(2**5);
                                            a2 <= $urandom%(2**5);
                                            a3 <= $urandom%(2**5);
      reg [2:0] cm:
                                           b0 <= $urandom%(2**5);
      reg [31:0] a0:
                                            b1 <= $urandom%(2**5);
      reg [31:0] a1:
                                            b2 <= $urandom%(2**5);
                                            b3 <= $urandom%(2**5);
      reg [31:0] a2:
                                            cm <= $urandom%(5);
      reg [31:0] a3:
      reg [31:0] b0:
                                            #20:
                                         end
      reg [31:0] b1:
      reg [31:0] b2:
                                     end
      reg [31:0] b3:
                                     adder_array UUT(
      wire [31:0] doO:
                                        .cmd(cm),
      wire [31:0] do1:
                                        .AinO(aO),
      wire [31:0] do2:
                                         .Ain1(a1),
                                         .Ain2(a2),
      wire [31:0] do3:
                                         .Ain3(a3),
      wire [3:0] over;
                                         .BinO(b0).
                                         .Bin1(b1),
                                         .Bin2(b2),
      integer i:
                                         .Bin3(b3),
```

앞의 두 모듈들과 testbench문은 크게 다를게 없다. 처음에 모듈 및 input, output 들을 선언하고 for문을 돌면서 input값에 랜덤한 값이 입력되도록 urandom 함수를 사용하였다.

| Name                 | Value | 0 ns | 20 ns | 40 ns | 60 ns | 80 ns | 100 ns  | 120 ns | 140 ns | 160 ns | 180 ns   | 200 ns | 220 ns |  |
|----------------------|-------|------|-------|-------|-------|-------|---------|--------|--------|--------|----------|--------|--------|--|
| > 💗 cm[2:0]          | 2     | 2    | 0     | 1     | Χ     | 2     |         | 0 1    |        | 4      | 0        | 2      |        |  |
| > <b>№</b> a0[31:0]  | 15    | 15   | 7     | 6     | 25    | 0     | 29      | 26     | 12     | 14     | 13       | 22     | 14     |  |
| > 💆 a1[31:0]         | 12    | 12   | 18    | 2     | 26    | 17    | 14      | 3      | 20     | 23     | 31       | 8      | 16     |  |
| > W a2[31:0]         | 22    | 22   | 19    | 15    | 17    | 10    | 27      | 11     | 14     | 20     | 5        | 2      | 9      |  |
| > <b>W</b> a3[31:0]  | 12    | 12   | 23    | 31    | 19    | 12    | 5       | 23     | 21     | 25     | 3        | 1      | 21     |  |
| > <b>№</b> b0[31:0]  | 23    | 23   | 3     | 21    | 4     | 1     | 0       | 2      | 21     | 23     | 24       | 25     | 28     |  |
| > <b>W</b> b1[31:0]  | 15    | 15   | 25    | 26    | 12    | 8     | 28      | 8      | 11     | 22     | 11       | 7      | 25     |  |
| > <b>W</b> b2[31:0]  | 17    | 17   | 19    | 10    | 15    | 18    | 31      | 1      | 0      | 24     | 17       | 11     | 5      |  |
| > <b>W</b> b3[31:0]  | 6     | 6    | 11    | 27    | 30    | 1     | 29      |        | 2      | 6      | 5        | 15     | 10     |  |
| > <b>W</b> do0[31:0] | 0     | 0    | 10    | X     | 0     |       | 29 28   |        | 0      | 37     |          | 0      |        |  |
| > ₩ do1[31:0]        | 0     |      | o .   | 28    | X     |       | 0       |        | 31     | 45     | X        | 0      |        |  |
| > <b>W</b> do2[31:0] | 39    | 39   | X     | o .   | 32    | 28    | <b></b> | 0      |        | 44     | 0        | 13     | 14     |  |
| > <b>W</b> do3[31:0] | 0     |      |       |       |       | o o   |         |        |        | 31     | <b>/</b> | 0      |        |  |
| > <b>•</b> over[3:0] | 0     |      | 0     |       |       |       |         |        |        |        |          |        |        |  |
| > 🕨 i[31:0]          | 0     | 0    | X 1   | 2     | 3     | 4     | 5       | 6      | 7      | 8      | 9        | 10     | 11     |  |
|                      |       |      |       |       |       |       |         |        |        |        |          |        |        |  |
|                      |       |      |       |       |       |       |         |        |        |        |          |        |        |  |

Testbench의 simulation wave이다. 이번에는 clk 신호를 사용하지 않고 Latency 또한 설정하지않았으므로 input이 들어오면 바로 그에 해당하는 output이 출력된다. 위 사진을 보면 cm(cmd)값에 따라 output do 1~3 이 0이 출력되거나 덧셈 값이 출력된다.

#### 3. Systhesis



Array-adder 모듈을 Systhesis 결과값은 위와 같다.

#### 4. Discussion

verilog에서 cmd값에 따라 output이 정해지도록 하기 위해 나는 always 및 if문을 사용하였다. 하지만 이는 assign문으로도 구현 가능한다 예를들어 dout0 하나만 코드를 작성하면

```
assign Dout0= (cmd==0) ? dout[0] : 0
```

assign overflow[0] = (cmd==0) ? ov[0]: 0

이렇게 구현할 수 있다.

이 모듈은 clock 신호를 사용하지 않은 비동기 방식으로 구현하였는데 만약 clock 신호를 사용하면 다른 모듈들과 마찬가지로 latency가 발생하였을 것이다.