### Hardware System Design 4190.309A Seoul National University

# Practice #4. How to use IP catalog & Synthesize Jiwon Lee, Sangjun Son

#### Goal

- Implement base of Float32 multiplier + accumulator.
- Implement Floating point / Integer fused multiply-adder using IP catalog.
- Implement adder-array using accumulator module.

# 1 Implementation

#### 1.1 Floating point fused multiply-adder

이번 프로젝트는 IP catalog를 이용해보는 과제였기 때문에, 미리 구현된 floating point multiply-adder를 사용하고 testbench 에서 입력값을 조정하여 출력값을 확인하였다. Verliog의 floating point representation은 IEEE 754 standard를 사용한다. 즉, 32bit binary number는 다음과 같은 형태로 floating point로 전환된다.

$$f = sign \times 2^{exponent} \times mantissa \tag{1}$$

IEEE 754의 부동소수점 표현은 크게 세 부분으로 구성되는데, 최상위 비트는 부호를 표시하는데 사용되며, 지수 부분 (exponent)과 가수 부분 (fraction/mantissa)이 있다. 이를 시각적으로 나타내면 Figure 1 같다.



Figure 1: IEEE 754 single-precision binary floating-point format: binary32

결과값을 확인하기 위해 sign, exponent 그리고 mantissa 부분의 분포를 uniformly random 하게 만들기 위해서 Equation 2와 같은 범위 사이의 숫자를 뽑아 이어붙이는 식으로 입력값을 산정하여 test를 진행하였다.

$$sign \in [0, 2^1), \quad exponent \in [0, 2^8), \quad mantissa \in [0, 2^{23})$$
 (2)

$$f = (sign \ll 31) + (exponent \ll 23) + (mantissa)$$
(3)

위와 같은 방법으로 생성된 테스트 값들은 다음 Table 1과 같다. 테스트에 사용된 입력값과 더불어 실험 결과값 또한 가시성을 높이기 위해 첨부하였다. IEEE 754의 모든 부분이 uniformly random 하게 선택되기 때문에 nan 또는 inf 값이 나올 수 있으며 해당 값에 따라 연산값이 바뀌는 것을 확인할 수 있다.

| i | $a_{in}[31:0]$              | $b_{in}[31:0]$             | $c_{in}[31:0]$              | res[31:0]                   |
|---|-----------------------------|----------------------------|-----------------------------|-----------------------------|
| 1 | $-2.131260 \times 10^{23}$  | $4.226937\times10^{-22}$   | $-5.057321 \times 10^{-37}$ | $-5.057321 \times 10^{-37}$ |
| 2 | $-9.676296 \times 10^{-24}$ | $-5.898969\times10^{20}$   | $-2.102489\times10^{14}$    | $-5.057321 \times 10^{-37}$ |
| : |                             | ÷                          |                             | i i                         |
| 3 | $-9.676296 \times 10^{-24}$ | $-5.898969 \times 10^{20}$ | $-2.102489\times10^{14}$    | $-5.057321 \times 10^{-37}$ |

Table 1: Your caption.

## Hardware System Design 4190.309A Seoul National University

# Practice #4. How to use IP catalog & Synthesize Jiwon Lee, Sangjun Son

```
1 'timescale 1ns / 1ps
2 module my_add #(
3    parameter BITWIDTH = 32
4 )
5 (
6    input [BITWIDTH-1:0] ain,
7    input [BITWIDTH-1:0] bin,
8    output [BITWIDTH-1:0] dout,
9    output overflow
10 );
11    // concatnate (overflow, dout) & detect overflow
12    assign {overflow, dout} = ain + bin;
13 endmodule
```

## 2 Results & Conclusion

#### 2.1 Adder

testbench에서 주어지는 ain, bin의 값은 0  $2^{31}-1$  까지의 임의의 값이다. 따라서, dout의 값은 최대  $2^{31}-2$  이고, 이는 32bit로 만들 수 있는 최댓값인  $2^{31}-1$  보다 작으므로 주어진 testbench에서는 overflow가 발생하지 않는다. 하지만, 실제로 ain, bin의 값을 증가시켜 overflow가 발생하도록 하였을 때, overflow bit가 1이 되어 detecting 한다는 것을 알 수 있었다.