# Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son

### Goal

- Implement PE controller based on PE made in Practice #5.
  - PE controller consisted of PE and FSM
  - Inner product made with MAC operation of PE
- FSM controls PE to calculate inner product with several states.

  (e.g., data1[0]\*data2[0] + data1[1]\*data2[1] + ··· + data1[15]\*data2[15])



Figure 1: PE와 FSM이 결합된 2개의 벡터의 내적을 연산하는 PE Controller module이다.

# 1 Implementation

이번 프로젝트는 Block Random Access Memory와 Processing Element를 각각 구현함으로써 추후 구현할 Matrix-Matrix Multiplication을 수행하기 위한 기본 모듈을 구성하는 것을 목적으로 한다. 아래는 코드 구현과 함께 간략한 아이디어 및 기능에 대한 설명이 (1) BRAM, (2) PE 순으로 진행된다.

#### 1.1 PE Controller

BRAM의 경우 크게 두 부분으로 이뤄져 있다. (1) 모듈이 실행이 되기 전 INIT\_FILE에서 내부 메모리 mem를 읽는 부분과 done 신호가 주어졌을 때, OUT\_FILE에 mem의 상태를 출력하는 부분과, (2) EN, RST, WE 신호가들어왔을 때 경우에 따라 입력되는 데이터를 mem에 읽고 쓰는 역할을 한다.

- 아래에 첨부된 코드 중 21-28 라인의 외부 파일 입출력에 관한 구현 보면, initial 구문을 이용하여 모듈의 생성과 동시에 파일 입출력에 대한 실행 구문에 대한 scope를 지정한다. \$readmemh 로 시작함으로써 INIT\_FILE 파일을 읽어 mem에 저장한다. 그 후 done 신호 들어올 때 까지 대기하다가 신호가 들어오면 \$writememh 함수를 사용해 OUT\_FILE에 mem 데이터를 저장한다. 이 때 함수에 붙어있는 \$readmemh 와 \$writememh의 h는 hexadecimal로 파일에 저장하는 값을 16진수 형태로 저장하는 옵션을 의미한다 [?].
- 30-46 라인은 BRAM의 input으로 주어지는 신호에 따라 모듈로써의 기능을 구현하는 부분이다. BRAM\_CLK 와 BRAM\_RST 그리고 BRAM\_EN, BRAM\_WE의 신호에 따라 읽기, 쓰기, 초기화, 파일 출력을 위한 기능을 수행하게 된다. BRAM\_RST은 BRAM\_CLK에 Async로, BRAM\_EN, BRAM\_WE는 Sync로 구현하였다.
  - BRAM\_RST이 posedge일 경우 BRAM\_RDDATA에는 0을 할당한다. (31 라인)

# Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son

- BRAM\_EN이 활성화되어 있고 BRAM\_WE 또한 활성화되어 있다면, True를 가지는 bit에 해당하는 영역을 BRAM\_WRDATA에서 mem으로 복사한다. (35-38 라인)

$$mem[addr][8*(i+1)-1:8*i] \leftarrow BRAM_WRDATA[8*(i+1)-1:8*i]$$
 (1)

- BRAM\_EN이 활성화되어 있고 BRAM\_WE이 활성화되어 있다면, 메모리로부터 데이터를 읽어오는 기능을 수행한다. Read에 걸리는 싸이클이 2 cycle이 걸리도록 구현을 해야하기 때문에 dout을 버퍼로 사용해 1 cycle이 추가되도록 한다. (41-42 라인)

#### MY\_PE\_CONTROLLER

```
'timescale 1ns / 1ps
   module my_pe_controller #(
      parameter L_RAM_SIZE = 6,
        parameter BITWIDTH = 32
   ) (
        input start,
        input reset,
        input clk,
        output [L_RAM_SIZE:0] rdaddr,
        input [BITWIDTH-1:0] rddata,
10
        output [BITWIDTH-1:0] out,
11
        output done
12
   );
13
        parameter DONE LATENCY = 5;
14
        parameter S_IDLE = 2'd0, S_LOAD = 2'd1, S_CALC = 2'd2, S_DONE = 2'd3;
15
        reg [1:0] present_state, next_state;
16
17
        reg [L_RAM_SIZE:0] cnt_load, cnt_calc;
18
        reg [2:0] cnt_done;
19
        reg rst_cnt_load, rst_cnt_calc, rst_cnt_done;
20
21
        reg [BITWIDTH-1:0] gb1[0:2**L_RAM_SIZE-1];
reg [BITWIDTH-1:0] gb2[0:2**L_RAM_SIZE-1];
22
23
24
        reg [BITWIDTH-1:0] ain;
25
        reg [BITWIDTH-1:0] bin;
26
        reg valid = 0;
27
28
        wire [BITWIDTH-1:0] dout;
29
30
        wire dvalid;
31
        always @(posedge clk or posedge reset)
32
33
            if (reset) present_state <= S_IDLE; else present_state <= next_state;</pre>
35
        always @(posedge clk or posedge rst_cnt_load)
            if (rst_cnt_load) cnt_load <= 0; else cnt_load <= cnt_load + 1;</pre>
37
        always @(posedge clk or posedge rst_cnt_calc)
            if (rst_cnt_calc) cnt_calc <= 0;</pre>
39
        always @(posedge clk or posedge rst_cnt_done)
            if (rst_cnt_done) cnt_done <= 0; else cnt_done <= cnt_done + 1;</pre>
41
       always @(*)
            case (present_state)
                 S_IDLE: if (start)
                                                                     next_state = S_LOAD; else next_state = present_state;
                 S_LOAD: if (cnt_load == 2**(L_RAM_SIZE+1)-1)
                                                                     next_state = S_CALC; else next_state = present_state;
45
                 S_CALC: if (cnt_calc == 2**L_RAM_SIZE)
                                                                    next_state = S_DONE; else next_state = present_state;
next_state = S_IDLE; else next_state = present_state;
47
                 S_DONE: if (cnt_done == DONE_LATENCY-1)
           endcase
       always @(*)
           case (present_state)
              S_LOAD: rst_cnt_load <= 0;
                 S_CALC: rst_cnt_calc <= 0;</pre>
                S_DONE: rst_cnt_done <= 0;</pre>
                 default: begin
```

## Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son

```
rst_cnt_load <= 1;
57
                     rst_cnt_calc <= 1;
58
                     rst_cnt_done <= 1;
                end
59
60
            endcase
62
       always @(rddata or present_state)
            if (present_state == S_LOAD) begin
                 if (cnt_load < 2**L_RAM_SIZE) gb1[cnt_load] = rddata; else gb2[cnt_load-2**L_RAM_SIZE] = rddata;</pre>
       always @(dvalid or present_state)
            if (present_state == S_CALC) begin
                if (dvalid) begin
                     cnt_calc <= cnt_calc + 1;</pre>
                     valid <= 0;</pre>
                else begin
                     ain <= gb1[cnt_calc];</pre>
                     bin <= gb2[cnt_calc];</pre>
                     valid <= 1;</pre>
            end
        assign rdaddr = present_state == S_LOAD ? cnt_load : 0;
       assign out = present_state == S_DONE ? dout : 0;
82
       assign done = present_state == S_DONE ? 1 : 0;
       my_pe #(L_RAM_SIZE, BITWIDTH) MY_PE(
84
           .aclk(clk),
85
            .aresetn(~reset),
            .ain(ain),
87
            .bin(bin),
88
            .valid(valid),
89
90
            .dvalid(dvalid),
            .dout (dout)
92
       );
   endmodule
```

MAC모듈의 parameter중 dvalid bit는 연산이 끝난 후, m\_axis\_result\_tdata가 실제 연산의 결과값임을 보장 해준다. 따라서, always구문을 사용하여 결과값을 다시 psum register에 저장해 주었다. 코드를 보면, s\_axis\_c\_tdata 과 m\_axis\_result\_tdata가 다름을 확인 할 수 있는데, 이는 MAC에서 parallel 하게 cin과 result값을 parameter로 줄 수 없기 때문이다. 따라서, 임시 res register를 이용하여 결과값을 받았고, 이후 그 값을 psum에 할당해주었다.

# Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son

### 2 Result

### 2.1 Testbench Implementation

아래의 코드는 MY\_PE\_CONTROLLER의 구현의 Validity를 확인하기 위해 검증 시나리오를 설정하고 그에 맞게 구현한 것이다. MY\_CONTROLLER 인스턴스를 입력 벡터의 크기,  $2^{\text{L.RAM.SIZE}}=2^4=16$ 와 저장되는 실수의 자료형 크기, BITWIDTH = 32를 사용하여 선언하였다.

- 모든 테스트를 시작하기 전에 input.txt를 초기화하기 위한 과정을 거친다. 주소에 해당하는 인덱스를 값으로 가질 수 있도록 for문을 통해 대입시킨 후 \$writememh를 통해 파일에 저장을 한다 (23-24 라인).
- 테스트벤치에서 BRAM\_EN 신호는 항상 활성화 하고 (45, 55 라인) BRAM\_RST와 done 신호는 모든 데이터 전송이 끝나고 입력과 출력이 완료되었을 때 True를 대입할 것이다 (33-34 라인).
- BRAM\_ADDR의 경우 i번째 entry의 주소값은 BRAM에서 2개의 LSB를 사용하지 않으므로 주소값 또한 4의 배수로 증가시켜 대입해 주어야 한다. BRAM\_WE 신호를 주소값이 유지되는 한 구간을 5 CLK 싸이클과 1 CLK 싸이클로 나누어 DISABLE과 ENABLE을 번갈아 대입해준다 (29-31 라인).

#### TB\_MY\_PE\_CONTROLLER

```
'timescale 1ns / 1ps
   module tb_my_pe_controller #(
       parameter L_RAM_SIZE = 4,
        parameter BITWIDTH = 32
       reg [BITWIDTH-1:0] gb[0:2**(L_RAM_SIZE+1)-1];
        reg [BITWIDTH-1:0] rddata;
        wire [BITWIDTH-1:0] out;
       wire [L_RAM_SIZE:0] rdaddr;
       wire done;
11
       reg start, clk, reset;
       integer i;
13
       initial begin
15
          for(i = 0; i < 2**L_RAM_SIZE; i = i+1) begin</pre>
16
                                      = $urandom_range(2**30, 2**30+2**24);
17
                gb[i]
                gb[2**L_RAM_SIZE + i] = \$urandom_range(2**30, 2**30+2**24);
18
19
20
           clk <= 0;
21
           start <= 0;
           reset <= 1; #20;
23
24
            start <= 1;
25
            reset <= 0; #20;
26
       end
27
28
       always #5 clk = ~clk;
29
       always @(rdaddr) begin
30
           rddata = gb[rdaddr];
31
32
33
       my_pe_controller #(L_RAM_SIZE, BITWIDTH) MY_PE_CONTROLLER(
34
          .start(start),
           .reset (reset).
36
           .clk(clk),
           .rdaddr(rdaddr),
38
           .rddata(rddata),
            .out(out),
            .done (done)
```

## Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son

42 );
43 endmodule

위 Testbench 코드를 수행하면 아래의 Figure 2와 같은 Waveform을 확인할 수 있다. 결과를 자세히 보면 mem 에 해당하는 BRAM\_ADDR이 4씩 증가하는 것을 확인할 수 있고 이에 따라 BRAM\_RDDATA1 또한 BRAM\_WE 가 비활성화 되어 있을 때 2 cycle을 delay로 읽게 되는 것을 확인할 수 있다. BRAM\_RDDATA1가 곧 BRAM2의 BRAM\_WRDATA2이므로 같은 Waveform을 관찰하였다.

#### 2.2 Simulation Results

Section 2.1에서 구현된 테스트 벤치를 실행하면 아래와 같은 Waveform을 확인할 수 있다.

## 2.3 Design Implementation

### 3 Conclusion

이후 프로젝트에서 어떤 모듈을 구현해야 하는지 Bottom-up으로 구현하다 보니 무슨 기능을 위한 구현인지는 아직 잘 모르겠지만 반대로 이전 lab 세션에서 구현을 진행한 모듈에 대해서는 연계성을 확인할 수 있었다. 지금 구현한 모듈이 앞으로도 쓰일 수 있기 때문에 가독성을 높이면서 최대한 임의 구현 방식을 최대한 피하기 위해 노력하였다.

MY\_BRAM 모듈을 구현하면서 WE signal에 따라 mem에 저장하는 statement를 for-generate로 구현해보려 했으나 이런 저런 오류가 나면서 나열형 방식으로 구현해 코드의 효율성이 떨어진다는 나름의 판단을 하였다. 추후 프로젝트를 진행하기 전에 always 구문 안에서 block assignment를 for-generate로 구현하는 방식을 익혀야 겠다는 필요성을 제고하였다 [?].

MY\_PE 모듈 자체의 구현은 그리 어렵지 않았지만, IP catalog의 floating point MAC모듈의 내부 구조를 모르기 때문에, testbench를 작성하는데 어려움을 겪었는데, 이는 valid bit의 high 설정 후 dvalid bit가 high가 될 때까지의 정확한 clock cycle delay, valid bit와 input parameter가 동시에 할당되었을 때의 비정상적인 출력이 그리 직관적이지는 않았기 때문이라고 생각한다. MY\_PE 모듈도 이후 구현에서 중요한 부분을 차지하기 때문에, 최대한 이번 과제에만 국한되지 않게 구현하려 하였다.

# Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son



Figure 2: Waveform

# Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son



Figure 3: Waveform

# Practice #6. BRAM to PE controller Jiwon Lee, Sangjun Son



Figure 4: Waveform