

## HAUTE ECOLE DE BRUXELLES Catégories Economique et Technique

Rue Royale 67 - 1000 Bruxelles **2**: 02/219.15.46 - **1**: 02/219.48.47





# Structure des ordinateurs : Résumé 1<sup>ère</sup> année





## Chapitre 1: Traitement de l'information

## Introduction

BIT **B**inary **D**igi**T** (unité élémentaire de l'information)

Bit : c'est plus petite unité que peut traiter le Pc (0 ou 1 ; vrai ou faux ; le courant passe ou pas)

Combien de chiffre puis-je coder avec 3bits et lesquels?

M= 2n-1

| 2n = N |     | N = le nombre de chiffre | n = le nombre de bits |
|--------|-----|--------------------------|-----------------------|
| 000    | = 0 |                          |                       |
| 001    | = 1 |                          |                       |
| 010    | = 2 |                          |                       |
| 011    | = 3 |                          |                       |
| 100    | = 4 | <b>→</b> 23 = 8          |                       |
| 101    | = 5 |                          |                       |
| 110    | = 6 |                          |                       |

Formule Maximum

### Opérations

= 7

### Addition

111

| Table de vérité        | Ex: | 111 11    |  |
|------------------------|-----|-----------|--|
|                        |     | 10110111  |  |
| $0 \times 0 = 0$       |     | + 1011110 |  |
| 0 x 1 = 1              |     |           |  |
| 1 x 1 = 0 je retiens 1 |     | 100010101 |  |

## Multiplication

| Table de vérité  | <b>Ex</b> : 101 |  |
|------------------|-----------------|--|
|                  | x 11            |  |
| $0 \times 0 = 0$ |                 |  |
| 0 x 1 = 0        | 101             |  |
| 1 x 1 = 1        | + 101x          |  |
|                  |                 |  |
|                  | 1111            |  |

## Soustraction

| Table de vérité                    | Ex: | (2)      |  |
|------------------------------------|-----|----------|--|
|                                    |     | 101101   |  |
| 0 - 0 = 0                          |     | - 101011 |  |
| 0 - 1 = 1                          |     | 1        |  |
| 1 - 1 = 1 je retire quand possible |     |          |  |
|                                    |     | 000010   |  |



### Représentation des nombres négatifs (bit de signe)

```
0111 = 7
0110 = 6
0101 = 5
0100 = 4
0011 = 3
0010 = 2
0001 = 1
0000 = 0
1000 = -0
1001 = -1
1010 = -2
1011 = -3
1100 = -4
1101 = -5
1110 = -6
1111 = -7
```

## Le complément à 2

```
Le codage est identique que le binaire pour les nombres positifs mais change pour les négatifs.

Ex : (-20)<sub>10</sub>

0 0010100 → +20 avec un premier bit de signe positif
1101011 → complément à 1 (on inverse)
1101100 → complément à 2 (+1)
11101100 → -20 en complément à 2 avec un premier bit de signe qui est négatif

Le 0 représente un nombre pair et le 1 un nombre impair.

EX : 10011101₂ en représentation complément à 2 vaut en fait :

10011101₂ est un nombre impair, il faut donc passer par les compléments :

(1)0011101
(1)1100010 → cpl à 1
(1)1100011 → cpl à 2
= -99<sub>10</sub>
```

#### Division

La division binaire s'effectue à l'aide de soustractions et de décalages, comme la division décimale, sauf que les digits du quotient ne peuvent être que 1 ou 0. Le bit du quotient est 1 si on peut soustraire le diviseur, sinon il est 0.

#### Conversion en binaire

```
Ex:
45853 / 2 = 22926  reste 1
22926 / 2 = 11463 \text{ reste } 0
11463 / 2 = 5731 \text{ reste } 1
 5731 / 2 = 2865  reste 1
 2865 / 2 = 1432 \text{ reste } 1
 1432 / 2 =
              716 reste 0
  716 / 2 =
             358 reste 0
  358 / 2 =
             179 reste 0
  179 / 2 = 89 \text{ reste } 1
   89 / 2 =
               44 reste 1
   44 / 2 =
               22 reste 0
   22 / 2 =
             11 reste 0
   11 / 2 =
               5 reste 1
   5 / 2 =
               2 reste 1
   2 / 2 = 1 reste 0
1 / 2 = 0 reste 1
Lire de bas en haut
```

#### **IEEE 754**

L'IEEE 754 est un standard pour la représentation des nombres à virgule flottante en binaire. Il est le plus employé actuellement pour le calcul des nombres à virgule flottante dans le domaine informatique, avec les CPU et les FPU. Le standard définit les formats de représentation des nombres à virgule flottante (signe, mantisse, exposant, nombres dénormalisés) et valeurs spéciales (infinis et NaN), en même temps qu'un ensemble d'opérations sur les nombres flottants. Il décritaussi quatre modes d'arrondi et cinq exce ptions (comprenant les conditions dans lesquelles une exception se produit, et ce qu'il se passe dans ce cas).

| 1 bit      | 8 bits                | 23 bits                |
|------------|-----------------------|------------------------|
| Représente |                       |                        |
| Le bit de  | Représente l'exposant | Représente la mantisse |
| signe      |                       |                        |

## L'exposant est codé de manière biaisée sur 127 ex : 0 est codé sur 127

Nb= (signe mantisse) + mantisse . 2 exp

 $Ex : 10,4_{10} = ? sur 32 bits$ 

### Calcul de l'exposant

On divise  $10,4 = +5,4 \cdot 2 = +2,6 \cdot 2^2 = +1,3 \cdot 2^{3 \rightarrow l'exposant}$ Le « + » représente le bit de signe et le 1,3 la mantisse Signe = 0 Exposant = 3 (valeur réelle)  $\rightarrow$  3 + 127(le biais)  $\rightarrow$  130<sub>10</sub> = 10000010<sub>2</sub>

#### Calcul de la mantisse

On code 0,3 (car le 1 n'est pas codé)

$$\begin{array}{rcl}
0, & 3 & = 0,0\overline{1001}_{2} \\
0, & 6 \\
1, & 2 \\
0, & 4 \\
0, & 8 \\
1, & 6
\end{array}$$

1- Mise en forme



## Exemple 2:

### L'exposant

#### Lamantisse

La mantisse = 0,00011001100 mais changé (voir 1) →1,100110011001100....



#### La mise en forme

Dernier exemple:  $-16,2_{10} = ?$ 

Le nombre est négatif donc le bit de signe sera « 1 ».

#### L'exposant

- 
$$16.2 = -8.1 \cdot 2 = -4.05 \cdot 2^2 = -2.025 \cdot 2^3 = -1.0125 \cdot \frac{2^4}{127 + 4} = 131_{10} \rightarrow 131_{10} = 10000011_2$$

#### Mantisse

0, 0125 = 0,00000011001100...

0, 0250

0, 05

0, 1

0, 2

0, 4

0, 8

1, 6

1, 2 0, 4

Mise en forme

#### Ou alors:

+ 16 = 10000

0,2 = 0,0011001100110011...

16,2 = <u>1</u>0000,001100110011...

On veut que ce soit le 1 souligné qui soit juste avant la virgule.

1,000000110011001100....2<sup>4</sup>

Le biais est donc de 127 + 4 =  $131_{10} \rightarrow 100000011_2$ 

Et la mise en forme est bien sûr identique.

## Chapitre 2: Portes Logiques

#### Circuit en série



Ensemble booléen

{0,1}

## Circuit en parallèle



Variables

a, b, c

## Opérations Logiques

- NON (négation) : a, b, c

- ET «x» « fois»: a.b

- OU « + » « plus » : a+b

- OU exclusif: a ‡(ou-exclu) b

- ! « Plus » logique différent du « plus » arithmétique.
- Les valeurs de vérité de la fonction sont définies en fonction des valeurs de vérité des variables.

## Porte NON



La porte non a une entrée a et une sorties, utilisée pour changer d'état. L'état de s est opposé à celui de a.

| а | sortie |
|---|--------|
| 1 | 0      |
| 0 | 1      |

## Porte ET (AND)



La porte et a deux entrées a et b et une sortie s.

Le courant ne passe que si a et b sont tous deux positifs.

| a | b | sortie |
|---|---|--------|
| 0 | 0 | 0      |
| 1 | 0 | 0      |
| 0 | 1 | 0      |
| 1 | 1 | 1      |



## Porte NONET (NAND; NOTAND)



La porte non et est l'opposé de la porte et.

| a | b | sortie |
|---|---|--------|
| 0 | 0 | 1      |
| 1 | 0 | 1      |
| 0 | 1 | 1      |
| 1 | 1 | 0      |

## Porte OU(OR)



La porte ou a deux entrées a et b.

Le courant ne passe que si a ou b sont passants, ou a et b sont passants

| а | b | sortie |
|---|---|--------|
| 0 | 0 | 0      |
| 1 | 0 | 1      |
| 0 | 1 | 1      |
| 1 | 1 | 1      |

## Porte NON-OU (NOR; NOTOR)



La porte non ou est l'opposé de la porte ou.

| а | b | Sortie |
|---|---|--------|
| 0 | 0 | 1      |
| 1 | 0 | 0      |
| 0 | 1 | 0      |
| 1 | 1 | 0      |

## Porte OU exclusif (XOR)



La porte *ou exclusif* a deux entrées a et b et une sortie s. Le courant ne passe que si a ou b est passant mais pas les deux.

| а | b | sortie |
|---|---|--------|
| 0 | 0 | 0      |
| 1 | 0 | 1      |
| 0 | 1 | 1      |
| 1 | 1 | 0      |



# Chapitre 3 : Lois et règles de l'Algèbre de Boole

#### Lois de Boole

#### Lois de commutativité

$$a + b = b + a // a . b = b . a$$

| а | b | ab | ba | a+b | b+a |
|---|---|----|----|-----|-----|
| 0 | 0 | 0  | 0  | 0   | 0   |
| 0 | 1 | 0  | 0  | 1   | 1   |
| 1 | 0 | 0  | 0  | 1   | 1   |
| 1 | 1 | 1  | 1  | 1   | 1   |

### Lois d'associativité

#### a.(b.c) = (a.b).c = (a.c).b => Multiplication à 3 variables (valable pour l'addition aussi)

| a | b | С | (a . b) | С     | a | (b.c) |
|---|---|---|---------|-------|---|-------|
| 0 | 0 | 0 | 0       | 0 = 0 | 0 | 0 = 0 |
| 0 | 0 | 1 | 0       | 1 = 0 | 0 | 0 = 0 |
| 0 | 1 | 0 | 0       | 0 = 0 | 0 | 0 = 0 |
| 0 | 1 | 1 | 0       | 1 = 0 | 0 | 1 = 0 |
| 1 | 0 | 0 | 0       | 0 = 0 | 1 | 0 = 0 |
| 1 | 0 | 1 | 0       | 1 = 0 | 1 | 0 = 0 |
| 1 | 1 | 0 | 0       | 0 = 0 | 1 | 0 = 0 |
| 1 | 1 | 1 | 1       | 1 = 1 | 1 | 1 = 1 |

## Lois de distributivité

$$a(b+c) = a.b + a.c$$

| a | b | С | a | (b + c) | a.b | a.c   |
|---|---|---|---|---------|-----|-------|
| 0 | 0 | 0 | 0 | 0 = 0   | 0   | 0 = 0 |
| 0 | 0 | 1 | 0 | 1 = 0   | 0   | 0 = 0 |
| 0 | 1 | 0 | 0 | 1 = 0   | 0   | 0 = 0 |
| 0 | 1 | 1 | 0 | 1 = 0   | 0   | 0 = 0 |
| 1 | 0 | 0 | 1 | 0 = 0   | 0   | 0 = 0 |
| 1 | 0 | 1 | 1 | 1 = 1   | 0   | 1 = 1 |
| 1 | 1 | 0 | 1 | 1 = 1   | 1   | 0 = 1 |
| 1 | 1 | 1 | 1 | 1 = 1   | 1   | 1 = 1 |

## Règles de Boole

| 1. a + 0 = a | 7. a.a=a                     |
|--------------|------------------------------|
| 2. a+1=1     | 8. a.ā=0                     |
|              |                              |
| 3. a.0=0     | 9. $\overline{a} = a$        |
| 4. a.1 = a   | 10. a + ab = a               |
| 5. a + a = a | 11. a + āb = a + b           |
| 6. a + ā = 1 | 12. (a + b) (a + c) = a + bc |

6 et 8 → dualité 7 → idempotence 2 → absorption

## Démonstration

1. 
$$a + 0 = a$$

2. 
$$a + 1 = 1$$

$$a=1$$
 $1$ 
 $x=1$ 
 $x=1$ 
 $x=1$ 
 $x=1$ 

#### 5. a + a = a

6. 
$$a + \bar{a} = 1$$

$$a=1$$
 $\ddot{a}=0$ 
 $x=1$ 
 $\ddot{a}=0$ 
 $x=1$ 
 $\ddot{a}=1$ 
 $x=1$ 

$$a = 1$$
  $x = 0$   $a = 0$   $x = 0$   $a = 0$   $x = 0$ 

9. 
$$\overline{a} = a$$

$$a = 1$$

$$a = 0$$

$$a = 1$$

$$a = 0$$

$$a = 0$$

$$a = 0$$

10. 
$$a + ab = a$$

= a + ab = a (1 + b) 
$$\rightarrow$$
 mise en facteur

$$\Rightarrow$$
 règle 2 : (1 + b) = 1

$$\Rightarrow$$
 règle 4 : (a.1) = a

#### 11. $a + \bar{a}b = a + b$

= 
$$(a + ab) + \bar{a}b$$
  $\rightarrow$  règle 10:  $a = a + ab$ 

= 
$$aa + ab + a\bar{a} + \bar{a}b$$
  $\rightarrow$  règle 8 :  $a\bar{a} = 0$ 

= 
$$(a + \bar{a})(a + b)$$
  $\rightarrow$  mise en facteur

$$\Rightarrow$$
 règle 6 : a +  $\bar{a}$  = 1

$$\Rightarrow$$
 règle 4 : a . 1 = a

#### 12. (a + b) (a + c) = a + bc

$$= a + ac + ab + bc$$
  $\rightarrow$  règle 7 :  $a = aa$ 

$$= a (1 + c) + ab + bc$$
  $\rightarrow$  mise en évidence de a

$$= a.1 + ab + bc$$
  $\rightarrow$  règle 2:1+c=1

$$= a + ab + bc$$
  $\rightarrow$  règle 4:1.  $a = a$ 

= a 
$$(1 + b) + bc$$
  $\rightarrow$  mise en évidence de a et règle  $2 : 1 + b = 1$ 

$$= a.1 + bc$$
  $\rightarrow$  règle 4:a.1=a

= a +bc

## Chapitre 4 : Théorème de De Morgan

#### **Fonction**

#### Table de vérité

$$\overline{a+b} = \overline{a}.\overline{b}$$

| a | b | a+b | $\overline{a+b}$ | $\overline{a}$ | $\overline{b}$ | $\overline{a}.\overline{b}$ |
|---|---|-----|------------------|----------------|----------------|-----------------------------|
| 0 | 0 | 0   | 1                | 1              | 1              | 1                           |
| 0 | 1 | 1   | 0                | 1              | 0              | 0                           |
| 1 | 0 | 1   | 0                | 0              | 1              | 0                           |
| 1 | 1 | 1   | 0                | 0              | 0              | 0                           |

Dans les deux cas, l'expression ne sera VRAIE que si a et b sont fausses.

#### **Fonction**

# Table de vérité

$$\overline{a.b} = \overline{a} + \overline{b}$$

|   | a | b | a.b | a.b | $\overline{a}$ | $\mid b \mid$ | $\overline{a} + b$ |
|---|---|---|-----|-----|----------------|---------------|--------------------|
|   | 0 | 0 | 0   | 1   | 1              | 1             | 1                  |
| ) | 0 | 1 | 0   | 1   | 1              | 0             | 1                  |
|   | 1 | 0 | 0   | 1   | 0              | 1             | 1                  |
|   | 1 | 1 | 1   | 0   | 0              | 0             | 0                  |

Dans les deux cas, l'expression ne sera FAUSSE que si a et b sont vraies.

#### Enoncé des théorèmes de De Morgan

- → Le complément d'un produit de variables est égal à la somme des compléments des variables.
- → Le complément d'une somme de variables est égal au produit des compléments des variables.

## Chapitre 5 : Circuits logiques

Minterms: Sommes de multiplications (le plus utilisé)

Maxterms: Multiplications de sommes



En Minterms: On complémente les « 0 »

$$S1 = (\bar{a} \cdot b \cdot \bar{c}) + (\bar{a} \cdot b \cdot c) + (\bar{a} \cdot b \cdot c) + (\bar{a} \cdot b \cdot c) + (\bar{a} \cdot b \cdot c)$$

En Maxterms : On complémente les « 1 »

$$S2 = (\bar{a} + \bar{b} + \bar{c}) \cdot (a + b + \bar{c}) \cdot (\bar{a} + b + c) \cdot (\bar{a} + b + \bar{c})$$

S1 et S2 sont des expressions algébriques et elles sont égales.

On peut représenter ces expressions sous forme de tables de Karnaugh.

| a | b | С | s            |
|---|---|---|--------------|
| 0 | 0 | 0 | 0            |
| 0 | 0 | 1 | 0            |
| 0 | 1 | 0 | 0            |
| 0 | 1 | 1 | 1 —          |
| 1 | 0 | 0 | 0            |
| 1 | 0 | 1 | 1 —          |
| 1 | 1 | 0 | 1 —          |
| 1 | 1 | 1 | 1—           |
|   |   |   | ' ∟ minterms |

| C\AB | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 0    | 0  | 0  | 1  | 0  |
| 1    | 0  | 1  | 1  | 1  |

En Minterms : on regroupe les « 1 » mais on ne peut les regrouper par puissances de 2 (2, 4, 8,...). Ici on fait donc 3 regroupements ; pour écrire ces groupements sous forme algébrique, on regarde les termes qui ne changent pas d'état et on complémente les « 0 ».

$$S = (a.b) + (b.c) + (a.c)$$

## Tables de Karnaugh

 ${\sf Elles}\ permettent\ de\ s\ implifier\ des\ fonctions\ logiques.$ 

#### Avec 2 variables:

| A\B | 0  | 1  |
|-----|----|----|
| 0   | 00 | 01 |
| 1   | 10 | 11 |

#### Avec 3 variables:

| A \ BC | 00  | 01  | 11  | 10  |
|--------|-----|-----|-----|-----|
| 0      | 000 | 001 | 011 | 010 |
| 1      | 100 | 101 | 111 | 110 |

| A\BC | 00 | 01 | 11 | 10 |
|------|----|----|----|----|
| 0    | 0  | 0  | 1  | 0  |
| 1    | 0  | 1  | 1  | 1  |

#### Avec 4 variables:

| AB \ CD | 00   | 01   | 11   | 10   |
|---------|------|------|------|------|
| 00      | 0000 | 0001 | 0011 | 0010 |
| 01      | 0100 | 0101 | 0111 | 0110 |
| 11      | 1100 | 1101 | 1111 | 1110 |
| 10      | 1000 | 1001 | 1011 | 1010 |

| AB \ CD | 00 | 01 | 11       | 10 |
|---------|----|----|----------|----|
| 00      | 1  | 1  | 1        | 1  |
| 01      | 0  | 0  | 0        | 0  |
| 11      | 0  | 0  | 1        | 1  |
| 10      | 0  | 0  | <u>1</u> | 1  |

## Circuits combinatoires standard

## Démutiplexeurs



a1 et a0 est le codage qui permet de savoir sur quel fil va sortir l'entrée « in ».

## Multiplexeur



a1 et a0 codent (en binaire) le numéro du fil qu'on regarde pour le mettre en sortie (out).

## Décodeur (DEMUX sans entrée de sortie)



Envoie un « 1 » au port donné par les 2 entrées d'adresse

## Codeur



| i 0 | i 1 | i 2 | i 3 | a1 a0 |
|-----|-----|-----|-----|-------|
| i   | 0   | 0   | 0   | 0 0   |
| 0   | i   | 0   | 0   | 0 1   |
| 0   | 0   | i   | 0   | 1 0   |
| 0   | 0   | 0   | i   | 1 1   |

Le codeur fournit en sortie l'adresse du fil d'entrée à 1 mais les autres entrées doivent être à 0.

### <mark>a 1</mark>

| i2 i3\i0 i1 | 0 0 | 0 1 | 11 | 10 |
|-------------|-----|-----|----|----|
| 0 0         | 0   | X   | 0  | Х  |
| 0 1         | Х   | 1   | Х  | Х  |
| 1 1         | х   | X   | Х  | Х  |
| 1 0         | х   | 1   | Х  | Х  |

Ici, on peut changer les « x » pour la valeur qu'on souhaite : on change ceux surlignés en 1 le reste en « 0 ».

$$S1 = \bar{1}0.\bar{1}$$

### <mark>a 0</mark>

| i2 i3\i0 i1 | 0 0 | 0 1 | 11 | 10 |
|-------------|-----|-----|----|----|
| 0 0         | _   | X   | 1  | Х  |
| 0.4         | 0   | 4   | V  |    |
| 0 1         | Х   | 1   | X  | X  |
| 1 1         |     | Χ   | Χ  | Χ  |
|             | Χ   |     |    |    |
| 1 0         |     | 0   | Χ  | Χ  |
|             | Χ   |     |    |    |

$$S2=\overline{1}0.\overline{1}2$$



#### Additionneurs

#### Le demi-additionneur

On additionne deux entrées qui tiennent sur 1bit et ont sort I somme algebrique sur 1bit.



| somme = ou exclusif<br>retenue = ET | a b 0+0 0+1 1+0 1+1 | somme<br>0<br>1<br>1 | retenue<br>0<br>0<br>0<br>1 |
|-------------------------------------|---------------------|----------------------|-----------------------------|
|                                     |                     | <b>†</b>             |                             |

1+1=2 mais réponse sur 1bit donc on peut pas le coder: S = 0 mais la retenue = 1

#### L'additionneur 1 bit

Idem que le semi-add. : mais on a une retenue en entrée.





#### 3 Entrées :

- 1→ d'abord on additionne les entrées a et b 2 sorties
- 2→ ensuite on additionne ce résultat à l'éventuel Rin
- $3 \rightarrow$  puis on compare les retenues

## In crémenteur Octal



### Tables:

**S2** 

| a0\a2a1 | 00 | 01 | 11 | 10 |
|---------|----|----|----|----|
| 0       | 0  | 0  | 1  | 1  |
| 1       | 0  | 1  | 0  | 1  |

$$S2 = (a2.\bar{a}0) + (a2.\bar{a}1) + (\bar{a}2.a1.a0)$$

**S1** 

| a2 a1 \ a0 | 0 | 1              |
|------------|---|----------------|
| 00         | 0 | <mark>1</mark> |
| 01         | 1 | 0              |
| 11         | 1 | 0              |
| 10         | 0 | 1              |

S0

| a0\a2a1 | 00 | 01 | 11 | 10 |
|---------|----|----|----|----|
| 0       | 1  | 1  | 1  | 1  |
| 1       | 0  | 0  | 0  | 0  |

$$S0 = \bar{a}0$$

## Logigramme:



## Circuits logique séquentiels

Une bascule ou un verrou est un circuit logique doté d'une ou deux sorties et d'une ou plusieurs entrées. La sortie peut être au niveau logique 0 ou 1. Les changements d'état de la sortie sont déterminés par les signaux appliqués aux entrées et le type d'opérateur.

Ce qui différencie les bascules des circuits logiques combinatoires (portes ET, OU, OU Exclusif, etc.), c'est que la sortie maintient son état même après disparition du signal de commande. Comme l'état précédent et la mémorisation interviennent, on parle de logique séquentielle.

La bascule est l'élément de base de la logique séquentielle. En effet, en assemblant des bascules, on peut réaliser des compteurs, des registres, des registres à décalage, des mémoires.

Certaines bascules, appelées à fonctionner dans des systèmes synchrones, possèdent une entrée d'horloge de synchronisation. Il existe donc des bascules asynchrones et des bascules synchrones.

#### Bascule RS



Q = état initial du système Q+ = état du système à l'équilibre suivant

| , |   |       |  |  |
|---|---|-------|--|--|
| а | b | a + b |  |  |
| 0 | 0 | 1     |  |  |
| 0 | 1 | О     |  |  |
| 1 | 0 | О     |  |  |
| 1 | 1 | О     |  |  |

| _   | ā+     | Q+     | Q | S | R |
|-----|--------|--------|---|---|---|
| а   | 1<br>0 | 0      | 0 | 0 | 0 |
|     | 0      | 1      | 1 | 0 | 0 |
| b   | 0      | 1<br>1 | 0 | 1 | 0 |
| •   |        | 1      | 1 | 1 | 0 |
| c   | 1      | 0      | 0 | 0 | 1 |
| •   | 1      | 0      | 1 | 0 | 1 |
| 1 _ | X      | Х      | 0 | 1 | 1 |
| d   | X<br>X | X<br>X | 1 | 1 | 1 |

 $a \rightarrow Q = Q + : II y a mémorisation du système si on ne touche plus aux entrées.$ 

b → SET : La sortie passe à « 1 » d'office quel qu'était l'ancienne valeur du système (Q).

c→ RESET: La sortie passe à « 0 » quel que soit la valeur de Q.

d→ Interdit: Quand Ret S sont à 1 ensemble, c'est le bordel, ça oscille.

#### Les chronographes

On a une clockqui indique quand on « prend en compte » le signal entrant.



### Bistable R-S ( = bascule R-S avec Clk)



On prend la syncronisation de cette bistable sur niveau 1 (c-à-d sur palier bas) de la clock.

Quand la clock sera à 0, on a 0 après les portes ET et donc l'état de Q+ est conservé (comme le point « a » de la bascule R-S.



#### Bascule Dasynchrone (sans clock)

Cette bascule ne mémorise RIEN, R est toujours égal à S. Cette bascule est un RETARDATEUR : Il faut l'équilibre s'installe et que les infos passent les portes logiques. Le paramètre D est toujours renvoyé mais avec un délai.



#### Bascule Dasynchrone (avec clock)

Syncro sur niveau 1 d'horloge (palier bas). Quand la clock est à 0, on retrouve la mémorisation de l'ensemble du bistable.



## Bistable D - Flip/Flop

Syncro sur front d'horloge montant. Ce circuit offre une mémorisation sur une période d'horloge.

