

# INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE COMPUTO



# DISEÑO DE SISTEMAS DIGITALES

# Práctica 4. Contador con FSM Moore.

### **PROFESOR:**

Testa Nava Alexis

#### Alumno:

Ramírez Cotonieto Luis Fernando

## **GRUPO:**

2CV18

**FECHA:** 07/Mayo/2021

# PRÁCTICA 4. CONTADOR CON FSM MOORE.

Los contadores pueden tener varias señales de control dependiendo de las operaciones que realiza. Las más comunes son:

**Señal de carga (L - load).** Cuando esta activa, esta señal permite la carga del dato colocado en el bus de datos de entrada del contador en el bus de salida Q.

**Señal de habilitación (E - Enable).** Cuando esta activa, esta señal permite la operación del contador, en caso contrario el contador permanece sin cambio.

**Señal de dirección de conteo (UD – Up/Down).** Cuando esta activa, esta señal permite el conteo ascendente del contador, en caso contrario el conteo es descendente.

**Señal de acarreo (C - Carry).** Esta es una señal de salida. Se activa cuando el contador pasa del número mayor que se puede representar con los bits del contador, al menor en un conteo ascendente. También, cuando el contador pasa del número menor que se puede representar con los bits del contador al mayor en un conteo descendente. Por ejemplo, en el caso de un contador de 3 bits, el acarreo se activa cuando el contador pasa del 7 al 0 o cuando pasa del 0 al 7.

Aplicar la metodología para diseño de circuitos secuenciales y obtener las ecuaciones de entrada de excitación usando FF-D, FF-JK y FF-T que permitan implementar el diseño de un Contador ascendente/descendente con señal de control, tomando en cuenta el autómata mostrado en la ilustración.



Una vez realizado el diseño funcional y simulado en FALSTAD, realizar en HDL el diseño de un contador genérico como se muestra a continuación.



#### Tabla de estados

| X | Q2 | Q1 | Q0 | D2 | J1 | K1 | TO | Q2N | Q1N | Q0N |
|---|----|----|----|----|----|----|----|-----|-----|-----|
| 0 | 0  | 0  | 0  | 0  | 0  | X  | 0  | 0   | 0   | 0   |
| 0 | 0  | 0  | 1  | 0  | 0  | X  | 0  | 0   | 0   | 1   |
| 0 | 0  | 1  | 0  | 0  | X  | 0  | 0  | 0   | 1   | 0   |
| 0 | 0  | 1  | 1  | 0  | X  | 0  | 0  | 0   | 1   | 1   |
| 0 | 1  | 0  | 0  | 1  | 0  | Χ  | 0  | 1   | 0   | 0   |
| 0 | 1  | 0  | 1  | 1  | 0  | Χ  | 0  | 1   | 0   | 1   |
| 0 | 1  | 1  | 0  | 1  | Χ  | 0  | 0  | 1   | 1   | 0   |
| 0 | 1  | 1  | 1  | 1  | Χ  | 0  | 0  | 1   | 1   | 1   |
| 1 | 0  | 0  | 0  | 0  | 0  | Χ  | 1  | 0   | 0   | 1   |
| 1 | 0  | 0  | 1  | 0  | 1  | Х  | 1  | 0   | 1   | 0   |
| 1 | 0  | 1  | 0  | 0  | Χ  | 0  | 1  | 0   | 1   | 1   |
| 1 | 0  | 1  | 1  | 1  | Χ  | 1  | 1  | 1   | 0   | 0   |
| 1 | 1  | 0  | 0  | 1  | 0  | Χ  | 1  | 1   | 0   | 1   |
| 1 | 1  | 0  | 1  | 1  | 1  | Х  | 1  | 1   | 1   | 0   |
| 1 | 1  | 1  | 0  | 1  | Х  | 0  | 1  | 1   | 1   | 1   |
| 1 | 1  | 1  | 1  | 0  | X  | 1  | 1  | 0   | 0   | 0   |

#### **Ecuaciones**

**D2** 



J1



X Q0



X Q0



DIAGRAMA (FALSTAD)

https://tinyurl.com/yzy7mj72



t = 0 sintervalo tiempo = 5  $\mu$ s

```
library ieee;
USE ieee.std_logic_1164.all;
USE ieee.std_logic_arith.all;
USE ieee.std_logic_unsigned.all;
entity Prac4 is port(
  clr,clk,E,L,UD: in std_logic;
  D: in std_logic_vector(4 downto 0);
  Q: inout std_logic_vector(4 downto 0)
attribute pin_numbers of Prac4: entity is
  "clr:2 E:3 L:4 UD:5 D(4):6 D(3):7 D(2):8 D(1):9 D(0):10 Q(4):18 Q(3):17 Q(2):16 Q(1):15 Q(0):14 ";
end Prac4;
architecture A_Prac4 of Prac4 is
begin
  process(clk,clr)
     variable aux: std_ulogic := '1';
     if(clr='1') then
       Q<=(others=>'0');
     elsif(clk'event and clk='1') then
       if(E='1' and L='1') then --CARGA
          Q<=D;
       elsif(E='0') then
          Q<=Q:
       elsif(E='1' and L='0' and UD='1') then --ASCENDENTE
          Q<=Q+1;
       elsif(E='1' and L='0' and UD='0') then --DESCENDENTE
          Q<=Q-1;
       end if:
     end if:
  end process;
end A_Prac4;
```