

# INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE COMPUTO



# DISEÑO DE SISTEMAS DIGITALES

# PRÁCTICA 6. DETECTOR DE SECUENCIAS CON MODELO DE MEALY

## **PROFESOR:**

Testa Nava Alexis

## Alumno:

Ramírez Cotonieto Luis Fernando

## **GRUPO:**

2CV18

## **FECHA:**

25/Mayo/2021

## Práctica 6. Detector de secuencia con modelo de Mealy



- Aplicar toda la metodología de diseño para circuitos secuenciales y diseñar un circuito que detecte la secuencia  $1 \rightarrow 1 \rightarrow 0 \rightarrow 1$ .
- Observe la máquina de Mealy que se muestra en la ilustración anterior.
- Realizar el diseño por medio de FF de su preferencia que permitan implementar la FSM Mealy anterior en Falstad. Además de realizar un programa en HDL utilizando los tipos de datos enumerados (TYPE) y el diagrama a bloques que se muestra a continuación.



| OPER1 | OPER0 | OPERACIÓN                  |
|-------|-------|----------------------------|
| 0     | 0     | RETENCIÓN                  |
| 0     | 1     | CARGA                      |
| 1     | 0     | CORRIMIENTO A LA IZQUIERDA |
| 1     | 1     | CORRIMIENTO A LA DERECHA   |

Tabla 1 Funcionamiento del registro.

- Los bits de salida (Q6, Q5, ..., Q0) del registro genérico deben colocarse en LEDs para observar el valor que contiene el registro.
- El bloque de la máquina de Mealy y el convertidor de código. La señal de entrada X toma los bits del registro genérico a través del bit Q0.
- El convertidor de código convierte el valor de salida 0 ó 1 de la máquina de estados en un valor de siete bits para mostrar en un display de siete segmentos de ánodo común. En el display se deben mostrar las letras A (Acierto) y E (Error). La letra A, debe mostrarse cuando se detecte la secuencia deseada y la letra E cuando no se haya detectado la secuencia.
- Verificar el correcto funcionamiento del sistema de la siguiente forma:

Cargar un número de siete bits en el registro genérico. El valor de siete bits debe contener la secuencia 1101.

Por ejemplo: 0011010, 1110110, 1011011, etc

- Colocar la operación de corrimiento a la derecha en el registro genérico. Con esta operación empezarán a introducirse los bits de forma serial a la máquina Mealy para que comience a detectar la secuencia.
- Verificar la detección de la secuencia en el display.

#### Tabla de estados:

| ENTRADA | ESTADO PRESENTE | ESTADO FUTURO | SALIDA |  |
|---------|-----------------|---------------|--------|--|
| 0       | Α               | В             | O      |  |
| 1       | Α               | В             | 0      |  |
| 0       | В               | В А           |        |  |
| 1       | В               | С             | 0      |  |
| 0       | С               | D             | 0      |  |
| 1       | С               | С             | 0      |  |
| 0       | D               | Α             | 0      |  |
| 1       | D               | Е             | 1      |  |
| 0       | E               | A             | 0      |  |
| 1 E     |                 | В             | 0      |  |

#### Asignación de estados:

A= 000 B= 001 C=010 D=011 E=100

#### Tablas de verdad de los Flip-Flop a utilizar

| Ø | Q+1 | $\Box$ |  |
|---|-----|--------|--|
| 0 | 0   | 0      |  |
| 0 | 1   | 1      |  |
| 1 | 1 0 |        |  |
| 1 | 1   | 1      |  |

#### Tabla de transición de estados:

| ESTADO PRESENTE |    | ENTRADA | PROXIMO ESTADO |     |     | SALIDA |   |
|-----------------|----|---------|----------------|-----|-----|--------|---|
| Q2              | Q1 | Q0      | X              | Q2+ | Q1+ | Q0+    | Z |
| 0               | 0  | 0       | 0              | 0   | 0   | 0      | 0 |
| 0               | 0  | 0       | 1              | 0   | 0   | 1      | 0 |
| 0               | 0  | 1       | 0              | 0   | 0   | 0      | 0 |
| 0               | 0  | 1       | 1              | 0   | 1   | 0      | 0 |
| 0               | 1  | 0       | 0              | 0   | 1   | 1      | 0 |
| 0               | 1  | 0       | 1              | 0   | 1   | 0      | 0 |
| 0               | 1  | 1       | 0              | 0   | 0   | 0      | 0 |
| 0               | 1  | 1       | 1              | 1   | 0   | 1      | 1 |
| 1               | 0  | 0       | 0              | 0   | 0   | 0      | 0 |
| 1               | 0  | 0       | 1              | 0   | 0   | 1      | 0 |

$$Q2+ = D2$$
  $Q1+=D1$   $Q0+=D0$ 

D2(Q2 Q1 Q0 X) = 
$$\sum m(7) + \sum d(12,13,14,15,10,11)$$

D1(Q2 Q1 Q0 X) = 
$$\sum m(3,4,5)$$

$$DO(Q2 \ Q1 \ Q0 \ X) = \sum m(1,4,7)$$

$$Z(Q2 Q1 Q0 X) = Q2 Q1 Q0 X$$

#### Mapas de Karnaugh:

<u>D2</u> D1





$$D1(Q2 \ Q1 \ Q0 \ X) = Q1 \ Q0' + Q1' \ Q0 \ X$$

$$DO(Q2 \ Q1 \ Q0 \ X) = Q1 \ Q0' \ X + Q1' \ Q0' \ X + Q1 \ Q0 \ X$$

#### Circuito:



https://tinyurl.com/yzavd2zx

### Codigo:

```
library ieee;
use ieee.std_logic_1164.all;
entity Mealy is port (
  clock, clear, x : in std_logic;
  y:out std_logic_vector (6 downto 0)
attribute PIN_NUMBERS of Mealy : entity is (
"clock:1 x:2 clear:13 "&
"y(0):14 y(1):15 y(2):16 y(3):17 y(4):18 y(5):19 y(6):20"
end Mealy;
architecture a_Mealy of Mealy is
signal Qa, Qb: std_logic;
begin
  process ( clock, clear )
     if ( clear = '1' ) then
       Qa <= '0';
       Qb <= '0';
     elsif ( clock'event and clock = '1' ) then
       Qa \leq (Qa and (not Qb)) or ((not Qa) and Qb and x);
```

```
Qb \le (not Qb) and (Qa xor x);
  y \le "1110111" when ( ( Qa and Qb and x ) = '1' ) else
     "1001111";
end architecture;
```