

## INSTITUTO POLITÉCNICO NACIONAL ESCUELA SUPERIOR DE COMPUTO



## DISEÑO DE SISTEMAS DIGITALES

# PRÁCTICA 5. CONTADORES Y SUS APLICACIONES

### **PROFESOR:**

Testa Nava Alexis

#### Alumno:

Ramírez Cotonieto Luis Fernando

#### **GRUPO:**

2CV18

### **FECHA:**

12/Mayo/2021

## Práctica 5. contadores y sus aplicaciones

Aplicar la metodología para diseño de circuitos secuenciales y obtener las ecuaciones usando FF-D y FF-JK que permitan implementar el diseño de un contador que debe mostrar el nombre del alumno. Este nombre debe tener más de 8 letras y menos de 16 letras.

Nombre:

FERNANDO 12345678

Flujo de estados



Tablas de verdad de los Flip-Flop a utilizar

| Q | Q+1 | ٦ | Κ |
|---|-----|---|---|
| 0 | 0   | 0 | Χ |
| 0 | 1   | 1 | Χ |
| 1 | 0   | Χ | 1 |
| 1 | 1   | Χ | 0 |

| Q | Q+1 | D |
|---|-----|---|
| 0 | 0   | 0 |
| 0 | 1   | 1 |
| 1 | 0   | 0 |
| 1 | 1   | 1 |

Código de asignaciones

| Estado | Salida | Secuencial | Gray | One-hot             | Definido por |
|--------|--------|------------|------|---------------------|--------------|
|        |        |            |      |                     | el usuario   |
| Q0     | F      | 0000       | 0000 | 0000000000000000001 | 0000001      |
| Q1     | E      | 0001       | 0001 | 000000000000010     | 1001000      |
| Q2     | R      | 0010       | 0011 | 000000000000100     | 0001000      |
| Q3     | N      | 0011       | 0010 | 00000000001000      | 1111010      |
| Q4     | Α      | 0100       | 0110 | 000000000010000     | 0111000      |
| Q5     | Ν      | 0101       | 0111 | 000000000100000     | 1001111"     |
| Q6     | D      | 0110       | 0101 | 000000001000000     | 0110000      |
| Q7     | 0      | 0111       | 0100 | 000000010000000     | 1000111      |

#### Código VHDL

```
library ieee;
use ieee.std_logic_1164.all;
entity Practica5 NombreFernando is
port( clock, clear, enable: in std_logic;
   display: out std_logic_vector(6 downto 0) );
attribute pin_numbers of Practica5_NombreFernando: entity is
"clock:1 clear:13 enable:2"
& "display(0):15 display(1):16 display(2):17 display(3):18 display(4):19 display(5):20 display(6):21";
--& " display(0):21 display(1):20 display(2):19 display(3):18 display(4):17 display(5):16 display(6):15";
 -display(0):g display(1):f display(2):e display(3):d display(4):c display(5):b display(6):a
end Practica5_NombreFernando;
architecture A Practica5 NombreFernando of Practica5 NombreFernando is
constant Etiqueta0 : std_logic_vector(1 downto 0) := "00";
constant Etiqueta1 : std_logic_vector(1 downto 0) := "01";
constant Etiqueta2 : std_logic_vector(1 downto 0) := "10";
constant Letra_F : std_logic_vector(6 downto 0) := "0000001";
constant Letra_E : std_logic_vector(6 downto 0) := "1001000";
constant Letra_R : std_logic_vector(6 downto 0) := "0001000";
constant Letra_N : std_logic_vector(6 downto 0) := "1111010";
constant Letra_A : std_logic_vector(6 downto 0) := "0111000";
constant Letra_N : std_logic_vector(6 downto 0) := "1001111";
constant Letra_D : std_logic_vector(6 downto 0) := "0110000";
```

```
constant Letra_O : std_logic_vector(6 downto 0) := "1000111";
--Usando un código definido por el usuario el cual es el numero en cod de display 7 seg y es diferente para cada uno por lo que lo
puedo usar asi.
constant Estado0 : std_logic_vector(8 downto 0) := Etiqueta0 & Letra_F; --"000000001";
constant Estado1: std_logic_vector(8 downto 0) := Etiqueta0 & Letra_E; --"001001000";
constant Estado2: std_logic_vector(8 downto 0) := Etiqueta0 & Letra_R; --"000001000";
constant Estado3: std_logic_vector(8 downto 0) := Etiqueta0 & Letra_N; --"001111010";
constant Estado4: std_logic_vector(8 downto 0) := Etiqueta0 & Letra_A; --"000111000";
constant Estado5 : std_logic_vector(8 downto 0) := Etiqueta0 & Letra_N; --"001001111";
constant Estado6: std_logic_vector(8 downto 0) := Etiqueta1 & Letra_D; --"010000001";
constant Estado7: std_logic_vector(8 downto 0) := Etiqueta1 & Letra_O; --"011111000";
--"salida" hace referencia al cambio de estado y la salida que tiene el estado
signal salida: std_logic_vector(8 downto 0);
begin
  process(clock,clear)
    if(clear = '1') then
       salida <= Estado0;
    elsif(clock'event and clock = '1') then
       if(enable = '1') then
         case (salida) is
            when Estado0 => salida <= Estado1;
            when Estado1 => salida <= Estado2;
            when Estado2 => salida <= Estado3:
            when Estado3 => salida <= Estado4;
            when Estado4 => salida <= Estado5:
            when Estado5 => salida <= Estado6;
            when Estado6 => salida <= Estado7;
```

```
when Estado7 => salida <= Estado0;
when others => salida <= Estado0;
end case;
end if;
end if;
end process;
display <= salida(6 downto 0);
end A_Practica5_NombreFernando;
```