

# Tema 5: Procesadores superescalares y VLIW



- Introducción
- Superescalares
- VLIW
- Especulación
- Ejemplos

Dept. Arquitectura de Computadores

Arquitectura de Computadores

Universidad de Málaga

# 5.1Introducción Sistemas con emisión múltiple

- Objetivo:
  - √ Reducir el CPI por debajo de la unidad
- Implicaciones
  - Emitir y completar más de una instrucción por ciclo
  - √ Modificar el pipeline
  - Explotar paralelismo nivel de instrucción (ILP)
    - Más instrucciones independientes se pueden ejecutar en paralelo
- Dos esquemas:
  - ✓ Superescalares
    - La unidad de control determina qué instrucciones se pueden emitir en un ciclo
    - Emisión dinámica: el nº de instrucciones emitidas por ciclo es variable
  - ✓ Very Long Instruction Word (VLIW)
    - El compilador empaqueta las instrucciones que se pueden emitir en un ciclo
    - Emisión estática: el nº de instrucciones emitidas es fijo (n)

Introducción

Superescalares

**VLIW** 

Especulación

Ejemplos

2

### 5.1Introducción

#### Resumen de técnicas

- Segmentación y supersegmentación
- Planificación SW o HW (Tomasulo) en la ejecución de instrucciones
- Superescalares
- VLIW



# 5.2 Superescalares

## Ejemplo

- Características:
  - ✓ Procesador superescalar de factor 2: tiene dos cauces
  - Restricciones:
    - Cauce 1: para instrucciones enteras, carga, almacenamiento o salto
    - Cauce 2: para instrucciones punto flotante
  - Dos instrucciones que cumplan las condiciones se pueden emitir, ejecutar y completar al mismo tiempo.

| Instrucción      | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 |
|------------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| sub r4,r3,r5     | BI | DI | EJ | М  | PE |    |    |    |    |    |    |    |    |    |    |    |    |
| addd f0,f8,f6    | BI | DI | S1 | S2 | S3 | S4 | М  | PE |    |    |    |    |    |    |    |    |    |
| sw 0(r7), r5     |    | BI | DI | EJ | М  | PE |    |    |    |    |    |    |    |    |    |    |    |
| subd f8, f6, f10 |    | BI | DI | S1 | S2 | S3 | S4 | М  | PE |    |    |    |    |    |    |    |    |
| ld f4,0(r2)      |    |    | BI | DI | EJ | М  | PE |    |    |    |    |    |    |    |    |    |    |
| addd f2,f12,f6   |    |    | BI | DI | S1 | S2 | S3 | S4 | М  | PE |    |    |    |    |    |    |    |
| slli r5, r6, #2  |    |    |    | BI | DI | EJ | М  | PE |    |    |    |    |    |    |    |    |    |
| addd f6, f6, f10 |    |    |    | BI | DI | S1 | S2 | S3 | S4 | М  | PE |    |    |    |    |    |    |

# 5.2 Superescalares Ejemplo

- Necesidad de leer dos instrucciones por ck→bus con cache I más ancho
  - ✓ Con la cache de datos no hace falta: las instr. PF no acceden a mem.
- Si no es posible encontrar dos instrucciones para emitir:
  - ✓ Se emite sólo una, y en el otro cauce se pierde un ck
  - ✓ Si tenemos planificación SW el compilador debe reordenar las instrucciones para emparejar instrucciones enteras con instrucciones PF

| Instrucción      | 1  | 2  | 3  | 4  | 5  | 6  | 7        | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 |
|------------------|----|----|----|----|----|----|----------|----|----|----|----|----|----|----|----|----|----|
| sub r4,r3,r5     | BI | DI | EJ | М  | PE |    |          |    |    |    |    |    |    |    |    |    |    |
| addd f0,f8,f6    | BI | DI | S1 | S2 | S3 | S4 | <u>M</u> | PE |    |    |    |    |    |    |    |    |    |
| sw 0(r4), r5     |    | BI | DI | EJ | М  | PE |          |    |    |    |    |    |    |    |    |    |    |
|                  |    | Х  | Х  | Х  | Х  | Х  | Х        | Х  | Х  |    |    |    |    |    |    |    |    |
| slli r5, r6, #2  |    |    | BI | DI | EJ | М  | PE       |    |    |    |    |    |    |    |    |    |    |
| addd f2,f12,f6   |    |    | BI | DI | S1 | S2 | S3       | S4 | М  | PE |    |    |    |    |    |    |    |
| ld f4,0(r2)      |    |    |    | BI | DI | EJ | <u>M</u> | PE |    |    |    |    |    |    |    |    |    |
| addd f6, f6, f10 |    |    |    | BI | DI | S1 | S2       | S3 | S4 | М  | PE |    |    |    |    |    |    |

Introducción Superescalares **VLIW** Especulación **Ejemplos** 

# 5.2 Superescalares

- Ejemplo
- Ventajas de tener un cauce para instr. enteras y otro para PF:
  - ✓ Se simplifica la implementación del HW
  - ✓ No hay riesgo estructural en DI ni en PE ya que usan bancos de reg. distintos
  - ✓ No hay dependencias entre instrucciones enteras y PF SALVO EN:
    - Load/Store en registros PF e instrucciones de copia de registros pf/int (movfp2i y movi2fp)
    - · Para estos casos hay que suponer que el banco de registros PF tiene
      - □ Tres puertos de lectura → elimina la posibilidad de riesgo estructural en DI

| Instrucción      | 1  | 2  | 3         | 4  | 5   | 6          | 7    | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 |
|------------------|----|----|-----------|----|-----|------------|------|----|----|----|----|----|----|----|----|----|----|
| sub r4,r3,r5     | BI | DI | EJ        | М  | PE  |            |      |    |    |    |    |    |    |    |    |    |    |
| addd f0,f8,f6    | BI | DI | S1        | S2 | S3  | S4         | М    | PE |    |    |    |    |    |    |    |    |    |
| sd 0(r4), f8     |    | BI | <u>DI</u> | EJ | М   | PE         |      |    |    |    |    |    |    |    |    |    |    |
| subd f8, f6, f10 |    | BI | <u>DI</u> | S1 | S2  | S3         | S4   | М  | PE |    |    |    |    |    |    |    |    |
| ld f4,0(r2)      |    |    | BI        | DI | EJ  | М          | PE   |    |    |    |    |    |    |    |    |    |    |
| addd f2, f4, f6  |    |    | BI        | DI | ( ) | <b>(</b> ) | 1 S1 | S2 | S3 | S4 | М  | PE |    |    |    |    |    |
| slli r2, r3, #2  |    |    |           | BI | DI  | EJ         | М    | PE |    |    |    |    |    |    |    |    |    |
| addd f6, f6, f12 |    |    |           | BI | £ 3 |            | DI   | S1 | S2 | S3 | S4 | М  | PE |    |    |    |    |

# 5.2 Superescalares

#### Consideraciones

- Inconvenientes
  - Necesitamos cortocircuitos no solo dentro del mismo cauce sino también entre cauces distintos
  - Riesgos estructurales: segmentar unidades funcionales PF y varios puertos de escritura en el banco de registros PF
  - ✓ El retardo del salto (latencia 1ck) afecta no a 1 sino a 3 instrucc.

| Instrucción      | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9         | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 |
|------------------|----|----|----|----|----|----|----|----|-----------|----|----|----|----|----|----|----|----|
| sub r4,r3,r5     | BI | DI | EJ | М  | PE |    |    |    |           |    |    |    |    |    |    |    |    |
| multd f0,f8,f6   | ВІ | DI | P1 | P2 | P3 | P4 | P5 | М  | <u>PE</u> |    |    |    |    |    |    |    |    |
| ld f6, 0(r3)     |    | BI | DI | EJ | М  | PE |    |    |           |    |    |    |    |    |    |    |    |
| subd f8, f8, f10 |    | BI | DI | S1 | S2 | S3 | S4 | М  | <u>PE</u> |    |    |    |    |    |    |    |    |
| lw r4,0(r2)      |    |    | BI | DI | EJ | М  | PE |    |           |    |    |    |    |    |    |    |    |
| addd f2,f12,f8   |    |    | ВІ | DI | S1 | S2 | S3 | S4 | М         | PE |    |    |    |    |    |    |    |
| ld f2, 0(r4)     |    |    |    | BI | DI |    | EJ | М  | <u>PE</u> |    |    |    |    |    |    |    |    |
| addd f6, f6, f10 |    |    |    | BI | DI | S1 | S2 | S3 | S4        | М  | PE |    |    |    |    |    |    |

Introducción Superescalares VLIW Especulación Ejemplos 7

# 5.2 Superescalares Con planificación SW

Desenrollando 5 veces un bucle y planificando para el superescalar





- □12ck / 5elementos = 2.4ck/elemento
  - En segmentado y desenrollando 4 veces obteníamos 3.5ck/elem.
- ☐Rendimiento limitado por la imposibilidad de balancear todas las instrucciones enteras y PF
  - Hay muchas instrucciones enteras sin pareja

|   | Instrucción entera | Instrucción PF  | ck |
|---|--------------------|-----------------|----|
|   | ini: ld f0,0(r1)   |                 | 1  |
|   | ld f6,-8(r1)       |                 | 2  |
| 3 | ld f10,-16(r1)     | addd f4,f0,f2   | 3  |
|   | ld f14,-24(r1)     | addd f8,f6,f2   | 4  |
|   | ld f18,-32(r1)     | addd f12,f10,f2 | 5  |
|   | sd 0(r1),f4        | addd f16,f14,f2 | 6  |
|   | sd -8(r1),f8       | addd f20,f18,f2 | 7  |
|   | sd -16(r1),f12     |                 | 8  |
|   | subi r1,r1,#40     |                 | 9  |
|   | sd 16(r1),f16      |                 | 10 |
|   | bnez rl,ini        |                 | 11 |
|   | sd 8(r1),f20       |                 | 12 |

# 5.2 Superescalares Con planificación HW

Algoritmo de Tomasulo emitiendo dos instrucciones por ck a las ER

|         |            | Estado de las Instrucciones |         |           |           |  |  |  |  |  |
|---------|------------|-----------------------------|---------|-----------|-----------|--|--|--|--|--|
| Instruc | ción       | lt.                         | Emisión | Ejecución | Escritura |  |  |  |  |  |
| ld      | f0, 0(r1)  | 1                           | 1       | 2         | 3         |  |  |  |  |  |
| addd    | f4, f0, f2 | 1                           | 1       | 4-7       | 8         |  |  |  |  |  |
| sd      | 0(r1),f4   | 1                           | 2       | 9         | 10        |  |  |  |  |  |
| subi    | r1, r1, #8 | 1                           | 3       | 4         | 5         |  |  |  |  |  |
| bnez    | r1, ini    | 1                           | 4       | 6         | 7         |  |  |  |  |  |
| ld      | f0, 0(r1)  | 2                           | 5       | 6         | 7         |  |  |  |  |  |
| addd    | f4, f0, f2 | 2                           | 5       | 8-11      | 12        |  |  |  |  |  |
| sd      | 0(r1), f4  | 2                           | 6       | 13        | 14        |  |  |  |  |  |
| subi    | r1, r1, #8 | 2                           | 7       | 8         | 9         |  |  |  |  |  |
| bnez    | r1, ini    | 2                           | 8       | 10        | 11        |  |  |  |  |  |

- Pocas emisiones dobles (sólo una operación PF por iteración)
- Se necesitan 4ck por elemento (no hemos quitado subi ni bnez)

| Introducción Superescalares VLIW Especulación Ejemplos | Introducción | Superescalares | VLIW | Especulación | Ejemplos | 9 |
|--------------------------------------------------------|--------------|----------------|------|--------------|----------|---|
|--------------------------------------------------------|--------------|----------------|------|--------------|----------|---|

# 5.2 Superescalares con Tomasulo Sin limitaciones en el tipo de instrucciones

Se emiten dos instrucciones por ciclo (de cualquier tipo)

|                 |     | Estado d | de las Instruccion | nes       |
|-----------------|-----|----------|--------------------|-----------|
| Instrucción     | lt. | Emisión  | Ejecución          | Escritura |
| ld f0, 0(r1)    | 1   | 1        | 2                  | 3         |
| addd f4, f0, f2 | 1   | 1        | 4-7                | 8         |
| sd 0(r1), f4    | 1   | 2        | 9                  | 10        |
| subi r1, r1, #8 | 1   | 2        | 3                  | 4         |
| bnez r1, ini    | 1   | 3        | 5                  | 6         |
| inst i+1        | 1   | 3        | Х                  | Х         |
| ld f0, 0(r1)    | 2   | 4        | 5                  | 6         |
| addd f4, f0, f2 | 2   | 4        | 7-10               | 11        |
| sd 0(r1),f4     | 2   | 5        | 12                 | 13        |
| subi r1, r1, #8 | 2   | 5        | 6                  | 7         |
| bnez r1, ini    | 2   | 6        | 8                  | 9         |

■ El salto se emite en el ciclo 3. La BTB predice saltar y emites ld en ck 4

| Introducción | Superescalares    | VLIW | Especulación | Ejemplos | 10 |
|--------------|-------------------|------|--------------|----------|----|
|              | Cup 0. 000a.a. 00 |      |              | _,,      | 10 |



- Problema del diseño superescalar: elevado coste HW:
  - ✓ Necesidad de comprobar los CO y operandos de las "n" instr. a ser emitidas
  - Lógica de detenciones y cortocircuitos muy complicada
- Alternativa: VLIW (Very Long Instruction Word)
  - ✓ El compilador empaqueta múltiples operaciones en una única instrucción

#### **VLIW Segmentado** Superescalar IF ID Ex M WB ID Ex M WB IF ID Ex M WB ID Ex M WB ID Ex M М IF WB ID Ex M WB IF ID M WB Ex Ex M IF ID Ex M WB IF ID Ex M WB Ex M WB ■Limitaciones **■**Limitaciones ■Limitaciones · Frecuencia de Emisión. • Resolución de riesgos Empaquetamiento · Paradas de UF (Riesgos) Búsqueda ILP · Compatibilidad de código • Profundidad de las UF Coste HW • Búsqueda de ILP Introducción VLIW Superescalares Especulación Ejemplos

## 5.3 VLIW

### Ejemplo

- Suponemos 2 UF PF, 2 UF memoria y 1 UF entera/salto
  - √ Hasta cinco operaciones por instrucción en el caso mejor
  - ✓ Si cada operación se codifica con 16-32 bits → Instrucciones de 80-160bits
- Desenrollando 7 veces el código ejemplo de la transparencia 8:

| Mem1           | Mem2           | PF1             | PF2             | Int/salto      |
|----------------|----------------|-----------------|-----------------|----------------|
| ld f0,0(r1)    | ld f6,-8(r1)   |                 |                 |                |
| ld f10,-16(r1) | ld f14,-24(r1) |                 |                 |                |
| ld f18,-32(r1) | ld f22,-40(r1) | addd f4,f0,f2   | addd f8,f6,f2   |                |
| ld f26,-48(r1) |                | addd f12,f10,f2 | addd f16,f14,f2 |                |
|                |                | addd f20,f18,f2 | addd f24,f22,f2 |                |
| sd 0(r1),f4    | sd -8(r1),f8   | addd f28,f26,f2 |                 |                |
| sd -16(r1),f12 | sd -24(r1),f16 |                 |                 | subi r1,r1,#56 |
| sd 24(r1),f4   | sd 16(r1),f8   |                 |                 |                |
| sd 8(r1),f4    |                |                 |                 | bnez r1,ini    |

9ck/7ele=1.29ck/elemento 23inst/45huecos=51% de eficiencia





#### 5.3 VLIW

#### Ventajas e inconvenientes

- Ventajas
  - La planificación la realiza el compilador
    - Tiene una visión global del código y la planificación sólo se hace una vez en tiempo de compil.
  - Menos requerimientos hardware
    - Menos lógica en la unidad de control. Más silicio para unidades funcionales de ejecución
    - · Mayor frecuencia de reloj
  - Arquitectura popular para sistemas empotrados (DSP, multimedia)
- Inconvenientes
  - ✓ Tamaño elevado del código por huecos no rellenados
  - ✓ Imposible mantener la compatibilidad binaria si cambias la arquitectura
  - ✓ Difícil encontrar suficiente ILP para mantener ocupadas todas las UFs
  - √ Compilador complicado
    - · Dependencias de datos en memoria irresolubles en tiempo de compilación
    - Problemas con los riesgos de control por la implementación de predicción estática de salto

Introducción Superescalares VLIW Especulación Ejemplos 15

# 5.4 Especulación

- Objetivo:
  - Extraer más paralelismo en presencia de riesgos de control
- Hasta ahora...
  - ✓ La planificación SW se hacía entre instrucciones del mismo bloque básico
  - √ Hemos ampliado el tamaño de los bloques básicos mediante
    - Desenrollamiento de bucles
    - Instrucciones condicionales que transforman las dependencias de control en depend. de datos
- Con especulación...
  - ✓ Vamos a mover instrucciones "a través de los saltos"
  - √ Es decir: planificación de instrucciones entre bloques básicos
  - √ Vamos a ejecutar instrucciones que a lo mejor no deberían ejecutarse
    - No deben modificar la semántica del programa si se ejecutan cuando no deben
    - · No deben provocar excepciones

## 5.4 Especulación Ejemplo

- Función: if (A=0) A=B; else A=A+4;
  - La variable A está almacenado en 0(r3) y la variable B en 0(r2)

```
lw r1,0(r3); Carga A
DETENCION
bnez r1,L1 ; test A
lw r1,0(r2); Cuerpo del if
j L2 ; salta el else
L1: addi r1,r1,#4; el else
L2: sw 0(r3),r1 ; guarda A
```

```
lw r1,0(r3); Carga A
    lw r14,0(r2); Carga espec.
    bnez r1,L1 ; salto
    j L2 ; salta el else
L1: addi r14,r1,#4; el else
L2: sw 0(r3),r14 ; guarda A
```

No hemos modificado la semántica

- ✓ Se ha hecho una carga de B de forma especulativa en r14 (otro reg. nuevo)
  - Si bnez no salta → especulación correcta (efectivamente era necesario cargar B)
  - Si begz salta → especulación incorrecta (no habia que cargar B y de hecho r14 se rescribe)
- ✓ Una instrucción incorrectamente especulada no debe provocar excepciones
  - · Si ni siquiera debería de haberse ejecutado, no podemos permitir que provoque excepciones

Introducción

Superescalares

**VLIW** 

Especulación

Ejemplos

17

# 5.4 Especulación

#### Soluciones: A. Bits venenosos

- Se añade un bit venenoso al CO de cada instrucción y a cada registro
  - ✓ El compilador pone a 1 el bit venenoso de las instrucciones especulativas
  - ✓ Si una instrucción especulativa produce excepción → envenenas reg. destino
  - ✓ Las instrucciones especulativas que leen reg envenenados propagan el veneno al registro en el que escriben
  - Si una instrucción NO especulativa...
    - Escribe un registro envenenado → resetea el bit venenoso del registro a 0 (cura el reg). La instrucción que desencadenó el proceso estaba incorrectamente especulada
    - Lee un reg envenenado → la instrucción especulativa que desencadenó el proceso esta correctamente especulada → hay que atender la excepción retornando el estado del procesador a la situación en que estaba cuando esa instrucción no se habia completado

```
lw r1,0(r3); Carga A
lw* r14,0(r2); Carga espec.
bnez r1,L1 ; salto
j L2 ;salta el else
L1: addi r14,r1,#4; el else
L2: sw 0(r3),r14 ; guarda A
```

- Si lw\* produce excepción→envenena r14
- Si addi se ejecuta → se cura r14
- Si sw lee un r14 envenenado se atiende la excepción de lw\* (y si no, no se atiende).

Introducción

Superescalares

**VLIW** 

Especulación

Ejemplos

δ

## 5.4 Especulación

#### Soluciones: B. Buffer de futuro

- El resultado de una instrucción especulativa...
  - ✓ No se escribe en registro por si acaso está incorrectamente especulada
  - ✓ Por el contrario, se escribe en un buffer de futuro
    - Si la especulación resulta ser correcta → volcado del buffer a los registros
    - Si la especulación resulta ser incorrecta → borras el buffer (como si no la hubieras ejecutado)
- Ejemplo

```
lw r1,0(r3); Carga A
lw+ r1,0(r2); Carga espec.
bnez r1,L1 ; salto
j L2 ; salta el else
L1: addi r1,r1,#4; el else
L2: sw 0(r3),r1 ; guarda A
```

- Ya no necesitamos el renombre con r14
- lw+ realmente no escribe en r1 sino en buffer
- Dependiendo de si el salto es o no efectivo vamos o no a usar la información del buffer
- ✓ Si el salto no es efectivo → especulación correcta → r1=buffer
- ✓ Si el salto es efectivo → especulación incorrecta → borrar el buffer

Introducción Superescalares VLIW Especulación Ejemplos

# 5.4 Especulación

### Soluciones: C. Tomasulo con especulación

- Combina tres conceptos importantes:
  - Si una instrucción especulativa provoca excepción, se atiende cuando estas seguro de que está correctamente especulada (similar a bits venenosos)
  - Una instrucción especulativa escribe en registros/memoria cuando estás seguro de que no está incorrectamente especulada (buffer de futuro)
  - ✓ Planificación dinámica (Algoritmo de Tomasulo)
- Ideas clave
  - √ Las instrucciones se emiten en orden
  - Las instrucciones se ejecutan tan pronto estén sus operandos disponibles, es decir, fuera de orden
  - Las instrucciones se completan (terminan) en orden en la etapa "commit"
    - Cuando una instrucción termina estás seguro de que la anterior ya ha terminado y no va a provocar ninguna excepción.
- Implementado en todos los procesadores superescalares actuales
  - ✓ Del Pentium Pro al Pentium 4, AMD K5-K8, MIPS R10K, 12K, Alpha 21264.

## 5.4.1 Tomasulo con especulación Buffer de reordenamiento

- Diferencia con Tomasulo: se añade un buffer de reordenamiento (BR)
  - ✓ Contiene las instrucciones desde su emisión hasta que terminan
  - ✓ Almacena el registro destino y los resultados de las instrucciones





## 5.4.1 Tomasulo con especulación Etapas en la ejecución

#### Emisión:

- ✓ Si hay ER disponible y un hueco en el BR →
  - Se emite la instrucción y los operandos disponibles (desde reg. o BR) a la ER
  - ${\scriptstyle \bullet}$  Si hay operandos no disponibles, en la ER se apunta al la entrada del BR que generará el dato
  - Se ocupa una entrada del buffer (BR). Detención en caso de no disponer de hueco en ER o BR.

#### Ejecución:

✓ Cuando están disponibles todos los operandos y hay UF libre → Ocupamos la UF (ejecución) y se libera la ER

#### Escritura:

- ✓ Cuando la instrucción termina, se libera UF y el resultado se vuelca al CDB
   Las ER que necesitan el resultado y la entrada del BR que contiene la instr. capturan el resultado
- Graduación (commit):
  - ✓ Cuando la escritura ha terminado y se han graduado las instrucc. previas
  - ✓ Instr. no de salto: escribe en reg. o mem y atiende excepciones en su caso
  - ✓ Instr. de salto con predicción incorrecta:
    - Se vacía el BR y se actualiza la información de predicción de salto

Introducción Superescalares VLIW Especulación Ejemplos 23

# 5.4.2 Ejemplo

Ejemplo: ejecución del siguiente código:

| 1 | ld    | f6, 34(r2)  |
|---|-------|-------------|
| 2 | ld    | f2, 45(r3)  |
| 3 | multd | f0, f2, f4  |
| 4 | subd  | f8, f6, f2  |
| 5 | divd  | f10, f0, f6 |
| 6 | addd  | f6, f8, f2  |

#### Unidades funcionales:

- Un sumador PF. Consume 2ck
- Un multiplicador PF. Consume 3ck
- Un divisor PF: Consume 4ck
- Una unid. entera: Consume 1ck
- Una unid. de mem: Consume 1ck
- ✓ Buffer de reordenación con 10 entradas
- 3 estaciones de reserva asociadas al sumador PF (add1, add2, y add3)
- ✓ 2 estaciones de reserva asociadas al multiplicador/divisor PF (mult1 y mult2)
- 6 estaciones/buffers para gestionar las cargas (ld) (load1 a load6)
- 3 estaciones/buffers para gestionar los almacenamientos (sd) (store1 a store3)
- A las estaciones de reserva también se les llama ventana de instrucciones

# 5.4.2 Ejemplo

 Tabla completa del estado de las instrucciones y ciclo en que se completa cada etapa

|        |             | Estado de las Instrucciones |        |           |           |        |  |  |  |
|--------|-------------|-----------------------------|--------|-----------|-----------|--------|--|--|--|
| Instru | cción       | Búsq.                       | DI/Em. | Ejecución | Escritura | Commit |  |  |  |
| ld     | f6, 34(r2)  | 1                           | 2      | 3         | 4         | 5      |  |  |  |
| ld     | f2, 45(r3)  | 2                           | 3      | 4         | 5         | 6      |  |  |  |
| multd  | f0, f2, f4  | 3                           | 4      | 6-8       | 9         | 10     |  |  |  |
| subd   | f8, f6, f2  | 4                           | 5      | 6-7       | 8         | 11     |  |  |  |
| divd   | f10, f0, f6 | 5                           | 6      | 10-13     | 14        | 15     |  |  |  |
| addd   | f6, f8, f2  | 6                           | 7      | 9-10      | 11        | 16     |  |  |  |

- Se evitan los riesgos WAR y WAW.
  - ✓ WAR por las ER y porque se escribe en registros en orden. WAW igual
- Excepciones precisas

Introducción Superescalares VLIW Especulación Ejemplos 25

#### 5.4.2 Ejemplo SumPF MulPF BI DI Vload Vsum Vm/d Mem DivPF BR Commit 1 addd usa el 2 2 1 resutlado de subd 3 3 2 2 1 aunque no se ha 4 4 3 3 completado 5 5 4 3 2 4 6 5 5 2 6 6 5 3 8 5 3 60 3,4 9 5 10 5 3 4 1 ld f6, 34(r2) 11 5 6 4 2 ld f2, 45(r3)5 12 6 multd f0, f2, f4 5 13 6 subd f8, f6, f2 14 5,6 5 divd f10, f0, f6 15 5 addd 6 f6, f8, f2 16 6 **VLIW** Especulación Introducción Superescalares Ejemplos





















## 5.4.2 Ejemplo Ciclo 14

| Estado de los registros |    |  |  |  |  |
|-------------------------|----|--|--|--|--|
| Campo                   | BR |  |  |  |  |
| F0                      |    |  |  |  |  |
| F2                      |    |  |  |  |  |
| F4                      |    |  |  |  |  |
| F6                      | #6 |  |  |  |  |
| F8                      |    |  |  |  |  |
| F10                     | #5 |  |  |  |  |
| F12                     |    |  |  |  |  |
|                         |    |  |  |  |  |
| F30                     |    |  |  |  |  |

| Estaciones de reserva |         |     |                |                |                |                |         |  |  |
|-----------------------|---------|-----|----------------|----------------|----------------|----------------|---------|--|--|
| Nombre                | Ocupado | Op. | V <sub>j</sub> | V <sub>k</sub> | Q <sub>j</sub> | Q <sub>k</sub> | Destino |  |  |
| Load1                 | no      |     |                |                |                |                |         |  |  |
| Load2                 | no      |     |                |                |                |                |         |  |  |
| Suma1                 | no      |     |                |                |                |                |         |  |  |
| Suma2                 | no      |     |                |                |                |                |         |  |  |
| Suma3                 | no      |     |                |                |                |                |         |  |  |
| Mult1                 | no      |     |                |                |                |                |         |  |  |
| Mult2                 | no      |     |                |                |                |                |         |  |  |

| 1 | ld    | f6,  | 34(r2) |
|---|-------|------|--------|
| 2 | ld    | f2,  | 45(r3) |
| 3 | multd | f0,  | f2, f4 |
| 4 | subd  | f8,  | f6, f2 |
| 5 | divd  | f10, | f0, f6 |
| 6 | addd  | f6,  | f8, f2 |

|    | Buffer de reordenación |                |           |         |         |  |  |  |  |  |  |
|----|------------------------|----------------|-----------|---------|---------|--|--|--|--|--|--|
| ID | Ocup.                  | Instrucc.      | Estado    | Destino | Valor   |  |  |  |  |  |  |
| 1  | no                     |                |           |         |         |  |  |  |  |  |  |
| 2  | no                     |                |           |         |         |  |  |  |  |  |  |
| 3  | no                     |                |           |         |         |  |  |  |  |  |  |
| 4  | no                     |                |           |         |         |  |  |  |  |  |  |
| 5  | si                     | divd f10,f0,f6 | escritura | f10     | #3 ÷ F6 |  |  |  |  |  |  |
| 6  | si                     | addd f6,f8,f2  | escritura | f6      | #4 + F2 |  |  |  |  |  |  |
|    |                        |                |           |         |         |  |  |  |  |  |  |

Introducción

Superescalares

VLIW Especulación

Ejemplos

37

# 5.4.2 Ejemplo

## Conceptos principales

#### Ideas clave

- Los registros/memoria sólo se actualizan cuando se confirma que la instrucción no es especulativa. Mientras se confirma o no, los resultados se guardan en el BR.
- Una instrucción incorrectamente especulada no altera el estado del procesador (reg/mem) ya que se elimina del BR.
- ✓ Las excepciones se tratan si la instrucción se gradúa → una instrucción incorrectamente especulada no provoca excepción → excep. precisas
- Cuando una instr. de salto se gradúa se confirma que instrucciones están correctamente especuladas y cuales no
- ✓ El renombre de registros se hace en las ER y en el BR.
- ✓ El BR se implementa como un buffer circular
- ✓ Una estación de reserva se libera en cuanto comienza la ejecución
- ✓ La UF (sumador, multiplicador,...) se libera cuando acaba la ejecución
- ✓ La entrada del BR se liberan cuando la instrucción se gradúa

Introducción Superescalares VLIW Esp

Especulación Ejemplos

δ

# 5.4.2 Ejemplo

#### Desenrollamiento dinámico de bucles

Suponemos que el multiplicador consume 4 ciclos

| Instrucción   | Búsq. | DI/Em. | Ejecución | Escritura | Commit |
|---------------|-------|--------|-----------|-----------|--------|
| ld f0,0(r1)   | 1     | 2      | 3         | 4         | 5      |
| mult f4,f0,f2 | 2     | 3      | 5-8       | 9         | 10     |
| sd 0(r1),f4   | 3     | 4      | 10        | 11        | 12     |
| subi r1,r1,#8 | 4     | 5      | 6         | 7         | 13     |
| beqz r1,ini   | 5     | 6      | 8         | 9         | 14     |
| ld f0,0(r1)   | 6     | 7      | 8         | 9         | 15     |
| mult f4,f0,f2 | 7     | 8      | 10-14     | 15        | 16     |
| sd 0(r1),f4   | 8     | 9      | 16        | 17        | 18     |
| subi r1,r1,#8 | 9     | 10     | 11        | 12        | 19     |
| beqz r1,ini   | 10    | 11     | 13        | 14        | 20     |

- Después del primer salto las instrucciones en vuelo son especulativas
- Si la predicción de salto falla (ck 9), cancelas todas las instr. siguientes

Introducción Superescalares VLIW Especulación Ejemplos 33

# 5.4.3 Tomasulo con especulación y emisión múltiple de instrucciónes (superescalar x2)

| ck | ВІ  | DI   | Vload      | Vsum | Vm/d         | Mem | SumPF | MulPF | DivPF | BR  | Commit |
|----|-----|------|------------|------|--------------|-----|-------|-------|-------|-----|--------|
| 1  | 1,2 |      |            |      |              |     |       |       |       |     |        |
| 2  | 3,4 | 1,2  | 1,2        |      |              | 1   |       |       |       |     |        |
| 3  | 5,6 | 3,4  |            | 4    | 3            | 2   |       |       |       | 1   |        |
| 4  |     | 5,6  |            | 4,6  | 3,5          |     |       |       |       | 2   | 1      |
| 5  |     |      |            | 6    | 5            |     | 4     | 3     |       |     | 2      |
| 6  |     |      |            | 6    | 5            |     | 4     | 3     |       |     |        |
| 7  |     |      |            | 6    | 5            |     |       | 3     |       | 4   |        |
| 8  |     |      |            |      | 5            |     | 6     |       |       | 3,4 |        |
| 9  |     | 1 10 | d          | f6,  | 34(r2        | )   | 6     |       | 5     |     | 3,4    |
| 10 |     | 2 10 | f          | f2,  | 45(r3        | )   |       |       | 5     | 6   |        |
| 11 |     |      | ultd       |      | f2, f        |     |       |       | 5     | 6   |        |
| 12 |     |      | ubd        |      | f6, f        |     |       |       | 5     | 6   |        |
| 13 |     |      | ivd<br>ddd |      | , f0, f8, f3 |     |       |       |       | 5,6 |        |
| 14 |     | o ao | Jaa        | 10,  | 10, L.       | 4   |       |       |       |     | 5,6    |

- Emisión, decodificación y commit de hasta 2 inst. por ciclo
- Hemos supuesto: suma (2ck), mult (3ck) y div (4ck)

Introducción Superescalares VLIW Especulación

20

Ejemplos

## 5.4.4 Ventajas e inconvenientes

- Ventajas
  - ✓ No hay problemas de dependencias a través de la memoria
  - Se aprovecha de la predicción dinámica de saltos (especulación)
  - ✓ Implementa excepciones precisas
  - No es necesario recompilar un código para la nueva arquitectura (planificación dinámica frente a estática)
- Inconvenientes
  - ✓ Elevada complejidad HW
  - ✓ Aumentar el ancho del CDB cuando aumenta el factor de superescalaridad
  - √ Limitado por el grado de IPC que exhibe el programa en ejecución
- Para el siguiente tema: jerarquía de memoria
  - ✓ Importancia del ancho de banda de memoria (más aún en superescalares)
  - Caches no bloqueantes que siguen buscando datos aunque hayan sufridos fallos de cache en instrucciones previas.

Introducción Superescalares VLIW Especulación Ejemplos 41

## 5.5 Ejemplos

#### Procesadores comerciales superescalares y VLIW

- ✓ Intel
  - Pentium (P55C): Superescalar x2 (µOps) sin planificación dinámica
  - Pentium Pro a Pentium III: Superescalar x3 (µOps) con planificación dinámica. Supersegmentado
  - Pentium 4: Superescalar x3 (μOps) con planificación dinámica. Hipersegementado
  - Itanium e Itanium II: Arquitectura EPIC (VLIW). Arquitectura de 64bits
- ✓ AMD
  - · K5 y K6: Superescalar de grado 4 con planificación dinámica.
  - ⋅ K7 (Athlon y Athlon XP): Superescalar x3 (instrucciones nativas)/ x6 (microOps)
  - K8 (Athlon 64 y Opteron): Superescalar x3 (instrucciones nativas)/ x6 (microOps). 64 bits
- ✓ MIPS
  - R8000, R10000, R12000 (Todos de 64 bits)
- ✓ Digital (DEC)
  - · Alpha 21064, 21164, 21264 (Todos de 64 bits)
- √ Sun
  - SuperSPARC y UltraSPARC I, II y III (Todos de 64 bits)
- ✓ PowerPC
  - +601, 604, 620, G3, G4 y G5 (Todos de 64 bits)

# 5.5 Ejemplos Intel vs AMD. 5<sup>a</sup> Generación

|                      |                           | Pentium       |                  | P. MMX           | AM          | D K5    |
|----------------------|---------------------------|---------------|------------------|------------------|-------------|---------|
| Referencia           | P5, 80501                 | P54C          | P55              | P55C             | Am5x86      | Am5x86  |
| Año                  | '93                       | ·93           |                  | '97              | '95         | '96     |
| Tecnología (µ)       | 0.8                       | 0.6           | 0.35             | 0.35             | 0.6         | 0.35    |
| Frecuencia (MHz)     | 60/75                     | 100/120       | 133/200          | 166/233          | 75/100      | 100/166 |
| Frec. Bus (MHz)      | 50/66                     | 60/66         | 60/66            | 66               | 50/66       | 66      |
| Nº TRTs (mill)       | 3.1                       | 3.2           | 3.3              | 4.5              | 4.3         | 4.3     |
| Nº etapas INT        |                           | 5             |                  | 6                | 5           |         |
| Nº etapas FP         |                           | 8             |                  | 8                |             |         |
| Nº UFs               | 3                         | 3 (2 int, 1pt | f)               | 5 (2i,2MMX,1pf)  | 3(2int,1pf) |         |
| Superescalar         | x2 (co                    | n fuertes r   | estric.)         | x2 (con restric) |             | x4      |
| Cache L1 D (on-chip) | 8K, 2vía                  | as, 32bytes   | s/bloque         | 16K, 4vías,32B/b |             | BK      |
| Cache L1 I (on-chip) | 8K, 2vías, 32bytes/bloque |               | 16K, 4vías,32B/b | 16K              |             |         |
| Cache L2             | Externa, Unificada        |               | Ext. Unific.     | Ext.             | Unific.     |         |
| Introducción         | Superes                   | calares       | VLIW             | Especulaci       | ón E        | jemplos |

# 5.5 Ejemplos Intel 6ª Generación

|                  | P.Pro       | Pent                | ium II     |                     | Pentium III   |          |
|------------------|-------------|---------------------|------------|---------------------|---------------|----------|
| Referencia       | P6          | Klamath             | Deschutes  | Katmai              | Coppermine    | Tualatin |
| Año              | '95         | '97                 | '98        | '99                 | '99           | '01      |
| Tecnología (µ)   | 0.6/0.35    | 0.35                | 0.25       | 0.25                | 0.18          | 0.13     |
| Frecuencia (MHz) | 150/200     | 233/300             | 333/450    | 450/600             | 500/1000      | 1.13/1.4 |
| Frec. Bus (MHz)  | 66          | 66                  | 100        | 100                 | 133           | 133      |
| Nº TRTs (mill)   | 5.5         | 7.5                 | 7.5        | 9.5                 | 28.1          | 44       |
| Nº etapas INT    | 11          | 1                   | 1          | 11                  |               |          |
| Nº etapas FP     | 14          | 1                   | 4          |                     | 14            |          |
| Nº UFs           | 2(2int+2fp) | 7(2int+2f           | p+3MMX)    | 8(2i+2fp+3MMX+1SSE) |               | ISSE)    |
| Superescalar     | x3 (µOps)   | x3 (µ               | iOps)      |                     | x3 (µOps)     |          |
| Cache L1 D       | 8K,2v,32B/b | 16K,4vías           | s,32B/bloq | 16k                 | (,4vías,32B/l | ploq     |
| Cache L1 I       | 8K,2v,32B/b | 16K,4vías,32B/bloq  |            | 16K,4vías,32B/bloq  |               | ploq     |
| Cache L2         | 4v,32B/b    | 512K,4vías,32B/bloq |            | 512K,4vías          | 256K,8vías    | 512K,8v  |
| Introducción     | Superesca   | lares               | VLIW       | Especulac           | ión Ei        | emplos   |

### Intel. 6ª Generación: Económicos y Servidores

|                  | CeleronA                                    | Celeron                    | CeleronA  | P.II Xeon | P.III Xeon  |           |
|------------------|---------------------------------------------|----------------------------|-----------|-----------|-------------|-----------|
| Referencia       | Mendocino                                   | Copperm.                   | Copperm.  | Xeon      | Tanner      | Cascades  |
| Año              | '00                                         | '00                        | '02       | '98       | '99         | '00       |
| Tecnología (µ)   | 0.25                                        | 0.18                       | 0.13      | 0.25      | 0.25        | 0.18      |
| Frecuencia (MHz) | 300/533                                     | 800/1100                   | 1.2/1.4G  | 400/450   | 500/550     | 600/933   |
| Frec. Bus (MHz)  | 66                                          | 100                        | 100       | 100       | 100         | 133       |
| Nº TRTs (mill)   | 19                                          | 19                         | 19        | 7.5       | 9.5         | 28.1      |
| Nº etapas INT    |                                             | 11                         |           | 11        | 1           | 1         |
| Nº etapas FP     |                                             | 14                         |           | 14        | 1-          | 4         |
| № UFs            |                                             | 7(2int+2f                  | o+3MMX)   |           | 8(2i+2fp+3N | IMX+1SSE) |
| Superescalar     |                                             | x3 (µ                      | Ops)      |           | x3 (µ       | Ops)      |
| Cache L1 D       |                                             | 16K,4vías                  | ,32B/bloq |           | 16K,4vías   | ,32B/bloq |
| Cache L1 I       |                                             | 16K,4vías,32B/bloq         |           |           | 16K,4vías   | ,32B/bloq |
| Cache L2         | 128                                         | 128K,4vías,32B/bloq 512K ( |           |           | 0.5,1,2M    | 0.5,1,2M  |
| Introducción     | cción Superescalares VLIW Especulación Ejer |                            |           | emplos 4  |             |           |

# 5.5 Ejemplos

# Intel. 6ª Generación. Arquitectura P6

- La misma microarquitectura desde el Pentium Pro al Pentium III
- Nivel ISA IA-32 (conjunto de instrucciones compatible 80x86)
- Sin embargo el núcleo de la arquitectura es RISC
  - Superescalar con planificación dinámica (Tomasulo con especulación)
- Mecanismo:
  - ✓ Decodificación de las instrucciones IA-32 en µOps RISC de 118bits
  - $\checkmark$  Existen dos decodificadores simples y uno complejo
    - $_{\bullet}$  Dec. Simples para instrucciones IA-32 simples que se traducen en 1  $\mu\text{Op.}$  Control cableado
    - Dec. Complejo para inst. IA-32 mas complejas.
      - $\hfill\Box$  A) Si requiere 4 o menos  $\mu Ops$  se generan de forma cableada a partir del CO
      - $\ \square$  B) Microprogramado si requiere más de 4  $\mu$ Ops (pueden ser varios cientos de  $\mu$ Ops)
  - √ Se pueden decodificar hasta dos inst. simples y una compleja tipo A)
    - Es decir, generar 6 μOps al final de la etapa de decodificación
  - ✓ Si la instr. es compleja tipo B) se generas µOps de 6 en 6.





### Intel. 6ª Generación. Arquitectura P6

- Variantes comerciales
  - ✓ Low End: Celeron. Caches L2 más pequeñas (generalmente on-die)
    - El primer Celeron('98, Covington) no tenía cache L2 y fue un fracaso comercial (y técnico)
  - Mid Range: Pentium X. Caches L2 intermedias (generalmente on-chip)
  - √ High End: Xeon. Caches L2 más grandes (generalmente on-die) y SMP
    - El soporte SMP (Symmetric MultiProcessing): placas dual o quad-pentium
    - · Caches internas (on-chip) a menos frecuencia que el procesador
    - Caches integradas (on-die) a igual frecuencia que el procesador
- Evolución de las instrucciones multimedia
  - ✓ MMX aparece con el P.MMX y se incorpora en el P.II
    - 57 instrucciones para operaciones SIMD con enteros empaquetados en 64bits
  - SSE (Streaming SIMD Extensions) o MMX-2. Incluido en el P.III
    - 70 instrucciones adicionales que permiten operaciones SIMD con dos reales s.precis. en 64bits
  - √ SSE-2. Aparece con el P.4
    - 144 instrucciones más para op. SIMD empaquetadas en 128 bits (enteros, simple y doble prec.)

Introducción Superescalares VLIW Especulación Ejemplos 45

# 5.5 Ejemplos

### Intel. 6ª Generación: Pentium M

- Basado en el Pentium III (Arquitectura P6)
- Se comercializa en el 2003
  - √ Códigos de referencia: Banias (0.13µ) y Dothan (0.09µ)
- Bajo consumo de potencia
  - ✓ El Pentium 4 puede consumir hasta 100W
  - ✓ El Pentium M consume como máximo 31W
    - · Voltaje de alimentación: 0.84V a 600MHz hasta 1.48V a 1.7GHz
- Rango de frecuencias: 600 a 1700MHz
- Transistores:
  - ✓ Banias: 77Millones (incluye L2 de 1M)
    - El Celeron M desactiva 0,5M de L2 → Es un proc. de 0.5M L2, pero tiene 77MTrts
  - ✓ Dothan:144Millones (incluye L2 de 2M)
- Cache L1 de 32K+32K, 8vías, 64Bytes/bloque

| Ejemplos         |           |                            |             |  |  |  |  |
|------------------|-----------|----------------------------|-------------|--|--|--|--|
| MD. 6ª Gener     | ración    |                            |             |  |  |  |  |
|                  | K6        | K6-2                       | K6-III      |  |  |  |  |
| Referencia       | K6        | Chomper                    | Sharptooth  |  |  |  |  |
| Año              | '97       | '98                        | '99         |  |  |  |  |
| Tecnología (µ)   | 0.35/0.25 | 0.25                       | 0.25        |  |  |  |  |
| Frecuencia (MHz) | 166/333   | 266/500                    | 400/600     |  |  |  |  |
| Frec. Bus (MHz)  | 66        | 66/100                     | 100         |  |  |  |  |
| Nº TRTs (mill)   | 8.8       | 9.3                        | 21.3        |  |  |  |  |
| Nº etapas INT    |           | 6                          |             |  |  |  |  |
| Nº etapas FP     |           |                            |             |  |  |  |  |
| Nº UFs           | 8 (2int + | 3MMX + 1fp + 2             | 2 3DNow!)   |  |  |  |  |
| Superescalar     |           | x4 (μOps)                  |             |  |  |  |  |
| Cache L1 D       | 32K,      | 32K, 2vías, 32Bytes/bloque |             |  |  |  |  |
| Cache L1 I       | 32K,      | 32K, 2vías, 32Bytes/bloque |             |  |  |  |  |
| Cache L2         | Ext       | erna                       | 256K, 4vías |  |  |  |  |

VLIW

Especulación

Ejemplos

Introducción

Superescalares

| 5.5 Ejemţ<br>  AMD 7ª ( |                                         | aián                                  |              |             |             |           |  |
|-------------------------|-----------------------------------------|---------------------------------------|--------------|-------------|-------------|-----------|--|
|                         |                                         |                                       |              | A -1 -1     | VD          |           |  |
| D. f                    |                                         | Athlon                                | Dalamina     |             | on XP       | Dantan    |  |
| Referencia              | Argon                                   | Thunderbird                           | Palomino     | I noroughi  | ored A y B  | Barton    |  |
| Año                     | '99                                     | '00                                   | '01          | '02         | '02         | '03       |  |
| Tecnología (µ)          | 0.25                                    | 0.25                                  | 0.18         | 0.          | 13          | 0.13      |  |
| Frecuencia (GHz)        | 0.5/1                                   | 0.65/1.4                              | 1.33/1.7     | 1.33/1.8    | 2/2.4       | 2.2/2.833 |  |
| Frec. Bus (MHz)         | 200                                     | 200/266                               | 266          | 266         | 266/333     | 333       |  |
| Nº TRTs (mill)          | 22                                      | 37                                    | 37.5         | 37.2        | 37.6        | 53.9      |  |
| Nº etapas INT           |                                         | 10                                    |              | 1           | 0           | •         |  |
| Nº etapas FP            |                                         | 15                                    |              | 1           | 5           |           |  |
| Nº UFs                  | 9(3i,1f,2MN                             | /IX,2-3D,1En)                         | 9(3int,1fp,2 | MMX,2-3DN   | low!,1Enha  | nced3DNow |  |
| Superescalar            | x3 (nativa                              | s)/x6(µOps)                           |              | x3 (nativas | s)/x6(µOps) |           |  |
| Cache L1 D              | 64K,2vía                                | s,32B/bloq                            |              | 64K,2vías   | s,32B/bloq  |           |  |
| Cache L1 I              | 64K,2vía                                | 64K,2vías,32B/bloq 64K,2vías,32B/bloq |              |             |             |           |  |
| Cache L2                | 512K,2vías 256K,16vías 256K,16vías 512K |                                       |              |             |             |           |  |

# AMD 7ª Generación

#### Cuidado con los nombres comerciales del Athlon XP

| Nombre<br>Comercial | Frecuencia<br>Real (MHz) | Frecuencia<br>de bus (MHz) | Nombre<br>Comercial | Frecuencia<br>Real (MHz) | Frecuencia del<br>de bus (MHz) |
|---------------------|--------------------------|----------------------------|---------------------|--------------------------|--------------------------------|
| XP 1500+            | 1333                     | 2x133                      | XP 2400+            | 2000                     | 2x133                          |
| XP 1600+            | 1400                     | 2x133                      | XP 2600+            | 2133                     | 2x133                          |
| XP 1700+            | 1466                     | 2x133                      | XP 2700+            | 2166                     | 2x166                          |
| XP 1800+            | 1533                     | 2x133                      | XP 2800+            | 2250                     | 2x166                          |
| XP 1900+            | 1600                     | 2x133                      | XP 3000+            | 2416                     | 2x166                          |
| XP 2000+            | 1666                     | 2x133                      | XP 3200+            | 2500                     | 2x166                          |
| XP 2100+            | 1733                     | 2x133                      | XP 2400+            | 2666                     | 2x166                          |
| XP 2200+            | 1800                     | 2x133                      | XP 3600+            | 2833                     | 2x166                          |

#### Versiones económicas:

- ✓ Duron (Spitfire): '00; 0.18µ; 0.6/1GHz; 200MHz (bus); 25MTrts; 64K L2 Reduce el tamaño de la cache L2, pero sigue siendo de 16 vías.
- ✓ Duron (Morgan): '01; 0.18µ; 0.95/1.3GHz; 200MHz (bus); 25.2MTrts; 64K L2 Incluye el controlador de memoria, de gráficos y de sonido

Introducción Superescalares VLIW Especulación Ejemplos 53

# 5.5 Ejemplos

# AMD 7ª Generación: Arquitectura Athlon

- Microarquitectura K7 igual para el Athlon y el Athlon XP
- Conjunto de instrucciones ISA IA-32 con arquitectura RISC
  - ✓ Superescalar con planificación dinámica (Tomasulo con especulación)
- Conversión CISC a RISC
  - ✓ Se pueden decodificar hasta 3 instrucciones nativas IA-32 en paralelo
  - ✓ Cada una puede generar hasta 3 µOps RISC→ Total hasta 9 µOps por ck
  - ✓ Dos tipos de instrucciones
    - Simples: se decodifican por control cableado en el "DirectPath"
    - Complejas: se decodifican por control microprogramado en el "VectroPath"
- Superescalaridad y segmentación
  - √ Tres cauces enteros de 10 etapas
  - √ Tres cauces flotantes de 15 etapas
  - Superescalaridad de factor 6 (a nivel de μOps)



#### 5.5 Ejemplos Intel 7<sup>a</sup> Generación Pentium 4 Pentium 4 Celeron Pentium 4 Xeon y MP Willamette Northwood Willamette Northwood Prestonia Gallatin Referencia Año '00 '01 '02 02 '02 62 0.13 0.18 0'13 0'13 Tecnología (µ) 0.18 0'13 Frecuencia (MHz) 2/3.2 1.7/1.8 2/2.8 1.8/2.8 2/2.8 1.3/2 Frec. Bus (MHz) 400/533 400 400 533 400 400 Nº TRTs (mill) 42 55 42 55 55 108 Nº etapas 20 Superescalar хЗ Cache L1 I + D 12KμOps, 8vías, 6 μOps/bloq.(traza) + 8KB,4vías,64Bytes/bloq. Cache L2 (on-die) 256K,8vías,64B/blog 128K,4vías,64B/blog 256K,8vías,64B/blog Cache L3 Externa Externa 1M,8vías 2M,8vías Introducción **VLIW Ejemplos** Superescalares Especulación







# Intel 7ª Generación: Arquitectura Pentium 4

- Buffer de reordenación de 126 entradas
  - √ 3 veces más que la arquitectura P6 → mantiene 126 instr. "en vuelo"
- Importancia del predictor de salto (Condición conocida en etapa 18)
  - ✓ BTB de 4096 entradas (8 veces más que el P6). Predictor híbrido
  - Cóste del fallo de predicción de 20 a más de 31ck (depende de L1 traza)
  - ✓ Acierto alrededor del 25%.
- Puntos fuertes
  - √ Operaciones aritméticas enteras en 0.5ck
  - ✓ Bus local de 64bits (8bytes) a 400 o 533MHz → 3.2GBs o 4.2GBs
  - SMT (Symmetric MutiThreading). Emula dos procesadores lógicos
- Puntos débiles
  - ✓ Conjunto de instrucciones IA-32
  - ✓ Arq. desbalanceada: poca superescalaridad y demasiada segmentación
  - ✓ Caches (L1 y L2) pequeñas









#### 5.5 Ejemplos Intel-HP Itanium • Ejemplos de ejecución con y sin riesgos estructurales: Dispersed Bundle F0 F1 [B0]B1]B2 M I B M I B Dispersed Instructions stream from I-cache M0 M1 F0 F1 B0 B1 B2 [I0] I1 Source: "Itanium™ Processor Microarchitecture Reference", Intel, August 2000 Introducción **VLIW Ejemplos** Superescalares Especulación



#### Intel-HP Itanium

- Predicción de salto:
  - ✓ Predictor en dos niveles con BHT (2,2) de 512 entradas
    - · Penalización de 6ck por fallo en predicción
  - ✓ BTB (aquí BTAC: Branch Target Address Cache) de 64 entradas
  - ✓ Pila de direcciones de retorno de subrutina
- Puede ejecutar código IA-32 pero más lento (traducción HW a bundles)



# 5.5 Ejemplos

#### Intel-HP Itanium

#### Modelos

| Nombre     | Código        | F(GHz) | Tecn.(µ) | MaxPot | Volt | L1(KB)    | L2(KB)  | L3     | F.Bus  |
|------------|---------------|--------|----------|--------|------|-----------|---------|--------|--------|
| Itanium    | Merced        | 0.8    | 180      |        |      | 16+16,2ck | 96,12ck | ext.   | 266MHz |
| Itanium II | McKinley      | 1      | 180      | 130W   | 1.5V | 16+16,1ck | 256,5ck | 3M,11c | 400MHz |
| Itanium II | Madison       | 1.5    | 130      | 130W   | 1.3V | 16+16,1ck | 256,5ck | 6M     | 400MHz |
| ItaniumII  | Deerfield(LV) | 1      | 130      | 62W    | 1.1V | 16+16,1ck | 256,5ck | 1,5M   | 400MHz |

- ✓ Itanium: Bus de 64bits(2.1GBs); ItaniumII: Bus de 128bits (6.4GBs)
- ✓ Itanium II con L3 de 3MB tiene 221 millones de transistores. 6MB→410MTrts
- Detalles de la cache del Itanium II
  - ✓ L1I: 64Bytes/bloque, 4vías, reemplazo LRU
  - ✓ L1D: 64Bytes/bloque, 4vías, reemplazo NRU. Write Through. 4puertos (2l,2e)
  - ✓ L2: 128Bytes/bloque, 8vías, reemplazo NRU. Write Back
  - L3: 128Bytes/bloque, 12vías, reemplazo NRU. Escritura Write Back

### Intel roadmap (no oficial)

- Pentium 5: Prescott y Nocona (3.4GHz inicialmente)
  - √ De 32 bits. Con bus de direcciones de 40 bits.
  - V Número de threads: 2 (dos procesadores lógicos)
  - √ Cache L1 Datos 16K, L1 Inst 16 KmicroOps (de traza). Cache L2: 1MByte
  - ✓ Banco de registros: 256 int, 128 fp.
- Pentium 6: Potomac, Jayhawk y Yamhill (4GHz inicialmente)
  - √ De 32 bits. Con bus de direcciones de 48 bits.
  - Número de threads: 4 (cuatro procesadores lógicos)
  - √ Cache L1 Datos 32K, L1 Inst 16 KmicroOps (de traza). Cache L2: 1MByte
  - √ Banco de registros: 256 int, 128 fp.
- Pentium 7: Tejas
- Pentium 8: Nehalem
  - √ 0.65micras, mas de 100 MTrts y bus de memoria de 1.2GHz.

Introducción Superescalares VLIW Especulación Ejemplos 69

# 5.5 Ejemplos

### AMD 8<sup>a</sup> Generación: K8

K8: Athlon64 (MidRange), Athlon64 FX(Gaming), Opteron (High End)

|                |            | Athlon 64 |           | Opteron UP, DP y MP |      |      |  |
|----------------|------------|-----------|-----------|---------------------|------|------|--|
| Referencia     | Clawhammer | Paris     | San Diego | Sledgehammer        |      |      |  |
| Año            | '03        | '03       | '04       | '03                 | '03  | '03  |  |
| Tecnología (μ) | 0.13       | 0.13      | 0.09      | 0.13                | 0.13 | 0.13 |  |
| SMP            |            | 1         |           | 1                   | 2    | 4/8  |  |
| Cache L2 MB    | 1          | 0.256     | 1         | 1                   | 1    | 1    |  |

- Opteron a 90nm con códigos Venus (UP), Troy (DP) y Athens (MP)
- Frecuencia: de 1.4 a 2.2GHz en 130nm y más de 3GHz en 90nm
- Transistores: París (67 MTrts), Clawhammer (106MTrts)
- Procesador de 64 bits
  - ✓ Nuevo conjunto de instrucciones x86-64 o AA-64
  - Regitros, UF enteras y direcciones de 64 bits



### AMD 8<sup>a</sup> Generación: K8

- Mantiene la compatibilidad con IA-32. Varios modos de trabajo:
  - ✓ Modo extenso de 64bits
    - Direcciones virtuales de 64 bits. Puntero de instrucciones de 64 bits
    - Registros extendidos de 64 bits y registros MMX de 128 bits (los 8 del K7 más 8 adicionales)
  - Modo extenso de compatibilidad con 32 bits
    - Sin necesidad de recompilar puede ejecutar códigos IA-32 bajo un S.O. de 64 bits en modo ext.
    - Renunciando a las nuevas prestaciones: espacio virtual de 4GB y operandos de 16 o 32 bits
  - ✓ Modo tradicional de 32 bits: plena compatibilidad x86 a 32 bits
- Microarquitectura similar al K7
  - ✓ Superescalar x6 (µOps). Tomasulo con las mismas entradas en el B. Reord.
  - Segmentación 2 etapas más profunda: 12 etapas int y 17 etapas fp
- Caches
  - ✓ L1 64K+64K, 2vías, 64bytes/bloque
  - ✓ L2 unificada, 256K o 1M. 16 vías, 64 bytes/bloque

#### AMD 8<sup>a</sup> Generación: K8

- Predicción de salto
  - ✓ BHT de 16K entradas con contadores saturados de 2 bits
  - √ BTB de 2K entradas
  - RSB (buffer de direcciones de retorno de subrutina) de 12 entradas
- Soporte multimedia compatible SSE2 (P4)
- Bus local HyperTransport (<u>www.hypertransport.org</u>)
  - ✓ Consorcio de especificación para buses de altas prestaciones (nVidia participa)
  - √ Voltaje reducido de 1.2V y multiplicador x2 sobre la frecuencia del bus
  - Protocolo basado en paquetes y full-dúplex
  - ✓ Anchura de 2,3,8,16 y 32 bits. Frecuencias de 2x200, 2x400 y 2x800MHz
  - ✓ En el K8: 16bits y 2x800MHz → 3.2GBs (6.4GBs en los dos sentidos)
- Soporte Multiprocesamiento Simétrico en el Opteron (SMP)
  - ✓ Implementa una arquitectura NUMA (Non-Uniform Memory Architecture)
    - · Los accesos a memoria local son más rápidos que los acceso a memoria remota



# Bibliografía

- J.L HENNESSY, D. PATTERSON. Computer Architecture: a quantitative approach. Ed. Morgan Kaufman, 3ed. 2003
  - ✓ Superescalares y especulación: Capítulo 3.
  - ✓ Desenrollamiento y VLIW: Capítulo 4.
- MANUEL UJALDÓN MARTÍNEZ. Arquitectura del PC. Volumen I: Microprocesadores. Ed. Ciencia III S.L. 2003
  - ✓ Ejemplos de procesadores de Intel y AMD: Capítulos 4 al 7.
- Direcciones WEB para los ejemplos de procesadores
  - √ <u>www.intel.com</u>, <u>www.amd.com</u>
  - √ <u>www.sandpile.org</u>, <u>www.arstechnica.com</u>,
  - www.chip-architect.com, www.tomshardware.com