

# Tema 4: Técnicas avanzadas de segmentación



- Introducción
- Planificación estática
- Planificación dinámica
- Predicción de saltos
- Ejemplos de predictores

Dept. Arquitectura de Computadores

Arquitectura de Computadores

Universidad de Málaga

# 4.1 Introducción

- Estudio de técnicas avanzadas para mejorar el rendimiento
- Técnicas:
  - ✓ Planificación
  - ✓ Predicción
- Planificación para reducir nº de detenciones debido a depen. entre instr.
  - ✓ Planificación software estática: desenrollamiento de bucles
  - ✓ Planificación hardware dinámica: algoritmo de Tomasulo
- Predicción hardware dinámica para reducir detenciones por saltos
  - √ Buffer de predicción de salto
  - ✓ Buffer de destino de salto

# 4.1 Introducción

- Segmentación:
  - Mejora el rendimiento del procesador solapando la ejecución de varias instrucciones
  - CPI = CPI<sub>ideal</sub> + det. estructurales + det RAW + det WAR + det. WAW + det. control
- CPI<sub>ideal</sub> mide el máximo rendimiento alcanzable por la implementación (=1)
- Hasta ahora: las técnicas básicas para reducir riesgos son:
  - Estructurales: replicación o segmentación de las unidades funcionales de ejecución
  - RAW: adelantamientos y planificación SW
  - √ WAR: no se dan por ahora
  - WAW: son poco frecuentes y de resolución sencilla
  - Control: salto retardado o predicción estática de salto
- Desde ahora: ILP: Instruction Level Parallelism
  - Paralelismo potencial entre las instrucciones de un programa
  - La implementación debe explotar al máximo el ILP
- Objetivo del tema:
  - Técnicas avanzadas (estáticas y dinámicas) para reducir el CPI de un procesador segmentado explotando el ILP

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos

# 4.1 Introducción

# Comparación planificación SW - HW

- Planificación SW (estática)
  - √ El compilador planifica: salto retardado, desenrollamiento, etc
    - · Se rellenan los huecos de latencia en tiempo de compilación
  - √ Ventajas:
    - · El HW es simple y no hace falta control de detenciones.
    - · El compilador tiene una visión global del código y reordena sólo en tiempo de compilación
  - Inconvenientes:
    - · Problemas con las dependencias no conocidas en tiempo de compilación (datos en memoria)
    - · Necesidad de un buen compilador. Necesidad de recompilar si cambia la arquitectura.
- Planificación HW (dinámica)
  - ✓ El HW planifica (reordena) las instrucciones en tiempo de compilación.
  - √ Ventajas
    - · Compilador simple
    - · Mejora el rendimiento en ejecución de códigos compilados para otras arquitecturas compatibles
  - ✓ Inconvenientes
    - · HW de control complejo y caro.

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos

2

# 4.1 Introducción

# Comparación planificación SW - HW

- Ejemplo
  - √ i486: procesador segmentado básico
  - ✓ Pentium: procesador superescalar (factor 2) con planificación estática

    · Para emitir dos inst./ck una debe ir al cauce U (int. compleja) y otra al V (int. simple)
  - ✓ Pentium Pro: procesador superescalar (factor 3) con planificación dinámica
- Supongamos un ejecutable binario compilado para el 486
  - √ Si se ejecuta sin recompilar en el Pentium
    - · Las instrucciones no se reodenaron pensando en poner una instr. U seguida de otra V
    - · No se gana rendimiento a no ser que recompilemos el código
  - √ Si se ejecuta sin recompilar en el Pentium Pro
    - · La unidad de control reordena las instrucciones en tiempo de compilación
    - · Mejora el tiempo de ejecución aunque no recompilemos el código

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos

# 4.2 Planificación estática: Desenrollamiento de lazos

- Técnica de planificación software realizada por el compilador
- Objetivo: reducir el número de detenciones por riesgos de control
- Ejemplo: lazo con iteraciones independientes
  - No existen dependencias verdaderas entre iteraciones
  - ✓ Las iteraciones se pueden ejecutar en cualquier orden (lazo paralelo)

```
double x[1000] inicio: ld f0, 0(r1); f0=elemento vector addd f4, f0, f2; f2 contiene s for (i=1;i<=1000;i++) sd 0(r1), f4; almacena resultado x[i] = x[i] + s; subi r1, r1, #8; decrementa el; puntero (8bytes) bnez r1, inicio; salta si r1\neq0
```

El vector x se almacena en memoria en las posiciones 0-7999 r1 apunta inicialmente a la posición 7992 (última componente x[1000])

# 4.2 Desenrollamiento de lazos Procesador segmentado usado en ejemplos

- Procesador carga/almacenamiento segmentado
- Saltos tienen latencia de un ciclo
  - ✓ Resuelto mediante salto retardado con un hueco de relleno
- Unidades funcionales PF segmentadas
  - ✓ Adelantamientos entre UFs PF

| Ins produce resultado | Ins utiliza resultado | Latencia (ciclos) |
|-----------------------|-----------------------|-------------------|
| Aritmética PF         | Aritmética PF         | 3                 |
| Aritmética PF         | Almacenamiento PF     | 2                 |
| Carga PF              | Aritmética PF         | 1                 |
| Carga PF              | Almacenamiento PF     | 0                 |
| Aritmética entera     | Salto condicional     | 1                 |

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos

# 4.2.1 Desenrollamiento de lazos Ejemplo

a) Ejecución sin planificación

b) Con planificación y salto retardado

f0, 0(r1) inicio: ld detención addd f4, f0, f2 detención detención 0(r1), f4 sd subi r1, r1, #8 detención bnez r1, inicio detención (hueco) inicio: Id f0, 0(r1)
subi r1, r1, #8
addd f4, f0, f2
detención; 2ck de latencia al sd
bnez r1, inicio; la instrucción sd
sd 8(r1), f4; ocupa el hueco de
retardo

sd y subi dependen
por r1 pero el comp.
resuelve el desorden

sumando 8 en sd

- •Sin planificación se necesitan 10 ciclos por iteración
- •Con salto retardado, se necesitan 6 ciclos
- •La gestión del lazo requiere 3 (2) ciclos por iteración

# 4.2.1 Desenrollamiento de lazos Ejemplo

- Desenrollamiento de 2 iteraciones
  - ✓ Repetir 2 veces el cuerpo del bucle
  - √ Modificar primer salto

| inicio: | ld   | f0, 0(r1)    |
|---------|------|--------------|
|         | addd | f4, f0, f2   |
|         | sd   | 0(r1), f4    |
|         | subi | r1, r1, #8 🦴 |
|         | beqz | r1, final 🗲  |
|         | nop  |              |
|         | ld   | f0, 0(r1)    |
|         | addd | f4, f0, f2   |
|         | sd   | 0(r1), f4    |
|         | subi | r1, r1, #8   |
|         | bnez | r1, inicio   |
| final:  |      |              |

- Por ahora no hemos ganado nada
- Pero da pie a posibles mejoras:
  - ✓El primer salto no es necesario si el nº de iteraciones es par
  - √ Al quitar el salto eliminas riesgos de control y aumenta el tamaño del bloque básico
  - ✓ Eliminar el primer subi
    - ✓ cambiando el desplazamiento del ld y sd siguientes (-8 en vez de 0)
    - ✓ restando 16 en vez de 8 en el segundo subi
  - ✓ Rellenar hueco de retardo

Introducción

Planificación SW Planificación HW Predicción Salto Ejemplos

# 4.2.1 Desenrollamiento de lazos Ejemplo

- Desenrollamiento 2 iteraciones
  - ✓ Suponiendo un número de iteraciones par
  - ✓ Eliminando primer subi y ocupando hueco retardo salto

inicio: ld f0, 0(r1)addd f4, f0, f2 sd 0(r1), f4ld f6, -8(r1) f8, f6, f2 addd r1, r1, #16 subi r1, inicio bnez 8(r1), **f8** sd final:

- Hemos ganado algo pero
  - √Tenemos RAW entre Id-addd, addd-sd y subi-bnez
  - ✓ Antidependencias y dependencias de salida entre instrucciones que provienen de las dos iteraciones
  - √Total:8ck+5stall=13ck → 6.5ck por elemento de x[]
- Soluciones:
  - ✓ Planificar para evitar los RAW
  - ✓ Eliminar las dependencias falsas (antidependencias y dependencias de salida)
    - √ renombre de registros
    - ✓ utilizar distintos registros para ld y addd en cada iteración desenrollada
  - ✓OJO: sd y ld se pueden cambiar de orden sólo si no acceden a la misma posición de memoria

# 4.2.1 Desenrollamiento de lazos Ejemplo

- Desenrollamiento 2 iteraciones
  - ✓ Suponiendo un número de iteraciones par
  - √ Planificación y renombre

| inicio: | ld   | f0, 0(r1)   |
|---------|------|-------------|
|         | ld   | f6, -8(r1)  |
|         | addd | f4, f0, f2  |
|         | addd | f8, f6, f2  |
|         | subi | r1, r1, #16 |
|         | sd   | 16(r1), f4  |
|         | bnez | r1, inicio  |
|         | sd   | 8(r1), f8   |
| final:  |      |             |

### ☑ Ventajas:

- Eliminadas todas las detenciones Id-addd
- Total: 8ck para dos elementos
- Es decir: 4ck por elemento

### ☑ Inconvenientes

Se necesitan más registros

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 11

# 4.2.1 Desenrollamiento de lazos Ejemplo

Desenrollamiento de 4 iteraciones

| inicio: | ld   | f0, 0(r1)    |
|---------|------|--------------|
|         | ld   | f6, -8(r1)   |
|         | ld   | f10, -16(r1) |
|         | ld   | f14, -24(r1) |
|         | addd | f4, f0, f2   |
|         | addd | f8, f6, f2   |
|         | addd | f12, f10, f2 |
|         | addd | f16, f14, f2 |
|         | sd   | 0(r1), f4    |
|         | sd   | -8(r1), f8   |
|         | subi | r1, r1, # 32 |
|         | sd   | 16(r1), f12  |
|         | bnez | r1, inicio   |
|         | sd   | 8(r1), f16   |

Número de iteraciones múltiplo de 4

- Se han eliminados 3 saltos y 3 subi
- Eliminadas todas las detenciones
- Total: 14 ciclos para 4 elementos
- Es decir: 3.5 ciclos por elemento
- ✓ Se necesita mayor número de registros

# 4.2.2 Desenrollamiento de lazos

### Conclusiones

- En programas reales
  - √ Para un lazo genérico de n iteraciones y desenrollamiento k veces →
    implementar dos lazos consecutivos
  - 1. El lazo original con las primeras *n mod k* iteraciones
  - 2. El lazo desenrollado con índice contador n/k



- Características
  - ✓ Lo planifica el compilador en las primeras etapas del proceso de compilac.
  - Crea un bloque básico de mayor tamaño que el cuerpo del lazo original, lo que permite obtener mayor beneficio de la planificación.
  - Mejora el rendimiento pero incrementa el tamaño del código
  - Técnica aplicable a procesadores con emisión múltiple.

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 13

# 4.3 Planificación dinámica de instrucciones Concepto

 En DLX, si una instrucción se detiene por un riesgo RAW, las siguientes instrucciones se detienen también.



 Mejora: permitir que subf entre en el cauce y comience su fase de ejecución, ya que sus operandos están disponibles (no depende)



 Si una instrucción no puede avanzar se detiene, pero deja fluir las siguientes. La inst. subf comienza su etapa EJ antes que addf

# 4.3 Planificación dinámica de instrucciones

- Las instrucciones se buscan y decodifican en orden, pero pueden comenzar su fase de ejecución fuera de orden.
- Las instrucciones se ejecutan cuando tienen sus operandos disponibles (aunque no respeten el orden del programa)
  - Sus operandos están disponibles porque la instrucción no depende de las que aun están ejecutándose
- Necesario desacoplar la decodificación y la lectura de operandos.
- La etapa de decodificación (DI) se divide en dos:
  - Emisión (issue): decodificar, comprobar riesgos estructurales.
  - ②Lectura de operandos: lee cada operando cuando esté disponible. Espera en esta etapa mientras exista riesgo RAW.

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 15

# 4.3 Planificación dinámica de instrucciones

- Problemas:
  - ✓ Aparición de nuevos riesgos:
    - $\cdot$  Antes: ejecución en orden: sólo riesgos RAW y también WAW con instr. multiciclo
    - $\cdot$  Ahora: ejecución fuera de orden: más riesgos WAW y WAR



- Si subd se ejecuta y escribe en f8 antes de que addd lea el operando f8, se produce un error → hay que detener la escritura en registro f8 (etapa PE) hasta que instrucciones previas lo hayan leído.
- Si fuese subd f0, f8, f14 → WAW
- ✓ Interrupciones imprecisas: dificultad para mantener las interrupciones precisas en una ejecución fuera de orden.
- Ejemplos de planificación dinámica:
  - ✓ Macador (Scoreboard). Anticuado. No lo vamos a estudiar.
  - Algoritmo de Tomasulo

# 4.3.1 Algoritmo de Tomasulo

- Origen: en el *IBM 360/91* (1967) con el objetivo de aumentar el rendimiento de las operaciones punto flotante.
- Cada instrucción se decodifica y se aloja en una estación de reserva, ER, donde permanece hasta que
  - √ disponga de sus operandos y
  - ✓ su UF correspondiente esté libre.



# 4.3.1 Algoritmo de Tomasulo

- Los riesgos RAW se evitan ejecutando una instrucción sólo cuando sus operandos están disponibles.
- Para evitar riesgos WAR y WAW, se hace un renombre dinámico de registros relacionando el registro destino de cada instrucción con la estación de reserva que aloja esa instrucción.
- Una estación de reserva almacena los operandos que estén disponibles (se copian desde el banco de registros) y el código de operación.
- Si algún operando no está disponible, la estación de reserva almacena el nombre de la estación de reserva que aloja la instrucción que produce ese operando.

Renombre de registros → elimina riesgos WAR y WAW.





# 4.3.1 Algoritmo de Tomasulo

- Características del Algoritmo de Tomasulo:
  - ✓ Renombre dinámico de registros a través de las estaciones de reserva
  - ✓ Bus de datos común (CDB): permite a las estaciones de reserva que esperan un operando la carga simultánea del mismo.
    - · Las instrucciones pendientes de un operando identifican la estación de reserva que contiene la instrucción que va a producir el operando
    - · Los registros pendientes de recibir un operando también identifican la estación de reserva que contiene la instrucción que va a producir el operando
    - Cuando la instrucción se completa y se produce el operando esperado, éste se radia a todas las ER que lo necesitan y al registro destino.
    - Cuando hay sucesivas instrucciones que tienen idéntico registro destino, éste sólo identifica a la estación de reserva que contiene la última de estas instrucciones: Sólo la última de estas instrucciones es la que actualiza el registro.
  - Las ER obtienen cada operando cuando está disponible: desde el banco de registros o desde el CDB
  - Detección de riesgos y control de la ejecución distribuido (desde las estaciones de reserva).

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 21

# 4.3.1 Algoritmo de Tomasulo

- Contenido de las ER:
  - Instrucciones emitidas que esperan ejecución.
  - Operandos para esas instrucciones (si ya han sido calculados) o el origen de los operando en otro caso.
    - Es decir, en caso de que el operando no esté aun disponible, se vigila a la ER que contiene la instr. que produce ese operando
  - Información de control de ejecución (estado de la instr.)
  - Etiquetas para el control de los riesgos (flags de dependencia)
- Los resultados de las UF y de memoria (loads) van al CDB.
- Sólo consideramos operaciones PF y ld/sd de operandos PF

Unidad de punto flotante del MIPS basada en el algoritmo de Tomasulo



Introducción Planificación SW Planificación HW

Predicción Salto Ejemplos 22

11

# 4.3.1 Algoritmo de Tomasulo

- Pasos para ejecutar una instrucción:
  - Emisión: lee una instrucción de la cola.
    - ·Si es operación aritmética en punto flotante
      - ➤ Si hay estaciones de reserva libres y operandos disponibles → se emite la instrucción a la estación de reserva
      - ➤ Si no hay estaciones de reserva libres → la instr. se detiene (así como todas las que siguen)
    - ·Si es carga/almacenamiento en punto flotante
      - ➤ Si hay buffers de carga o almacenamiento → se emite la instrucción al buffer.

### @ Ejecución:

- •Si los operandos no están disponibles, espera a que aparezcan en el CDB → se comprueban riesgos RAW.
- Cuando todos los operandos están disponibles y la UF está libre, se ocupa la UF y se ejecuta la instr.

### **⑤** Escritura:

- ${}^{\circ}$ Resultado disponible  ${}^{\rightarrow}$  al CDB  ${}^{\rightarrow}$  a registros y/o a cualquier ER que lo necesite
- •La estación de reserva y la UF se liberan cuando se ha completado la escritura

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 23

# 4.3.1 Algoritmo de Tomasulo

- Estación de reserva:
  - ✓ Ocupado
  - ✓ Op: Operación a realizar
  - √ V<sub>i</sub>, V<sub>k</sub>: valor de los operandos fuente
  - $\,\,{}^{\checkmark}\,\,Q_j,\,Q_k$ : estaciones de reserva que producirán  $V_j,\,V_k$
- Buffer de carga:
  - ✓ Ocupado
  - ✓ Dir: Dirección de memoria
- Buffer de almacenamiento:
  - ✓ Ocupado
  - √ Dir: Dirección de memoria
  - √ V: valor del operando fuente
  - Q<sub>i</sub>: estación de reserva que producirá el resultado
- Banco de registros:
  - Q: estación de reserva que producirá el resultado

# 4.3.2 Algoritmo de Tomasulo: Ejemplo

Ejemplo: ejecución del siguiente código:

ld f6, 34(r2) ld f2, 45(r3) multdf0, f2, f4 subd f8, f6, f2 divd f10, f0, f6 addd f6, f8, f2

### **Unidades funcionales:**

- Un sumador. Consume 2ck
- Un multiplicador. Consume 10ck
- Un divisor: Consume 40ck
- Anticipación en el banco de registros (las escrituras se realizan en la 1ª mitad del ciclo, mientras que las lecturas se efectúan en la 2ª mitad)
- √ 3 estaciones de reserva asociadas al sumador PF (add1, add2, y add3)
- ✓ 2 estaciones de reserva asociadas al multiplicador/divisor PF (mult1 y mult2)
- √ 6 estaciones/buffers para gestionar las cargas (ld) (load1 a load6)
- ✓ 3 estaciones/buffers para gestionar los almacenamientos (sd) (store1 a store3)

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 25

# 4.3.2 Algoritmo de Tomasulo: Ejemplo (2) Estado en el ciclo 3

 Estado de las estaciones de reserva y banco de registros cuando el primer ld se ha completado

|       |              | Estado  | de las Instr | ucciones  |
|-------|--------------|---------|--------------|-----------|
| Instr | ucción       | Emisión | Ejecución    | Escritura |
| ld    | f6, 34(r2)   | 1       | 2            | 3         |
| ld    | f2, 45(r3)   | 2       | 3            |           |
| multo | l f0, f2, f4 | 3       |              |           |
| subd  | f8, f6, f2   |         |              |           |
| divd  | f10, f0, f6  |         |              |           |
| addd  | f6, f8, f2   |         |              |           |

- El multiplicador y el reg. F2 están esperando la salida del Load2
- √ F0 espera la salida del mult1
- ✓ Load1 ya se ha liberado al escribir en F6

| 1 |       |    |       |    | stado | ae ios | registr | os  |         |
|---|-------|----|-------|----|-------|--------|---------|-----|---------|
| l | Campo | F0 | F2    | F4 | F6    | F8     | F10     | F12 | <br>F30 |
|   | Qi    |    | Load2 |    |       |        |         |     |         |
| _ |       |    |       |    |       |        |         |     |         |

|        | Estaciones de reserva |      |                |                |                |                |       |  |  |
|--------|-----------------------|------|----------------|----------------|----------------|----------------|-------|--|--|
| Nombre | Ocupado               | Op.  | V <sub>j</sub> | V <sub>k</sub> | Q <sub>j</sub> | Q <sub>k</sub> | Dir.  |  |  |
| Load1  | no                    |      |                |                |                |                |       |  |  |
| Load2  | si                    | LOAD | [R3]           | 45             |                |                | 45+R3 |  |  |
| Add1   | no                    |      |                |                |                |                |       |  |  |
| Add2   | no                    |      |                |                |                |                |       |  |  |
| Add3   | no                    |      |                |                |                |                |       |  |  |
| Mult1  | si                    | MUL  |                | [F4]           | Load2          |                |       |  |  |
| Mult2  | no                    |      |                |                |                |                |       |  |  |











# 4.3.2 Algoritmo de Tomasulo: Ejemplo (8)

 Tabla completa del estado de las instrucciones y ciclo en que se completa cada etapa

|             |             | Estac   | Estado de las Instrucciones |           |  |  |  |  |
|-------------|-------------|---------|-----------------------------|-----------|--|--|--|--|
| Instrucción |             | Emisión | Ejecución                   | Escritura |  |  |  |  |
| ld          | f6, 34(r2)  | 1       | 2                           | 3         |  |  |  |  |
| ld          | f2, 45(r3)  | 2       | 3                           | 4         |  |  |  |  |
| multd       | f0, f2, f4  | 3       | 5-14                        | 15        |  |  |  |  |
| subd        | f8, f6, f2  | 4       | 5-6                         | 7         |  |  |  |  |
| divd        | f10, f0, f6 | 5       | 16-55                       | 56        |  |  |  |  |
| addd        | f6, f8, f2  | 6       | 8-9                         | 10        |  |  |  |  |

- WAR evitado:
  - √ addd ha escrito en f6 antes de que divd se ejecute pero divd ya tenía una copia del f6 "bueno" en la estación de reserva (renombre de registros)

# 4.3.2 Algoritmo de Tomasulo: Ejemplo (9)

Suponiendo una sola ER de suma (Add1) y addd f0,f8,f2

|             |             | Estado de las Instrucciones |           |           |  |  |  |
|-------------|-------------|-----------------------------|-----------|-----------|--|--|--|
| Instrucción |             | Emisión                     | Ejecución | Escritura |  |  |  |
| ld          | f6, 34(r2)  | 1                           | 2         | 3         |  |  |  |
| ld          | f2, 45(r3)  | 2                           | 3         | 4         |  |  |  |
| multd       | f0, f2, f4  | 3                           | 5-14      | 15        |  |  |  |
| subd        | f8, f6, f2  | 4                           | 5-6       | 7         |  |  |  |
| divd        | f10, f0, f6 | 5                           | 16-55     | 56        |  |  |  |
| addd        | f0, f8, f2  | 8                           | 9-10      | 11        |  |  |  |

- Habría riesgo estructural en la ER al intentar emitir addd
- WAW evitado:
  - ✓ Aunque parece que muld escribe en f0 en ck15, no es así!!!
  - ✓ Cuando se emite muld, f0 "vigila" a Mult1, pero cuando luego se emite addd, f0 pasa a "vigilar" a Add1 en lugar de a Mult1 → mult no escribe en f0



# 4.3.3 Algoritmo de Tomasulo Ejemplo con lazo (2): Ciclo 5

 Estado de las ER y banco de registros cuando el 2º ld va a escribir el resultado (ignoramos inst. subi y suponemos pred. salto tomado). Ciclo 5

Campo F0

|        |             | Estado | Estado de las Instrucciones |           |  |  |  |  |
|--------|-------------|--------|-----------------------------|-----------|--|--|--|--|
| Instru | Instrucción |        | Ejecución                   | Escritura |  |  |  |  |
| ld     | f0, 0(r1)   | 1      | 2                           | 3         |  |  |  |  |
| multd  | f4, f0, f2  | 2      | 4-                          |           |  |  |  |  |
| sd     | 0(r1), f4   | 3      |                             |           |  |  |  |  |
| ld     | f0, 0(r1)   | 4      | 5                           |           |  |  |  |  |
| multd  | f4, f0, f2  | 5      |                             |           |  |  |  |  |
| sd     | 0(r1), f4   |        |                             |           |  |  |  |  |

 $\scriptstyle \checkmark$  El primer ld ha acabado y liberado Load1

Estado de los registros

F4 F6 F8 F10 F12

- ✓ El primer sd está esperando a Mult1
- √ F0 "vigila" al segundo ld y F4 a Mult2

|        | Estaciones de reserva |       |                |                |                           |                |        |  |
|--------|-----------------------|-------|----------------|----------------|---------------------------|----------------|--------|--|
| Nombre | Ocupado               | Op.   | V <sub>j</sub> | V <sub>k</sub> | $\mathbf{Q}_{\mathrm{j}}$ | Q <sub>k</sub> | Dir.   |  |
| Load1  | no                    |       |                |                |                           |                |        |  |
| Load2  | si                    | LOAD  |                |                |                           |                | -8(r1) |  |
| Store1 | si                    | STORE |                |                | Mult1                     |                | 0(r1)  |  |
| Store2 | no                    |       |                |                |                           |                |        |  |
| Suma1  | no                    |       |                |                |                           |                |        |  |
| Mult1  | si                    | MUL   | [Load1]        | [F2]           |                           |                |        |  |
| Multo  | ci                    | MIII  |                | [E2]           | Load?                     |                |        |  |

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 35

# 4.3.3 Algoritmo de Tomasulo Ejemplo con lazo (3): Ciclo 13

• Estado de las ER y banco de registros cuando la 1ª multo va a escribir el resultado

Campo F0

- Estado de las Instrucciones

   Instrucción
   Emisión
   Ejecución
   Escritura

   Id
   f0, 0(r1)
   1
   2
   3

   multd
   f4, f0, f2
   2
   4-13
   3

   sd
   0(r1), f4
   3
   3
   6

   multd
   f4, f0, f2
   5
   7 

   sd
   0(r1), f4
   6
   7
- ✓ Los Id's han terminado
- Los sd's están esperando a sus respectivas multiplicaciones
- En F4 sólo va a escribir la última multiplicación

Mult2

Estado de los registros

F6 F8 F10 F12

F30

|        | Estaciones de reserva |       |         |       |                  |       |        |  |
|--------|-----------------------|-------|---------|-------|------------------|-------|--------|--|
| Nombre | Ocupado               | Op.   | $V_{j}$ | $V_k$ | $\mathbf{Q}_{j}$ | $Q_k$ | Dir.   |  |
| Load1  | no                    |       |         |       |                  |       |        |  |
| Load2  | no                    |       |         |       |                  |       |        |  |
| Store1 | si                    | STORE |         |       | Mult1            |       | 0(r1)  |  |
| Store2 | si                    | STORE |         |       | Mult2            |       | -8(r1) |  |
| Suma3  | no                    |       |         |       |                  |       |        |  |
| Mult1  | si                    | MUL   | [Load1] | [F2]  |                  |       |        |  |
| Mult2  | si                    | MUL   | [Load2] | [F2]  |                  |       |        |  |

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos  $_{36}$ 

18



# 4.3.3 Algoritmo de Tomasulo Ejemplo con lazo (5)

 Tabla completa del estado de las instrucciones y ciclo en que se completa cada etapa

|                  | Estado de las Instrucciones |         |           |           |
|------------------|-----------------------------|---------|-----------|-----------|
| Instrucción      | lt.                         | Emisión | Ejecución | Escritura |
| ld f0, 0(r1)     | 1                           | 1       | 2         | 3         |
| multd f4, f0, f2 | 1                           | 2       | 4-13      | 14        |
| sd f4, 0(r1)     | 1                           | 3       | 15        | 16        |
| ld f0, 0(r1)     | 2                           | 4       | 5         | 6         |
| multd f4, f0, f2 | 2                           | 5       | 7-16      | 17        |
| sd f4, 0(r1)     | 2                           | 6       | 18        | 19        |

- Parecido al desenrollamiento:
  - Las dos instrucciones Id se ejecutan primero, seguidas de las instrucciones multd, y finalmente las instrucciones sd
  - √ Hemos supuesto: predicción de salto correcta y subi ejecutándose aparte (inst entera)

# 4.3.4 Algoritmo de Tomasulo Conclusiones

- El algoritmo de Tomasulo implementa a nivel HW dos técnicas de compilación:
  - ✓ Renombre de registros
  - √ Desenrollamiento dinámico de lazos
- Resumen de características:
  - √ Las cargas y almacenamientos se tratan como unidades funcionales
  - ✓ Adelantamiento de datos desde el CDB a las unidades funcionales
  - ✓ Los riesgos RAW se resuelven en la etapa de ejecución
  - No aparecen riesgos WAR ni WAW (se eliminan cuando se renombran los registros operando en las ER)
    - Las etiquetas para el control de los riesgos indican qué estación de reserva contiene la instrucción que produce el resultado que se necesita → renombre de registros

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 39

# 4.3.4 Algoritmo de Tomasulo Conclusiones

- Inconvenientes:
  - ✓ Alto coste hardware → no apropiado para procesador segmentado simple.
  - ✓ Rendimiento limitado por el uso del CDB → ensanchar el CDB para que no represente un cuello de botella → complicar mucho el hardware
- Apropiado para segmentar una arquitectura para la que es difícil planificar el código o que tiene pocos registros.

## 4.4 Predicción de salto Recordatorio Hemos visto en el tema anterior las técnicas de: ✓ Parar siempre. La peor solución desde el punto de vista del rendimiento ✓ Salto retardado. Válido para uno o dos ck de latencia. ✓ Predicción estática. El porcentaje de aciertos es poco alentador. Vamos a estudiar ostras alternativas: Predicción dinámica de salto (buffer de predicción de salto) √ Buffer de destino de salto (BTB) √ Otras alternativas Cálculo de dirección (PC+X) Cálculo del sentido i bnez R1, #X i+1 6 PC+X EJ latencia √ 20% de saltos condicionales. 70% de saltos efectivos. El resto: ideal. Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 42

# 4.4.1 Predicción dinámica

- El HW realiza una predicción basada en la historia computacional
- Las prestaciones de un predictor de salto dependen de
  - ✓ Precisión en la predicción: aumenta con mejores predictores
  - ✓ Coste del fallo de predicción
- El coste del fallo en predicción depende de muchos aspectos:
  - ✓ Longitud del cauce (mejor cuanto más corto)
  - ✓ Organización del pipeline (donde se resuelve el sentido y la dirección, ...)
- En general, recuperarse de un fallo en predicción es caro:
  - ✓ 4 a 9 ciclos en el Alpha 21264,
  - √ 11 o más ciclos en el Pentium III.
  - √ Hasta más de 31 ciclos en el Pentium 4
- Por otro lado, la predicción dinámica suele ser más efectiva que la estática, pero con un coste HW y complejidad también superior.





















# 4.4.4 Predictores adaptativos en dos niveles

- Idea de Yeh y Patt simultánea (1992) al pred. correlacionado
- Notación: XAx(m,2<sup>n</sup>)
  - X: "G" (un único BHR global) ó "S" (una tabla de BHRs -BHRT- indexada por los "n" bits menos significativos de la dir. de la instrucción de salto)
  - A: Adaptativo
  - x: "g" (una única BHT global) ó "s" (varias BHTs de las cuales se selecciona una con los "n" bits menos significativos de la dir. de la inst. de salto)
  - √ m: número de bits del registro de desplazamiento BHR o ancho de BHRT
- Eiemplo: Gas(4,2²)
  - Un BHR de 4 bits contiene la historia de los 4 últimos saltos para indexar la BHT que seleccionen los 2 últimos bits de la dir. de la instrucción de salto.
- Todas las BHTs de Yeh y Patt son de dos bits de ancho
- Experimentos de Yeh y Patt
  - ✓ Usar G/g (globales) en códigos enteros y S/s (locales) en códigos flotantes.



# 4.4.5 Predictores híbridos

- Usar G para códigos enteros y S para códigos flotantes
  - ✓ O combinar G y S para conseguir buenas predicciones en los dos casos
- Predictores gselect y gshare
  - ✓ gselect indexa la BHT concatenando algunos bits de PC con BHR
  - ✓ gshare indexa la BHT con el XOR de algunos bits del PC y BHR
  - Estudio de McFarling: gshare es algo mejor que gselect
- Predictores híbridos
  - ✓ Idea: un predictor se comporta bien en ciertas situaciones y en otras no
  - ✓ Poner dos predictores y luego seleccionar la predicción de uno de ellos
    - · McFarling: uno de dos bits combinado con un gshare
    - · Young y Smith: estático fijado por el compilador combinado con adaptativo
    - · Alpha 21264: uno global combinado con uno local
    - · Y muchos más!
  - ✓ En general dan mejores resultados los predictores híbridos

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 56

# 4.4.6 Buffer de destino de salto (BTB) • ¿De qué sirve predecir el sentido si no tenemos la dirección? • Solución: almacenar la dirección de salto junto con la predicción • Acceso a la BTB en paralelo con la Búsqueda de Instrucción (BI) — PC=i etiqueta Dir. destino Predición Planificación SW Planificación HW Predicción Salto Ejemplos 57

### 4.4.6 Buffer de destino de salto (BTB) Si la predicción es sólo de un bit (tomado / no tomado) ✓ No hace falta el campo predicción ✓ Sólo se almacenan en la BTB los saltos de los que se predice saltar √ Acierto en BTB: Encuentras el salto en BTB y predices saltar Acierto en predicción: · Si hay acierto en BTB (encuentras el salto) y efectivamente salta · Si no hay acierto en BTB (no encuentras el salto) y efectivamente no salta Ejemplo: Dirección conocida en DI y sentido en EJ i salto i+1 ó dest i+2 ó dest+1 EJ PE Corrección? BI Planificación SW Planificación HW Predicción Salto Ejemplos 58 Introducción







# 4.4.6 Buffer de destino de salto (BTB)

### Resumen de resultados

| (Ciclos perdidos) | Salta | No salta |
|-------------------|-------|----------|
| Predice saltar    | 0     | 2        |
| Predice NO saltar | 2     | 0        |

### Ejemplo:

- 90% de aciertos en buffer con 95% de aciertos en predicción. En caso de fallo en BTB (predice NT) suponemos un 80% de acierto en predicción.
- $\checkmark$  CPI<sub>salto</sub>= 1 + 0.9x0.05x2 + 0.1x0.2x2= 1.13 CPI=0.8x1+0.2x1.13=1.026

### Variaciones

- Cache de destinos de salto (BTC)
  - Almacena una o más instrucciones destino. Al terminar BI tienes que decodificar la instrucción de salto y la que acabas de leer de BTC (superescalar)
- √ Pila de direcciones de retorno (RAS)
  - · Almacena la dirección de retorno de procedimientos. Adicional a la BTB

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 62

# 4.4.7 Instrucciones predicadas

- Requerimientos:
  - √ instrucciones predicadas o condicionales y
  - √ registros predicado
- Cada registro predicado, P, de un bit puede ser escrito tras chequear una condición
- Las instrucciones predicadas usan un registro predicado como operando adicional
- Las instrucciones predicadas se buscan, decodifican y emiten normalmente
- Dependiendo de la arquitectura del procesador:
  - ✓ Una instrucción predicada se ejecuta sólo si el predicado es cierto
  - En la arquitectura ISA IA64, la instrucción se puede ejecutar, pero no escribe en el banco de registros si el predicado es falso.

# 4.4.7 Instrucciones predicadas

```
sub r3, r1, r2
bnez r3, no
si: add r3, r4, r5
jmp sigue
no: sub r6, r4, r5
sigue: .......
```

cmpeq r1, r2, p4 cmpne r1, r2, p5 <p4> add r3, r4, r5 <p5> sub r6, r4, r5

- Ventajas
  - © Capaz de eliminar saltos y su predicción asociada. Cambia dep. control por dep. datos.
  - ⑤ Bloques básicos más grandes ⇒ el compilador puede planificar mejor.
- **⊗** Inconvenientes
  - (cortocircuitos, control,...)
  - 8 Las instrucciones descartadas consumen recursos y ancho de banda.
- Predicar es más efectivo cuando elimina totalmente los riesgos de control
- Uso limitado si el control de flujo es más complejo que una simple alternativa.

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 6

# 4.4.8 Ejecución multicamino

### (eager ó multipath)

- Se ejecutan las dos ramas de una bifurcación sin hacer predicción.
- □ Cuando se resuelve el salto, todas las instr. del camino no tomado se cancelan
- ☐ Ejecución oracle: ejecución eager con recursos ilimitados
  - ✓ Proporciona las prestaciones máximas teóricas de la predicción de salto perfecta
- Con recursos limitados, la ejecución eager se debe aplicar con cuidado.
- Raramente implementado ⇒ IBM mainframes y proyectos de investigación

| , , ,                            | ementaciones comerciales                     |  |
|----------------------------------|----------------------------------------------|--|
|                                  |                                              |  |
| Técnica                          | Procesadores comerciales                     |  |
| Sin predicción                   | Intel 8086                                   |  |
| Predicción estática:             |                                              |  |
| siempre no tomado                | Intel i486                                   |  |
| siempre tomado                   | SuperSPARC                                   |  |
| atrás tomado, adelante no        | HP PA-7x00                                   |  |
| basada en perfiles               | primeros PowerPCs                            |  |
| Predicción dinámica:             |                                              |  |
| 1-bit                            | DEC Alpha 21064, AMD K5                      |  |
| 2-bits (saturado)                | PowerPC 604, MIPS R10000, 21164, UltraSparo  |  |
|                                  | Cyrix 6x86 and M2, NexGen 586                |  |
| adaptativo dos niveles           | Intel PentiumPro, Pentium III, AMD K6        |  |
| Predicción híbrida               | DEC Alpha 21264, Pentium 4 (no especificado) |  |
| Predicado                        | Itanium y la mayoría de los proc. de señal:  |  |
|                                  | de ARM, TI TMS320C6201 y muchos otros        |  |
| Ejecución multicamino (limitada) | IBM mainframes: IBM 360/91, IBM 3090         |  |





# 4.5 Predictor del HP 8700

- Predictor híbrido: combina
  - √ BHT de dos bits: contador saturado
  - Predicción estática dirigida por el compilador
- Pasos en la predicción
  - Inicialmente se sigue el consejo del compilador mirando el código de operación de la instrucción de salto (predicción estática)
  - Si falla la predicción del compilador se decrementa el contador saturado y si acierta se incrementa dicho contador para el salto en cuestión
  - Futuras predicciones se hacen atendiendo al contador:
    - Si el contador contiene un valor mayor o igual que 2 se usa la predicción del compilador almacenada en el código de operación
    - Si el contador contiene un valor menor que 2 se hace lo contrario de lo que el compilador almacenó en el código de operación

# Conclusiones

- En los procesadores de hoy y del futuro son esenciales excelentes técnicas de gestión de saltos.
- Requerimientos para la gestión eficiente de saltos:
  - Resolución del salto temprana en el cauce
  - ✓ Almacenar el destino del salto en una BTB grande y rápida
  - ✓ Un buen algoritmo de predicción de salto y ejecución especulativa
  - ✓ A veces un salto se predice mientras el previo aun no se ha resuelto
    - · Soportar dos o más niveles de especulación.
  - Mecanismo de recuperación eficiente
    - · Minimizar la penalización por fallo en predicción
- Próximas clases:
  - Emisión múltiple. Superescalares y VLIW.
  - Especulación y planificación dinámica con especulación.

Introducción Planificación SW Planificación HW Predicción Salto Ejemplos 70

# Bibliografía

- J.L HENNESSY, D. PATTERSON. Computer Architecture: a quantitative approach. 3 Ed. Morgan Kaufman, 2003.
  - ✓ Desenrollamiento de bucles: Capitulo 4.1
  - Algoritmo de Tomasulo: Capítulo 3.2 y 3.3
  - Predicción salto: Capítulo 3.4 (predicción) y 3.5 (BTB)
- J. SILC, B. ROBIC, T. UNGERER. Processor Architecture. Springer. 1999.
  - Predicción de salto: Capítulo 4.3
- ANDREW S. TANENBAUM. Structured Computer Organization. Cuarta Ed., Ed. Prentice Hall, 1999.
  - ✓ Predicción: Capítulo 4.5.2
  - ✓ Instrucciones predicadas: Capítulo 5.8.3