# Sistemas Digitais e Microcontrolados - Relatório de Laboratório

Jéssica Ferreira<sup>1</sup>, Luís Spengler<sup>2</sup>, and Raul Lima<sup>3</sup>

<sup>1,2,3</sup>Instituto Federal de Educação, Ciência e Tecnologia de Mato Grosso do Sul

## Conteúdo

| 1 | Experimento 1                | 1        |
|---|------------------------------|----------|
|   | 1.1 CI 7408                  | 1        |
|   | 1.2 CI 7404                  | 2        |
|   | 1.3 CI 7432                  | 3        |
|   | Experimento 2 2.1 Porta NAND | <b>4</b> |
| 3 | Conclusão                    | 4        |

# 1 Experimento 1

#### 1.1 CI 7408

O circuito integrado 7408 possui 4 portas lógicas E.



Figura 1: 7408 PINOUT

A tabela verdade de uma porta lógica E pode ser vista na tabela abaixo. Note que para determinarmos o correto funcionamento da CI, esta deve apresentar os mesmos resultados da tabela verdade quando medida experimentalmente.

| INPUT |   | OUTPUT |
|-------|---|--------|
| A     | B | Y      |
| L     | L | L      |
| L     | H | L      |
| H     | L | L      |
| H     | H | H      |

Experimentalmente, ligamos INPUT nos pinos 1 e 2. OUTPUT no pino 3. Verificamos a tabela verdade da CI 7408, que usa um gate AND. Tabela obtida experimentalmente:

| INPUT |   | $\mid OUTPUT \mid$ |
|-------|---|--------------------|
| A     | B | Y                  |
| 0     | 0 | 0                  |
| 0     | 1 | 0                  |
| 1     | 0 | 0                  |
| 1     | 1 | 1                  |

#### 1.2 CI 7404

O circuito integrado 7404 possui 6 portas lógicas INVERSOR.



Figura 2: 7404 PINOUT

A tabela verdade de uma porta lógica INVERSOR pode ser vista na tabela abaixo. Note que para determinarmos o correto funcionamento da CI, esta deve apresentar os mesmos resultados da tabela verdade quando medida experimentalmente.

| INPUT | OUTPUT |
|-------|--------|
| A     | Y      |
| L     | H      |
| H     | L      |

Experimentalmente, ligamos INPUT no pino 3. OUTPUT no pino 4. Verificamos a tabela verdade da CI 7404, que usa um gate INVERSOR. Tabela obtida experimentalmente:

| INPUT | OUTPUT |
|-------|--------|
| A     | Y      |
| 0     | 1      |
| 1     | 0      |

#### 1.3 CI 7432

O circuito integrado 7432 possui 4 portas lógicas OR.



Figura 3: 7432 PINOUT

A tabela verdade de uma porta lógica OR pode ser vista na tabela abaixo. Note que para determinarmos o correto funcionamento da CI, esta deve apresentar os mesmos resultados da tabela verdade quando medida experimentalmente.

| INPUT |   | OUTPUT |
|-------|---|--------|
| A     | B | Y      |
| L     | L | L      |
| L     | H | H      |
| H     | L | H      |
| H     | H | H      |

Experimentalmente, ligamos INPUT nos pinos 1 e 2. OUTPUT no pino 3. Verificamos a tabela verdade da CI 7432, que usa um gate OR. Tabela obtida experimentalmente:

| INPUT |   | $\mid OUTPUT \mid$ |
|-------|---|--------------------|
| A     | B | Y                  |
| 0     | 0 | 0                  |
| 0     | 1 | 1                  |
| 1     | 0 | 1                  |
| 1     | 1 | 1                  |

# 2 Experimento 2

#### 2.1 Porta NAND

Com o objetivo de determinar o correto funcionamento de algumas das CIs do experimento 1, utilizamos a CI 7408 (E) e a CI 7404 (OU) para a criação de uma porta NAND. Formando a seguinte tabela verdade:

| INPUT |   | OUTPUT |
|-------|---|--------|
| A     | B | Y      |
| 1     | 1 | 0      |
| 1     | 0 | 1      |
| 0     | 1 | 1      |
| 0     | 0 | 1      |

A tabela verdade acima se assemelha com a tabela verdade de uma porta NAND, concluindo-se que sua implementação experimental foi concluida com sucesso.

| INPUT |   | OUTPUT |
|-------|---|--------|
| A     | B | Y      |
| Н     | Н | L      |
| H     | L | H      |
| L     | H | H      |
| L     | L | H      |

## 3 Conclusão

Por fim, pode-se concluir que todos os gates (portas) testados experimentalmente neste relatório estavam funcionando corretamente. Até mesmo sua implementação na criação de uma porta NAND funcionou conforme esperado.