# **Universidade Presbiteriana Mackenzie**



## Laboratório de Organização de Computadores AULA 02 e 03

Prof. Jean Marcos Laine Prof. Wilian França Costa

Faculdade de Computação e Informática



## **Arquitetura de Computadores**

Introdução; Conjunto de Instruções

#### Arquitetura de Computadores Sumário

- Introdução
  - O que é arquitetura de computadores
  - Tendências
    - Lei de Moore
    - Capacidade Microprocessadores
    - Desempenho dos processadores
    - Capacidade e Velocidade das Memórias
- Conjuntos de Instruções
  - Introdução

#### O que é Arquitetura e Organização de Computadores?

- 1950s a 1960s: Cursos de AOC Aritmética Computacional
- 1970s a meados dos anos 1980s: Cursos de AC
   Projeto do Conjunto de Instruções (ISA), especialmente voltado para compiladores

#### Tendências

- Gordon Moore (fundador da Intel), em 1965 observou que o número de transistores em um chip dobrava a cada ano (Lei de Moore) — Questionada atualmente:
- https://www.cnet.com/news/moores-law-is-dead-nvidias-ceo-jensenhuang-says-at-ces-2019/
- O desempenho dos processadores, medidos por diversos benchmarks, também tem crescido de forma acelerada.
- A capacidade das memórias tem aumentado significativamente nos últimos 30 anos (custo significativamente reduzido)

#### Qual a Razão Desta Evolução nos Últimos Anos?

- Desempenho
  - Avanços tecnológicos
    - Domínio de CMOS sobre as tecnologias mais antigas (TTL, ECL) em custo e desempenho
  - Avanços nas arquiteturas
    - RISC, superscalar, VLIW, RAID, ...
- Preço: Baixo custo devido
  - Desenvolvimento mais simples
    - CMOS VLSI: sistemas menores, menos componentes
  - Alto volume (escala)

• .....



SOURCE: RAY KURZWEIL, "THE SINGULARITY IS NEAR: WHEN HUMANS TRANSCEND BIOLOGY", P.67, THE VIKING PRESS, 2006. DATAPOINTS BETWEEN 2000 AND 2012 REPRESENT BCA ESTIMATES.

#### Tendências Desempenho dos processadores



#### Tendências Desempenho dos processadores



#### Tendências Capacidade das Memórias

size



| ano  | Mbyte          | cycle time  |
|------|----------------|-------------|
| 1980 | 0.0625         | 250 ns      |
| 1983 | 0.25           | 220 ns      |
| 1986 | 1              | 190 ns      |
| 1989 | 4              | 165 ns      |
| 1992 | 16             | 145 ns      |
| 1996 | 64             | 120 ns      |
| 2000 | 256            | 100 ns      |
| 2019 | 128.000 (128GE | 3) 0.938 ns |
|      |                |             |

#### Conjunto de Instruções

O ISA é a porção da máquina visível ao programador (nível de montagem) ou aos projetistas de compiladores



- 1. Quais as vantagens e desvantagens das diversas alternativas de ISA.
- Como as linguagens e compiladores afetam (ou são afetados) o ISA.
- 3. Arquitetura MIPS como exemplo de arquitetura RISC.

## Introdução - ISA

#### software



hardware

#### Evolução dos ISAs

- As maiores vantagens em uma arquitetura, em geral, são associadas com as mudanças do ISA
  - Ex: Stack vs General Purpose Registers (GPR)
- Decisões de projeto que devem ser levadas em consideração:
  - tecnologia
  - organização
  - linguagens de programação
  - tecnologia em compiladores
  - sistemas operacionais

# Projeto de um ISA 5 aspectos principais

- Número de operandos (explícitos) (0,1,2,3)
- Armazenamento do Operando. Aonde ele está?
- Endereço Efetivo. Como é especificado?
- Tipo & Tamanho dos operandos. byte, int, float, ... como eles são especificados?
- Operações add, sub, mul, ...
   como são especificadas?

## Projeto de um ISA Outros aspectos

- Sucessor Como é especificado?
- Condições Como são determinadas?
- Codificação Fixa ou Váriavel? Tamanho?
- Paralelismo

#### Classes básicas de ISA

#### **Accumulator:**

1 address add A acc <- acc + mem[A]

1+x address addx A acc <- acc + mem[A + x]

#### Stack:

0 address add tos <- tos + next

#### General Purpose Register:

2 address add A B  $EA(A) \leftarrow EA(A) + EA(B)$ 3 address add A B C  $EA(A) \leftarrow EA(B) + EA(C)$ 

#### Load/Store:

0 Memory load R1, Mem1

load R2, Mem2

add R1, R2

1 Memory add R1, Mem2

Instruções da ALU podem ter dois ou três operandos.

Instruções da ALU podem ter 0, 1, 2, 3 operandos.

#### Classes básicas de ISA

#### Código nas diferentes classes de endereçamento para:

$$C = A + B$$
.

| Stack  | Accumulator | Register          | Register       |  |
|--------|-------------|-------------------|----------------|--|
|        |             | (Register-memory) | (load-store)   |  |
| Push A | Load A      | Load R1, A        | Load R1, A     |  |
| Push B | Add B       | Add R1, B         | Load R2, B     |  |
| Add    | Store C     | Store C, R1       | Add R3, R1, R2 |  |
| Pop C  |             |                   | Store C, R3    |  |

## Tipos de Máquinas



## Exemplos de ISAs

| Machine        | Number of                 | Architectural style            | Year |
|----------------|---------------------------|--------------------------------|------|
|                | general-purpose registers |                                |      |
| EDSAC          | 1                         | Accumulator                    | 1949 |
| IBM 701        | 1                         | Accumulator                    | 1953 |
| CDC 6600       | 8                         | Load-store                     | 1963 |
| IBM 360        | 16                        | Register-memory                | 1964 |
| DEC PDP-8      | 1                         | Accumulator                    | 1965 |
| DEC PDP-11     | 8                         | Register-memory                | 1970 |
| Intel 8008     | 1                         | Accumulator                    | 1972 |
| Motorola 6800  | 2                         | Accumulator                    | 1974 |
| DEC VAX        | 16                        | Register-memory, memory-memory | 1977 |
| Intel 8086     | 1                         | Extended accumulator           | 1978 |
| Motorola 68000 | 16                        | Register-memory                | 1980 |
| Intel 80386    | 8                         | Register-memory                | 1985 |
| MIPS           | 32                        | Load-store                     | 1985 |
| HP PA-RISC     | 32                        | Load-store                     | 1986 |
| SPARC          | 32                        | Load-store                     | 1987 |
| PowerPC        | 32                        | Load-store                     | 1992 |
| DEC Alpha      | 32                        | Load-store                     | 1992 |

Modos de Endereçamento Interpretando endereços de memória Qual objeto é acessado em função do endereço e qual o seu tamanho?

Objetos endereçados a byte – um endereço refere-se ao número de bytes contados do início da memória.

Little Endian – o byte cujo endereço é xx00 é o byte menos significativo da palavra.

Big Endian – o byte cujo endereço é xx00 é o mais significativo da palavra.

Alinhamento – o dado deve ser alinhado em fronteiras iguais a seu tamanho.

- address / sizeof (datatype) == 0
- bytes pode ser alinhado em qualquer endereço
- inteiros de 4 bytes são alinhados em endereços múltiplos de 4

#### Modos de Endereçamento

Register direct
 Ri

Immediate (literal)

Direct (absolute) M[v]

Register indirect M[Ri]

• Base+Displacement M[Ri +v]

• Base+Index M[Ri + Rj]

• Scaled Index M[Ri + Rj\*d +v]

Autoincrement M[Ri++]

Autodecrement M[Ri--]

Memory indirect M[M[Ri]]

memória

reg. file

## Modos de Endereçamento



<sup>© 2003</sup> Elsevier Science (USA). All rights reserved.

#### Operações em um ISA

Tipo Exemplo

Arithmetic and logical and, add

Data transfer move, load

Control branch, jump, call

System system call, traps

Floating point add, mul, div, sqrt

Decimal add, convert

String move, compare

Multimedia - 2D, 3D? e.g., Intel MMX, 3DNow!, Streaming SIMD

Extensions (SSE), and ongoing revisions of Advanced Vector Extensions (AVX).

and Sun VIS

## Uso de Operações em um ISA

| Rank  | 80x86 instruction      | Integer average<br>(% total executed) |
|-------|------------------------|---------------------------------------|
| 1     | load                   | 22%                                   |
| 2     | conditional branch     | 20%                                   |
| 3     | compare                | 16%                                   |
| 4     | store                  | 12%                                   |
| 5     | add                    | 8%                                    |
| 6     | and                    | 6%                                    |
| 7     | sub                    | 5%                                    |
| 8     | move register-register | 4%                                    |
| 9     | call                   | 1%                                    |
| 10    | return                 | 1%                                    |
| Total |                        | 96%                                   |

FIGURE 2.11 The top 10 instructions for the 80x86.

#### Instruções de Controle

(20% das instruções são desvios condicionais) Control Instructions:

- retornar ou não
- aonde é o alvo
- link return address
- salvar ou restaurar

#### Instruções que alteram o PC:

- (condicional) branches, (incondicional) jumps
- chamadas de funções, retorno de funções
- system calls, system returns

## Instruções de Desvio



© 2003 Elsevier Science (USA). All rights reserved.

#### Tipos e Tamanhos dos Operandos

O tipo do operando, em geral, é codificado no opcode – LDW significa " loading of a word".

#### Tamanhos típicos são:

- Character (1 byte)
- Half word (16 bits)
- Word (32 bits)
- Single Precision Floating Point (1 Word)
- Double Precision Floating Point (2 Words)

Inteiros são representados em complemento de dois.

Floating point, em geral, usa o padrão IEEE 754.

Algumas linguagens (como COBOL) usam packed decimal.

#### RISC vs CISC RISC = Reduced Instruction Set Computer

- Conjunto de Instruções pequeno
- Instruções de tamanho fixo
- Operações executadas somente em registradores
- Chip simples, em geral, executam com velocidade de clock elevada.

#### **CISC** = Complex Instruction Set Computer

- Conjunto de Instruções grande
- Instruções Complexas e de tamanho variável
- Operações Memória-Memória

Projeto ⇒ CISC premissas

• Conjunto de Instruções farto pode simplificar o compilador.

• Conjunto de Instruções farto pode aliviar o software.

- Conjunto de Instruções farto pode dar qualidade a arquitetura.
  - Se o tempo de execução for proporcional ao tamanho do programa, técnicas de arquitetura que levem a programas menores também levam a computadores mais rápidos.

Projeto ⇒ RISC premissas

• As funções devem ser simples, a menos que haja uma razão muito forte em contrário.

 Decodificação simples e execução pipelined são mais importantes que o tamanho do programa.

• Tecnologias de compiladores podem ser usadas para simplificar as instruções ao invés de produzirem instruções complexas.

## Codificação do conjunto de Instruções codificação de um RISC típico

- instruções de tamanho fixo (32-bit) (3 formatos)
- 32 32-bit general-purpose registers (R0 contains zero, números de precisão dupla usam dois registradores)
- Modo de endereçamento simples para load/store:
- base + displacement (sem indireção)
- Desvios condicionais simples
- Delayed branch para evitar penalidade no pipeline
- Exemplos: DLX, SPARC, MIPS, HP PA-RISC, DEC Alpha, IBM/Motorola PowerPC, Motorola M88000

Codificação do conjunto de Instruções codificação de um RISC típico 3 formatos - MIPS

|        | 31 26  | 21      | 16     | 11        | . 6       | 0      |
|--------|--------|---------|--------|-----------|-----------|--------|
| R-type | op     | rs      | rt     | rd        | shamt     | funct  |
|        | 6 bits | 5 bits  | 5 bits | 5 bits    | 5 bits    | 6 bits |
|        |        |         |        |           |           |        |
| I-type | op     | rs      | rt     | imme      | ediate/ad | dress  |
|        | 6 bits | 5 bits  | 5 bits |           | 16 bits   |        |
|        |        |         |        |           |           |        |
| J-type | op     |         | tar    | get addre | ess       |        |
|        | 6 bits | 26 bits |        |           |           |        |

# Arquitetura MIPS Organização Acesso à memória alinhado a:

• Byte – dados

8 bits of data

...

• Word – instruções

| 0 | 32 bits of data |
|---|-----------------|
| 4 | 32 bits of data |
| 8 | 32 bits of data |
| 2 | 32 bits of data |

#### Arquitetura MIPS Organização

• Palavras de 32 bits

• 3 formatos de instruções

| R | op | rs             | rt | rd   | shamt    | funct |
|---|----|----------------|----|------|----------|-------|
| I | op | rs             | rt | 16 b | it addre | ess   |
| J | op | 26 bit address |    |      |          |       |

Arquitetura MIPS

Organização Código C: A[300] = h + A[300];

Código MIPS: lw \$t0, 1200(\$t1)

add \$t0, \$s2, \$t0 sw \$t0, 1200(\$t1)

| ор | rs | rt | rd     | address/shamt | address/funct |
|----|----|----|--------|---------------|---------------|
| 35 | 9  | 8  |        | 1200          |               |
| 0  | 18 | 8  | 8 0 32 |               | 32            |
| 43 | 9  | 8  | 1200   |               |               |

#### Conjunto de Registradores MIPS

| Name          | Register Number | Usage                    |
|---------------|-----------------|--------------------------|
| \$0           | 0               | the constant value 0     |
| \$at          | 1               | assembler temporary      |
| \$v0-\$v1     | 2-3             | procedure return values  |
| \$a0-\$a3     | 4-7             | procedure arguments      |
| \$+0-\$+7     | 8-15            | temporaries              |
| \$s0-\$s7     | 16-23           | saved variables          |
| \$18-\$19     | 24-25           | more temporaries         |
| \$k0-\$k1     | 26-27           | OS temporaries           |
| \$ <i>g</i> p | 28              | global pointer           |
| \$sp          | 29              | stack pointer            |
| \$fp          | 30              | frame pointer            |
| \$ra          | 31              | procedure return address |

### Arquitetura MIPS Organização

#### 1. Immediate addressing



#### 2. Register addressing



#### 3. Base addressing



#### 4. PC-relative addressing



#### 5. Pseudodirect addressing



• Soma

High-level code MIPS assembly code

$$a = b + c;$$

add a, b, c

add: mneumônico, indica qual a operação a ser executada

b, c: operandos fonte

a : operando destino, aonde será armazenado o resultado

Subtração

High-level code MIPS assembly code

$$a = b - c;$$

sub a, b, c

sub: mneumônico, indica qual a operação a ser executada

b, c: operandos fonte

a : operando destino, aonde será armazenado o resultado

### Instruções MIPS Código mais complexo:

#### High-level code MIPS assembly code

```
add t, b, c \# t = b + c
a = b + c - d;
// single line comment sub a, t, d \# a = t - d
/* multiple line
  comment */
```

# Instruções MIPS Operandos

- Um computador necessita de localizações físicas de onde buscar os operandos binários.
- Um computer busca operandos de:
  - Registradores
  - Memória
  - Constantes (também denominados de imediatos)

# Instruções MIPS Operandos

- Memória é lenta.
- Muitas arquiteturas possuem um conjunto pequeno de registradores (rápidos).
- MIPS tem trinta e dois registradores de 32-bit.
- MIPS é chamado de arquitetura de 32-bit devido seus operandos serem dados de 32-bit.

(Uma versão MIPS de 64-bit também existe.)

### Conjunto de registradores MIPS

| Name      | Register Number | Usage                       |
|-----------|-----------------|-----------------------------|
| \$0       | 0               | the constant value 0        |
| \$at      | 1               | assembler temporary         |
| \$v0-\$v1 | 2-3             | procedure return values     |
| \$a0-\$a3 | 4-7             | procedure arguments         |
| \$10-\$17 | 8-15            | temporaries                 |
| \$s0-\$s7 | 16-23           | saved variables             |
| \$18-\$19 | 24-25           | more temporaries            |
| \$k0-\$k1 | 26-27           | OS temporaries              |
| \$gp      | 28              | global pointer              |
| \$sp      | 29              | stack pointer               |
| \$fp      | 30              | frame pointer               |
| \$ra      | 31              | procedure return<br>address |

### Instruções MIPS Com os Registradores

#### High-level code

#### MIPS assembly code

$$a = b + c$$

$$# $s0 = a, $s1 = b, $s2 = c$$
  
  $a = b + c;$  add \$s0, \$s1, \$s2

- Operandos em Memória
  - word-addressable memory

| <b>Word Address</b> |   |   |   | Da | ta |   |   |   |        |
|---------------------|---|---|---|----|----|---|---|---|--------|
| •                   |   |   |   | •  |    |   |   |   | •      |
| •                   |   |   |   | •  |    |   |   |   | •      |
| •                   |   |   |   | •  |    |   |   |   | •      |
| 0000003             | 4 | 0 | F | 3  | 0  | 7 | 8 | 8 | Word 3 |
| 00000002            | 0 | 1 | Ε | Ε  | 2  | 8 | 4 | 2 | Word 2 |
| 0000001             | F | 2 | F | 1  | A  | С | 0 | 7 | Word 1 |
| 0000000             | A | В | C | D  | Ε  | F | 7 | 8 | Word 0 |

• Lendo uma word-addressable memory

#### Assembly code

```
lw $s3, 1($0) # read memory word 1 into $s3
# Load Word
```

| <b>Word Address</b> | • |   |   | Da | ta |   |   |   |        |
|---------------------|---|---|---|----|----|---|---|---|--------|
| •                   |   |   |   | •  |    |   |   |   | •      |
| •                   |   |   |   | •  |    |   |   |   | •      |
| •                   |   |   |   | •  |    |   |   |   | •      |
| 0000003             | 4 | 0 | F | 3  | 0  | 7 | 8 | 8 | Word 3 |
| 00000002            | 0 | 1 | Ε | Ε  | 2  | 8 | 4 | 2 | Word 2 |
| 0000001             | F | 2 | F | 1  | A  | С | 0 | 7 | Word 1 |
| 00000000            | Α | В | С | D  | Ε  | F | 7 | 8 | Word 0 |

• Escrevendo uma word-addressable memory

#### Assembly code

```
Sw $t4, 0x7($0) # write $t4 = memoria[7+$0]
# Store Word
```

| <b>Word Address</b> | • |   |   | Da | ta |   |   |   |        |
|---------------------|---|---|---|----|----|---|---|---|--------|
| •                   |   |   |   | •  |    |   |   |   | •      |
| •                   |   |   |   | •  |    |   |   |   | •      |
| •                   |   |   |   | •  |    |   |   |   | •      |
| 0000003             | 4 | 0 | F | 3  | 0  | 7 | 8 | 8 | Word 3 |
| 0000002             | 0 | 1 | Ε | Ε  | 2  | 8 | 4 | 2 | Word 2 |
| 0000001             | F | 2 | F | 1  | A  | С | 0 | 7 | Word 1 |
| 00000000            | A | В | С | D  | Ε  | F | 7 | 8 | Word 0 |

- Operandos em Memória
  - byte-addressable memory
    - Load e store um único bytes: load byte (1b) e store byte (sb)
    - Cada word de 32-bit tem 4 bytes, assim o endereço deve ser incrementado de 4



• Lendo uma byte-addressable memory

#### MIPS assembly code

lw \$s3, 4(\$0) # read memory word 1 into \$s3



• Escrevendo uma byte-addressable memory

#### MIPS assembly code

sw \$t7, 44(\$0) # write \$t7 into memory word 11



- Big-Endian e Little-Endian
  - Como são numerados os bytes na word



- Big- e Little-Endian Exemplos:
- Suponha que inicialmente \$t0 contém 0x23456789. Após o seguinte trecho de programa ser executado em um sistema big-endian, qual o valor de \$s0. E em um sistema little-endian?

```
sw $t0, 0($0)
lb $s0, 1($0)
```

- Big- e Little-Endian Exemplos:
  - Suponha que inicialmente \$t0 contém 0x23456789. Após o seguinte trecho de programa ser executado em um sistema big-endian, qual o valor de \$s0. E em um sistema little-endian?

sw 
$$$t0, 0($0)$$
  
lb  $$s0, 1($0)$ 

- Big-endian: 0x00000045
- Little-endian: 0x00000067



- Operandos: Constantes/Imediatos
  - Um imediato é um número de 16-bit em complemento de dois.

### High-level code

$$a = a + 4;$$
  
 $b = a - 12;$ 

#### MIPS assembly code

- Linguagem de Máquina
  - Computadores só "conhecem" 1's e 0's
  - Linguagem de Máquina: representação binária das instruções
  - Instruções de 32-bit
    - Simplicidade em favor da regularidade: dados e instruções de de 32-bit
  - Três formatos de instruções :
    - R-Type: register operands
    - I-Type: immediate operand
    - J-Type: para jump

- R-type: *Register-type* 
  - 3 operandos registradores:
    - rs, rt: source registers
    - rd: destination register
  - Outros campos:
    - op: código da operação ou opcode
    - funct: função
       juntos, o opcode e a função informam a
       operação a ser executada
    - shamt: a quantidade de shift para instruções de deslocamento

### **R-Type**

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

#### **Assembly Code**

add \$s0, \$s1, \$s2 sub \$t0, \$t3, \$t5

#### Field Values

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 0      | 17     | 18     | 16     | 0      | 32     |
| 0      | 11     | 13     | 8      | 0      | 34     |
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

#### **Machine Code**

| ор     | rs     | rt     | rd     | shamt  | funct  |              |
|--------|--------|--------|--------|--------|--------|--------------|
| 000000 | 10001  | 10010  | 10000  | 00000  | 100000 | (0x02328020) |
| 000000 | 01011  | 01101  | 01000  | 00000  | 100010 | (0x016D4022) |
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |              |

**Nota:** a ordem dos registradores no código assembly:

add rd, rs, rt

- I-Type: Immediate-Type
  - 3 operands:
    - rs, rt: register operands
    - imm: 16-bit em complemento de dois immediate
  - Outros campos:
    - op: opcode

## **I-Type**

| op     | rs     | rt     | imm     |
|--------|--------|--------|---------|
| 6 bits | 5 bits | 5 bits | 16 bits |

• Exemplo I-Type:

#### **Assembly Code**

| addi | \$s0, | \$s1,   | 5   |
|------|-------|---------|-----|
| addi | \$t0, | \$s3,   | -12 |
| lw   | \$t2, | 32 (\$0 | ))  |
| sw   | \$s1, | 4 (\$1  | t1) |

#### **Field Values**

|   | ор     | rs     | rt     | imm     |  |
|---|--------|--------|--------|---------|--|
|   | 8      | 17     | 16     | 5       |  |
| 2 | 8      | 19     | 8      | -12     |  |
|   | 35     | 0      | 10     | 32      |  |
|   | 43     | 9      | 17     | 4       |  |
|   | 6 bits | 5 bits | 5 bits | 16 bits |  |

**Machine Code** 

Nota: a ordem dos registradores no código assembly:

| ор     | rs     | rt     | imm                 |              |
|--------|--------|--------|---------------------|--------------|
| 001000 | 10001  | 10000  | 0000 0000 0000 0101 | (0x22300005) |
| 001000 | 1001   | 01000  | 1111 1111 1111 0100 | (0x2268FFF4) |
| 100011 | 00000  | 01010  | 0000 0000 0010 0000 | (0x8C0A0020) |
| 101011 | 01001  | 10001  | 0000 0000 0000 0100 | (0xAD310004) |
| 6 bits | 5 bits | 5 bits | 16 bits             |              |

- J-Type: Jump-Type
  - 26-bit address operand (addr)
  - Usado nas instruções jump (j)

## **J-Type**

| op     | addr    |
|--------|---------|
| 6 bits | 26 bits |

• Formatos das Instruções

### **R-Type**

| op     | rs     | rt     | rd     | shamt  | funct  |  |
|--------|--------|--------|--------|--------|--------|--|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |  |

### **I-Type**

| op     | rs     | rt     | imm     |
|--------|--------|--------|---------|
| 6 bits | 5 bits | 5 bits | 16 bits |

### **J-Type**

| ор     | addr    |
|--------|---------|
| 6 bits | 26 bits |

### Programa Armazenado

- Instruções e dados de 32-bit armazenados na memória
- Sequência de instruções: é a única diferença entre dois programas
- Execuçãode um novo programa:
  - Simplismente armazene o novo programa na memória
- Execução do programa pelo hardware do processador:
  - fetches (reads) as instruções da memória em seqüência
  - Executa a operação especificada
- Um *program counter* (PC) indica a instrução corrente (ou a próxima instrução).
- no MIPS, programas tipicamente iniciam no endereço de memória 0x00400000.

### Programa Armazenado

• Exemplo:

| As   | sembl | <b>Machine Code</b> |      |            |  |
|------|-------|---------------------|------|------------|--|
| lw   | \$t2, | 32 (\$              | 0)   | 0x8C0A0020 |  |
| add  | \$s0, | \$s1,               | \$s2 | 0x02328020 |  |
| addi | \$t0, | \$s3,               | -12  | 0x2268FFF4 |  |
| sub  | \$t0, | \$t3,               | \$t5 | 0x016D4022 |  |

#### **Stored Program**



### Interpretando o código de Máquina

Inicia com o opcode

Opcode informa como fazer o parse dos bits remanecentes se opcode é todo 0's

R-type instruction

Function bits informa qual instrução é

Caso contrário

opcode informa qual é a instrução



### Instruções Lógicas

- and, or, xor, nor
  - and: útil para mascará de bits
    - Estraíndo o byte menos significativo de uma word:

0xF234012F AND 0xFF = 0x0000002F

- or: útil para combinar bits
  - Combinar 0xF2340000 com 0x000012BC:

0xF2340000 OR 0x000012BC = 0xF23412BC

- nor: útil para inverter bits:
  - A NOR \$0 = NOT A
- andi, ori, xori
  - O imediato de 16-bit é zero-extended (não sign-extended)

# Instruções Lógicas

#### **Source Registers**

| <b>\$</b> s1 | 1111 | 1111 | 1111 | 1111 | 0000 | 0000 | 0000 | 0000 |
|--------------|------|------|------|------|------|------|------|------|
| \$s2         | 0100 | 0110 | 1010 | 0001 | 1111 | 0000 | 1011 | 0111 |

#### **Assembly Code**

| and | \$s3, | \$s1, | \$s2 |
|-----|-------|-------|------|
| or  | \$s4, | \$s1, | \$s2 |
| xor | \$s5, | \$s1, | \$s2 |
| nor | \$s6, | \$s1, | \$s2 |

#### Result

| <b>\$</b> s3 | 0100 | 0110 | 1010 | 0001 | 0000 | 0000 | 0000 | 0000 |
|--------------|------|------|------|------|------|------|------|------|
| <b>\$s4</b>  | 1111 | 1111 | 1111 | 1111 | 1111 | 0000 | 1011 | 0111 |
| <b>\$</b> s5 | 1011 | 1001 | 0101 | 1110 | 1111 | 0000 | 1011 | 0111 |
| <b>\$</b> s6 | 0000 | 0000 | 0000 | 0000 | 0000 | 1111 | 0100 | 1000 |

### Instruções Lógicas

#### **Source Values**

| <b>\$</b> s1 | 0000 | 0000    | 0000    | 0000 | 0000 | 0000 | 1111 | 1111 |
|--------------|------|---------|---------|------|------|------|------|------|
| imm          | 0000 | 0000    | 0000    | 0000 | 1111 | 1010 | 0011 | 0100 |
|              | •    | zero-ex | ktended |      |      |      |      |      |

#### **Assembly Code**

#### Result

| andi | \$s2, | \$s1, | 0xFA34 | <b>\$s2</b>  | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 | 0011 | 0100 |
|------|-------|-------|--------|--------------|------|------|------|------|------|------|------|------|
| ori  | \$s3, | \$s1, | 0xFA34 | <b>\$s</b> 3 | 0000 | 0000 | 0000 | 0000 | 1111 | 1010 | 1111 | 1111 |
| xori | \$s4, | \$s1, | 0xFA34 | <b>\$s4</b>  | 0000 | 0000 | 0000 | 0000 | 1111 | 1010 | 1100 | 1011 |

### Instruções Shift

- sll: shift left logical
  - Exemplo: sll \$t0, \$t1, 5 # \$t0 <= \$t1 << 5
- srl: shift right logical
  - Exemplo: srl \$t0, \$t1, 5 # \$t0 <= \$t1 >> 5
- sra: shift right arithmetic
  - Exemplo: sra \$t0, \$t1, 5 # \$t0 <= \$t1 >>> 5

#### Variable shift instructions:

- sllv: shift left logical variable
  - Exemplo: sll \$t0, \$t1, \$t2 # \$t0 <= \$t1 << \$t2
- srlv: shift right logical variable
  - Exemplo: srl \$t0, \$t1, \$t2 # \$t0 <= \$t1 >> \$t2
- srav: shift right arithmetic variable
  - Exemplo: sra \$t0, \$t1, \$t2 # \$t0 <= \$t1 >>> \$t2

## Instruções Shift

### **Assembly Code**

#### Field Values

| sll | \$t0, | \$s1, | 2 |
|-----|-------|-------|---|
| srl | \$s2, | \$s1, | 2 |
| sra | \$s3, | \$s1, | 2 |

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 0      | 0      | 17     | 8      | 2      | 0      |
| 0      | 0      | 17     | 18     | 2      | 2      |
| 0      | 0      | 17     | 19     | 2      | 3      |
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

#### Machine Code

|   | ор     | rs     | rt     | rd     | shamt  | funct  |              |
|---|--------|--------|--------|--------|--------|--------|--------------|
|   | 000000 | 00000  | 10001  | 01000  | 00010  | 000000 | (0x00114080) |
|   | 000000 | 00000  | 10001  | 10010  | 00010  | 000010 | (0x00119082) |
|   | 000000 | 00000  | 10001  | 10011  | 00010  | 000011 | (0x00119883) |
| ٠ | 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |              |

### Gerando Constantes

• Constantes de 16-bit usando addi:

```
High-level code
// int is a 32-bit signed word # $s0 = a
int a = 0x4f3c; addi $s0, $0, 0x4f3c
```

• Constantes de 32-bit usando *load upper immediate* (lui) e ori: (lui loads o imediato de 16-bit na metade mais significativa do registrador seta a menos significativa com 0.)

```
High-level code

# $s0 = a

int a = 0xFEDC8765;

lui $s0, 0xFEDC

ori $s0, $s0, 0x8765
```

### Multiplicação e Divisão

- Registradores especiais: lo, hi
- Multiplicação 32 × 32 bit, resultado de 64 bit
  - mult \$s0, \$s1
  - Resultado em hi, lo
- Divisão 32-bit, quociente de 32-bit, resto de 32-bit
  - div \$s0, \$s1
  - Quociente em 10
  - Resto em hi

### Desvios

- Todo programa executa instruções for a da seqüência.
- Tipos de desvios (branches):
  - Conditional branches:
    - branch if equal (beq)
    - branch if not equal (bne)
  - Unconditional branches:
    - jump (j)
    - jump register (jr)
    - jump and link (jal)

# Beq: exemplo

#### # MIPS assembly

```
addi $s0, $0, 4  # $s0 = 0 + 4 = 4

addi $s1, $0, 1  # $s1 = 0 + 1 = 1

sll $s1, $s1, 2  # $s1 = 1 << 2 = 4

beq $s0, $s1, target  # branch is taken

addi $s1, $s1, 1  # not executed

sub $s1, $s1, $s0  # not executed

target:  # label

add $s1, $s1, $s0  # $s1 = 4 + 4 = 8
```

# Bne: exemplo

#### # MIPS assembly

```
addi $s0, $0, 4  # $s0 = 0 + 4 = 4 addi $s1, $0, 1  # $s1 = 0 + 1 = 1 s11 $s1, $s1, 2  # $s1 = 1 << 2 = 4 bne $s0, $s1, target # branch not taken addi $s1, $s1, 1  # $s1 = 4 + 1 = 5 sub $s1, $s1, $s0 # $s1 = 5 - 4 = 1
```

#### target:

add \$s1, \$s1, \$s0 # \$s1 = 1 + 4 = 5

# Desvio incondicional (j)

#### # MIPS assembly

# Desvio incondicional (jr)

#### # MIPS assembly

```
      0x00002000
      addi $s0, $0, 0x2010

      0x00002004
      jr $s0

      0x00002008
      addi $s1, $0, 1

      0x0000200C
      sra $s1, $s1, 2

      0x00002010
      lw $s3, 44($s1)
```

# Construções de Alto Nível

- if statements
- if/else statements
- while loops
- for loops

#### If Statement

#### High-level code

$$f = f - i;$$

#### MIPS assembly code

```
# $s0 = f, $s1 = g, $s2 = h
# $s3 = i, $s4 = j
bne $s3, $s4, L1
add $s0, $s1, $s2
```

L1: sub \$s0, \$s0, \$s3

Note que em assembly o teste é o oposto (i != j) do teste em alto nível (i == j).

# If / Else Statement

#### High-level code

```
if (i == j)
   f = g + h;
else
  f = f - i;
```

#### MIPS assembly code

```
# $s0 = f, $s1 = g, $s2 = h
# $s3 = i, $s4 = j
bne $s3, $s4, L1
add $s0, $s1, $s2
j done
L1: sub $s0, $s0, $s3
done:
```

# While Loops

```
High-level code
                            MIPS assembly code
// determines the power \# \$s0 = pow, \$s1 = x
// of x such that 2^x = 128
                                   addi $s0, $0, 1
int pow = 1;
                                   add $s1, $0, $0
int x = 0;
                                   addi $t0, $0, 128
                         while: beq $s0, $t0, done
while (pow != 128) {
                                   sll $s0, $s0, 1
 pow = pow * 2;
                                   addi $s1, $s1, 1
 x = x + 1;
                                   j while
                            done:
```

# For Loops

A forma geral de um for loop é:

```
for (inicialização; condição; loop) corpo do loop
```

- inicialização: executado antes do loop
- condição: testada no inicio de cada iteração
- loop: executa no fim de cada iteração
- Corpodo loop: executado para cada vez que a condição é satisfeita

# For Loops

```
High-level code
                                MIPS assembly code
// add the numbers from 0 to 9 \# $s0 = i, $s1 = sum
                                       addi $s1, $0, 0
int sum = 0;
                                       add $s0, $0, $0
int i;
                                       addi $t0, $0, 10
for (i=0; i!=10; i = i+1) { for: beq $s0, $t0, done
                                       add $s1, $s1, $s0
  sum = sum + i;
                                       addi $s0, $s0, 1
                                            for
                                done:
```

# For Loops: Usando slt

```
High-level code
                                 MIPS assembly code
// add the powers of 2 from 1
                                # $s0 = i, $s1 = sum
                                        addi $s1, $0, 0
// to 100
int sum = 0;
                                        addi $s0, $0, 1
                                        addi $t0, $0, 101
int i;
                                 loop: slt $t1, $s0,$t0
                                        beq $t1, $0, done
for (i=1; i < 101; i = i*2) {
                                        add $s1, $s1, $s0
  sum = sum + i;
                                        sll $s0, $s0, 1
                                        j
                                             loop
                                 done:
```

t1 = 1 if i < 101.

# Arrays

• Utilizado para acesso a uma grande quantidade de dados similares

• Elemento do Array: acesso por meio de um indice

• Tamanho do Array: número de elementos no array

# Array: exemplo

Array com 5 elementos

 Endereço base = 0x12348000 (endereço do primeiro elemento, array[0])

 Primeiro passo para acesso a um array: carregar o endereço base em um registrador

|            | l<br>İ   |
|------------|----------|
|            | Į<br>I   |
|            |          |
| 0x12340010 | array[4] |
| 0x1234800C | array[3] |
| 0x12348008 | array[2] |
| 0x12348004 | array[1] |
| 0x12348000 | array[0] |
|            |          |
| į          | į        |
|            | <br>     |

```
Array
```

```
// high-level code
 int array[5];
 array[0] = array[0] * 2;
 array[1] = array[1] * 2;
# MIPS assembly code
# array base address = $s0
lui $s0, 0x1234 # put 0x1234 in upper half of $S0
ori $s0, $s0, 0x8000
                         # put 0x8000 in lower half of $s0
lw $t1, 0($s0) # $t1 = array[0]
sll $t1, $t1, 1 # $t1 = $t1 * 2
sw $t1, 0($s0) # array[0] = $t1
lw $t1, 4($s0) # $t1 = array[1]
sll $t1, $t1, 1 # $t1 = $t1 * 2
sw $t1, 4($s0) # array[1] = $t1
```

# Array Usando For

# Array Usando For

```
# MIPS assembly code
\# $s0 = array base address, $s1 = i
# initialization code
 ori $s0, $s0, 0xF000 # $s0 = 0x23B8F000
 addi $s1, $0, 0 # i = 0
 addi $t2, $0, 1000 # $t2 = 1000
loop:
 slt $t0, $s1, $t2  # i < 1000?
 beq $t0, $0, done # if not then done
 add $t0, $t0, $s0  # address of array[i]
 lw $t1, 0($t0) # $t1 = array[i]
 $11 $t1, $t1, 3 $$ # $t1 = array[i] * 8
 sw $t1, 0($t0) # array[i] = array[i] * 8
                 \# i = i + 1
 addi $s1, $s1, 1
 j loop
                   # repeat
done:
```

#### High-level code

```
void main()
   int y;
        y = sum(42, 7);
int sum(int a, int b)
        return (a + b);
```

#### Chamada de Procedimento - convenções:

- Chamada:
  - Passa argumentos para o procedimento.
- Procedimento:
  - Não deve sobre-escrever os registradores nem a memória usados por quem chama
  - Retorna ao ponto de chamada
  - Retorna o resultado para quem chama

#### Convenções MIPS:

- Chamada de procedimento: jump e link (jal)
- Retorno de procedimento: jump register (¬¬r)
- Argumentos: \$a0 \$a3
- Retorno do valor calculado: \$v0

# High-level code int main() { simple(); a = b + c; } void simple() { void simple() { return; } MIPS assembly code 0x00400200 main: jal simple 0x00400204 add \$s0, \$s1, \$s2 ... 0x00401020 simple: jr \$ra return; }

jal: salta para simple e salva PC+4 no registrador de endereço de retorno (\$ra), neste caso, \$ra = 0x00400204 após jal ser executado.

jr \$ra: salta para o endereço em \$ra, neste caso 0x00400204.

#### Convenção MIPS c:

• Argumentos: \$a0 - \$a3

• Retorno: \$v0

#### High-level code

```
int main()
 int y;
 y = diffofsums(2, 3, 4, 5); // 4 arguments
int diffofsums (int f, int g, int h, int i)
 int result;
 result = (f + g) - (h + i);
 return result;
                  // return value
```

Código MIPS (assembly)

```
# $s0 = y
main:
 addi \$a0, \$0, 2 # argument 0 = 2
 addi $a1, $0, 3  # argument 1 = 3
 addi $a2, $0, 4 # argument 2 = 4
 addi $a3, $0, 5 # argument 3 = 5
 jal diffofsums # call procedure
 add $s0, $v0, $0 # y = returned value
#$s0 = result
diffofsums:
 add $t0, $a0, $a1 # $t0 = f + g
 add $t1, $a2, $a3 # $t1 = h + i
 sub $s0, $t0, $t1 # result = (f + g) - (h + i)
 add $v0, $s0, $0 # put return value in $v0
 jr $ra # return to caller
```

Código MIPS (assembly)

```
# $s0 = result
diffofsums:
add $t0, $a0, $a1 # $t0 = f + g
add $t1, $a2, $a3 # $t1 = h + i
sub $s0, $t0, $t1 # result = (f + g) - (h + i)
add $v0, $s0, $0 # put return value in $v0
jr $ra # return to caller
```

- diffofsums sobre-escreve 3 registradores: \$t0, \$t1, e \$s0
- diffofsums pode usar a *pilha* para armazenar temporariamente os registradores

#### Pilha

- Cresce para baixo (dos endereços maiores para os menores)
- Stack pointer: \$sp, aponta para o topo da pilha



#### Chamada de Procedimentos Usando a Pilha

- O procedimento chamado não deve provocar nenhum efeito colateral.
- Más diffofsums sobre-escreve 3 registradores: \$t0, \$t1, \$s0

```
# MIPS assembly
# $s0 = result
diffofsums:
   add $t0, $a0, $a1  # $t0 = f + g
   add $t1, $a2, $a3  # $t1 = h + i
   sub $s0, $t0, $t1  # result = (f + g) - (h + i)
   add $v0, $s0, $0  # put return value in $v0
   jr $ra  # return to caller
```

#### Chamada de Procedimentos Usando a Pilha

```
# $s0 = result
diffofsums:
 addi $sp, $sp, -12 # make space on stack
                    # to store 3 registers
 sw $s0, 8($sp) # save $s0 on stack
 sw $t0, 4($sp) # save $t0 on stack
 sw $t1, 0($sp) # save $t1 on stack
 add $t0, $a0, $a1 # $t0 = f + q
 add $t1, $a2, $a3 # $t1 = h + i
 sub $s0, $t0, $t1 # result = (f + q) - (h + i)
 add $v0, $s0, $0 # put return value in $v0
 lw $t1, 0($sp) # restore $t1 from stack
 lw $t0, 4($sp) # restore $t0 from stack
 lw $s0, 8($sp) # restore $s0 from stack
 addi $sp, $sp, 12 # deallocate stack space
 jr $ra
                    # return to caller
```

#### A Pilha durante a Chamada de diffofsums



# Registradores

| Preserved        | Nonpreserved     |
|------------------|------------------|
| Callee-Saved     | Caller-Saved     |
| \$s0 - \$s7      | \$t0 - \$t9      |
| \$ra             | \$a0 - \$a3      |
| \$sp             | \$v0 - \$v1      |
| stack above \$sp | stack below \$sp |

# Chamadas Múltiplas de Procedimentos

```
proc1:
  addi $sp, $sp, -4  # make space on stack
  sw $ra, 0($sp)  # save $ra on stack
  jal proc2
  ...
  lw $ra, 0($sp)  # restore $r0 from stack
  addi $sp, $sp, 4  # deallocate stack space
  jr $ra  # return to caller
```

# Armazenando Registradores na Pilha

```
# $s0 = result
diffofsums:
  addi $sp, $sp, -4 # make space on stack to
                # store one register
  sw $s0, 0($sp) # save $s0 on stack
  add $t0, $a0, $a1 # <math>$t0 = f + g
  add $t1, $a2, $a3 # <math>$t1 = h + i
  sub $s0, $t0, $t1 # result = (f + g) - (h + i)
  add $v0, $s0, $0 # put return value in $v0
  lw $s0, 0($sp) # restore $s0 from stack
  addi $sp, $sp, 4 # deallocate stack space
  jr $ra
                     # return to caller
```

#### Chamada Recursiva de Procedimentos

#### High-level code

```
int factorial(int n) {
  if (n <= 1)
    return 1;
  else
    return (n * factorial(n-1));
}</pre>
```

# Chamada Recursiva de Procedimentos MIPS assembly code

```
0x90 factorial: addi $sp, $sp, -8 # make room
           sw $a0, 4($sp) # store $a0
0x94
           sw $ra, 0($sp) # store $ra
0x98
           addi $t0, $0, 2
0x9C
           slt $t0, $a0, $t0 # a <= 1?
0xA0
           beq $t0, $0, else # no: go to else
0xA4
           addi $v0, $0, 1 # yes: return 1
0xA8
           addi $sp, $sp, 8 # restore $sp
0xAC
           ir $ra # return
0xB0
     else: addi $a0, $a0, -1 # n = n - 1
0xB4
           jal factorial # recursive call
0xB8
           Iw $ra, 0($sp) # restore $ra
0xBC
           lw $a0, 4($sp) # restore $a0
0xC0
           addi $sp, $sp, 8 # restore $sp
0xC4
           mul $v0, $a0, $v0 # n * factorial(n-1)
0xC8
0xCC
           jr $ra # return
```

#### A Pilha Durante a Chamada Recursiva



# Modos de Endereçamento Como endereçamos os operandos?

- Register
- Immediate
- Base Addressing
- PC-Relative
- Pseudo Direct

# Modos de Endereçamento Register

• Os Operandos estão somente em Registradores

```
Exemplo: add $s0, $t2, $t3Exemplo: sub $t8, $s1, $0
```

#### **Immediate Addressing**

- Imediato de 16-bit é usado como operando
  - Exemplo: addi \$s4, \$t5, -73
  - Exemplo: ori \$t3, \$t7, 0xFF

# Modos de Endereçamento Base Addressing

• O endereço do operando é:

```
base address + sign-extended immediate
```

- Exemplo: lw \$s4, 72(\$0)
  - Address = \$0 + 72
- Exemplo: sw \$t2, -25(\$t1)
  - Address = \$t1 25

## Modos de Endereçamento PC-Relative Addressing

#### **Assembly Code**

#### Field Values

|      |       |      |      | υþ     | 13     | 11     | 1111111 |        |        |
|------|-------|------|------|--------|--------|--------|---------|--------|--------|
| beq  | \$t0, | \$0, | else | 4      | 8      | 0      |         | 3      |        |
| (beq | \$t0, | \$O, | 3)   | 6 bits | 5 bits | 5 bits | 5 bits  | 5 bits | 6 bits |

## Modos de Endereçamento Pseudo-direct Addressing



### Como Executar uma Aplicação



#### O que Deve ser Armazenado na Memória

- Instruções (também chamado: text)
- Dado
  - Global/stático: alocado antes de começar a execução Dinâmico: alocado pelo programa em execução
- Qual o tamanho da memória?
  - No máximo 2<sup>32</sup> = 4 gigabytes (4 GB)
  - A´partir do endereço 0x0000000 ao 0xFFFFFFF

#### Mapa de Memória MIPS



#### Executando um Programa



#### Exemplo: Programa em C

```
int f, g, y; // global variables
int main(void)
 f = 2;
 g = 3;
  y = sum(f, g);
  return y;
int sum(int a, int b) {
 return (a + b);
```

#### Exemplo: Programa em Assembly

```
.data
int f, q, y; // global
                             f:
                             q:
                             у:
int main(void)
                             .text
{
                             main:
                               addi $sp, $sp, -4 # stack frame
                               sw $ra, 0($sp) # store $ra
 f = 2;
                               addi $a0, $0, 2 $\#$a0 = 2
 \alpha = 3;
                               sw $a0, f # f = 2
                               addi $a1, $0, 3 # $a1 = 3
 y = sum(f, q);
                               sw $a1, q # q = 3
 return y;
                               jal sum # call sum
}
                               sw $v0, y # y = sum()
                               lw $ra, 0($sp) # restore $ra
int sum(int a, int b) {
                               addi $sp, $sp, 4 # restore $sp
 return (a + b);
                               ir $ra
                                               # return to OS
}
                             sum:
                               add $v0, $a0, $a1 # $v0 = a + b
                                   $ra # return
                               jr
```

#### Mapa de Memória MIPS



# Exemplo: Tabela de Símbolos

| Symbol | Address            |
|--------|--------------------|
| f      | 0×10000000         |
| g      | 0×10000004         |
| У      | 0×10000008         |
| main   | 0×00400000         |
| sum    | 0×0040002 <i>C</i> |

#### Exemplo: Programa Executável

| es) 0xC (12 bytes) |
|--------------------|
| 1448               |
| Instruction        |
| 0x23BDFFFC         |
| 1 0xAFBF0000       |
| 3 0x20040002       |
| 0xAF848000         |
| 0x20050003         |
| 1 0xAF858004       |
| 3 0x0C10000B       |
| 0xAF828008         |
| 0x8FBF0000         |
| 4 0x23BD0004       |
| 3 0x03E00008       |
| 0x00851020         |
| 0x03E0008          |
| s Data             |
| 0 f                |
| 4 g                |
| 8 y                |
|                    |

addi \$sp, \$sp, -4
sw \$ra, 0 (\$sp)
addi \$a0, \$0, 2
sw \$a0, 0x8000 (\$gp)
addi \$a1, \$0, 3
sw \$a1, 0x8004 (\$gp)
jal 0x0040002C
sw \$v0, 0x8008 (\$gp)
lw \$ra, 0 (\$sp)
addi \$sp, \$sp, -4
jr \$ra
add \$v0, \$a0, \$a1
jr \$ra

#### Exemplo: Programa na Memória



# Pseudo Instruções

| Pseudoinstruction    | MIPS Instructions   |
|----------------------|---------------------|
| li \$s0, 0x1234AA77  | lui \$s0, 0x1234    |
|                      | ori \$s0, 0xAA77    |
| mul \$s0, \$s1, \$s2 | mult \$s1, \$s2     |
|                      | mflo \$s0           |
| clear \$t0           | add \$t0, \$0, \$0  |
| move \$s1, \$s2      | add \$s2, \$s1, \$0 |
| nop                  | sll \$0, \$0, 0     |

### Exceções (Interrupções)

- Chamada de procedimento, não prevista no código, para um exception handler
- Causado por:
  - Hardware, também chamodo interrupção, exemp: keyboard
  - Software, também chamado de traps, exemp.: instrução indefinida
- Quando uma exceção ocorre, o processador:
  - Registra a causa da exceção
  - Desvia a execução para exception handler no endereço de instrução 0x80000180
  - Retorna ao programa

#### Registradores de Exceção

- Não faz parte do register file.
  - Cause
    - Registra a causa da exceção
  - EPC (Exception PC)
    - Registra o PC onde ocorreu a exceção
- EPC e Cause: parte do Coprocessador 0
- Move from Coprocessor 0
  - mfc0 \$t0, EPC
  - Move o conteúdo de EPC para \$t0

# Exceções

| Exception                | Cause     |
|--------------------------|-----------|
| Hardware Interrupt       | 0×0000000 |
| System Call              | 0x0000020 |
| Breakpoint / Divide by 0 | 0x0000024 |
| Undefined Instruction    | 0×0000028 |
| Arithmetic Overflow      | 0×0000030 |

#### Exceções

- O Processador salva a causa e o PC em Cause e EPC
- Processador desvia para o exception handler (0x80000180)
- Exception handler:
  - Salva os registradores na pilha
  - Lê o registrador Cause mfc0 Cause, \$t0
  - Trata a exceção
  - Restaura os registradores
  - Retorna ao programa

```
mfc0 EPC, $k0 jr $k0
```

#### Instruções signed e Unsigned

- Soma e Subtração
- Multiplicação e Divisão
- Set less than

#### Instruções

- Soma e subtração
  - Signed: add, addi, sub
    - Executa a mesma operação que a versão unsigned
    - Porém o processador gera exceção se overflow
  - Unsigned: addu, addiu, subu
    - O processador não gera exceção se overflow
    - Nota: addiu sign-extends o imediato
- Multiplicação e Divisão
  - Signed: mult, div
  - Unsigned: multu, divu
- Set Less Than
  - Signed: slt, slti
  - Unsigned: sltu, sltiu
  - Nota: sltiu sign-extends o imediato antes da comparação

#### Instruções

- Loads
  - Signed:
    - Sign-extends para criar o valor de 32-bit
    - Load halfword: 1h
    - Load byte: 1b
  - Unsigned: addu, addiu, subu
    - Zero-extends para criar o valor de 32-bit
    - Load halfword unsigned: lhu
    - Load byte: lbu

#### Ponto-Flutuante

- Floating-point coprocessor (Coprocessor 1)
- 32 registradores de 32-bit (\$f0 \$f31)
- Valores Double-precision são mantidos em dois floating point registers
  - e.g., \$f0 e \$f1, \$f2 e \$f3, etc.
  - Assim, os registradores double-precision floating point são: \$f0,\$f2,\$f4,etc.

#### Ponto-Flutuante

| Name          | Register Number        | Usage               |
|---------------|------------------------|---------------------|
| \$fv0 - \$fv1 | 0, 2                   | return values       |
| \$ft0 - \$ft3 | 4, 6, 8, 10            | temporary variables |
| \$fa0 - \$fa1 | 12, 14                 | procedure arguments |
| \$ft4 - \$ft8 | 16, 18                 | temporary variables |
| \$fs0 - \$fs5 | 20, 22, 24, 26, 28, 30 | saved variables     |