## **Projeto 2- PSI (Documento 1)**

#### 1. Instruções Básicas

O Projeto-2 corresponde à implementação do sistema Snake completo. Ele deverá estar totalmente funcional, testado e. eventualmente, demonstrado em placa e monitor de vídeo.

Neste momento, é de fundamental importância que (a) aluno(a) tenha claro o quadro completo do projeto Snake e, para isto, deve familiarizar-se com a microarquitetura do sistema, descrita na apostila descritiva da funcionalidade e estrutura do Snake, fornecida já na aula 1.

Até a finalização do projeto pelo(a) aluno(a), cada uma dos seguintes conjunto de tarefas deverão estar devidamente concluídas:

- Parte A: Revisar alguns blocos do Snake, completamente funcionais e já fornecidos em aulas anteriores: counter (aula 3); fs\_main (aula 5); alu (aula 6), reg\_bank e mem (aula 8). Já é assumido que estão corretos, não havendo necessidade de re-simulá-los; basta relembrar o seu funcionamento.
- <u>Parte B</u>: Consolidar a implementação e simulação dos módulos que ficaram sob a sua responsabilidade dos alunos: fsm\_main (aula 3) e num\_gen (com lfsr geração de números aleatórios) (aula 7). Devem ser terminados, integrados individualmente e garantir o seu funcionamento a partir de testbenches.
- <u>Parte C</u>: Estudar e simular os módulos ainda não trabalhados em aulas anteriores: button\_handler, fsm\_food, fsm\_init, fsm\_step. Devem ser testados individualmente através de testbenches a serem construídos pelos alunos.
- <u>Parte D</u>: Integração de blocos importantes: num\_gen com o lfsr projetado pelo(a) aluno(a), controle contendo todas as FSMs, e o datapath com alu, comparador, etc. Gerar os testbenches e simular.
- <u>Parte E</u>: Integração de blocos para a realização as partes e o projeto topo completo deverá funcionar com o testbench padrão fornecido pelos professores.
- Parte F: Síntese no Leonardo Spectrum e no Quartus, com dados comparativos.
- <u>Parte G</u>: Programação do projeto no FPGA e demonstração de seu funcionamento com uma tela de computador (VGA). Todas os módulos para a gerenciamento dos dados na placa estarão prontas e serão fornecidas aos alunos.

Apesar de haver orientações para cada etapa nas aulas 11 a 14, os módulos para as Partes C, D e E serão disponibilizados o quanto antes e os alunos devem seguir a sequência de atividades o mais rápido possível.

O projeto poderá ser feito individualmente ou em duplas, havendo diferenças de cobrança de resultados nos dois casos:

- a) individual- obrigatórios:
  - a realização de A a F (a execução da parte G não é obrigatória, mas se realizada, dará créditos extras).

- apresentação dos testbenches da parte C e D, e asua simulações
- certificação da funcionalidade no item E
- relatório geral
- b) em dupla- obrigatórios (deixar clara a divisão de trabalho):
  - a realização de A a G
  - apresentação dos testbenches da parte B, C e D, com as simulações
  - certificação da funcionalidade no item E
  - relatório geral
  - demonstração/apresentação do circuito funcional na placa (todas os módulos para as interfaces serão dadas para os alunos- com a certificação do item E, o funcionamento na placa deve ser automático.

#### 2. Parte B

#### 2.1. button handler

Usar o arquivo button\_handler.vhd no Serverlab (pela rede) e fazer uma análise de código. O button handler é um módulo ajuste dos sinais de direção, os quais devem ser fornecidos ao controlador do Snake. Como, ilustrado na Figura 1, estes sinais, denominados direction\_sync, são as direções consolidadas que devem ser utilizadas pelo módulo FSM\_step, já sincronizados com o passo do jogo, dado pelo sinal load\_regs (correspondendo aos sinal indicativo de contagem máxima no módulo step\_counter). A Figura 1 apresenta os portos de entrada e saída do módulo.



Figura 1. Digrama E/S do button handler

Vindo de quatro botões da placa, o usuário define, a qualquer momento, através do sinal *sys\_direction* qual a direção que a cobra siga. O módulo *button handler*, além de sincronizar a saída, tem também a função definir a direção do novo passo, manter a mesma direção do passo anterior, em duas condições:

- o usuário não aperta o botão;
- o usuário escolhe, por distração, o sentido oposto ao do último passo, indo contra o próprio corpo, o que não é permitido.

### **Testbench:**

Providencie um testbench nos moldes propostos na disciplina para uma verificação segura do módulo. Providencie comentários pelas linhas de código do arquivo de testbench que possam esclarecer os objetivos específicos dos comandos.

Planeje os estímulos de tal forma que todas as condições de entrada dadas pelo usuário ocorra.

### 2.2. num gen com lfsr

Corresponde ao seu projeto de LFSR como gerador de vetores aleatórios, realizado como no Projeto-1. Deverá ser integrado como um módulo datapath\_simples como ilustrado na Figura 2. Observe que a entrada ctrl\_ctrl deve ser adotada, com o tipo datapath ctrl flags. Veja do que se trata nos pacotes.

## **Testbench:**

Providencie um testbench nos moldes propostos na disciplina para uma verificação segura do módulo.

Se realizado em dupla, escolha uma das implementações realizadas no Projeto-1.



Figura 2. datapath temporario - topo simplificado "emulando o datapath do snake

# 2.3. Fsm\_Init

O módulo Fsm\_Init, cuja representação em forma de abstract state machine, ASM, é mostrada na Figura 3. Pela ASM, os retângulos indicam o estado e as atribuições de saída e os hexágonos correspondem às decisões que associadas aos estados. corresponde à máquina de estado de iniciação do jogo.



Figura 3. Diagrama da ASM (Fsm Init)

Como a lista de atribuições dos flags de saída não cabem nos retângulos, elas estã descritas nas caixas de texto associadas.

A Fsm Init Realiza basicamente duas ações em sequência:

- escrita do valor BLANK em todas as posições de memória, de coluna a coluna e, ao final de uma fila, saltando para a próxima;
- escrita da cabeça, caminhando para a direita (HEAD\_RIGHT), na posição 0 da memória.

#### Deve-se observar que:

- os sinais externos, ofc\_of\_x e ofc\_of\_y, indicam a finalização da escrita em uma linha e de um quadro da memória, respectivamente;
- os sinais reg\_head\_ena, reg\_2\_ena, reg\_fifo\_ena, reg\_fifo\_pop, agem diretamente sobre o módulo reg\_bank, módulo visto na Aula 8. Adicionalmente, o sinal out\_sel determina qual a saída selecionada no reg\_bank.

## **Testbench:**

Providencie um testbench nos moldes propostos na disciplina para uma verificação segura do módulo.

Se realizado em dupla, escolha uma das implementações realizadas no Projeto-1.