



# DISEÑO DIGITAL 2

MEMORIA DEL DISEÑO

## **Autores:**

Ricardo Javier Cuenca Cuenca, Lukas Sylvester Gdanietz de Diego, Hao Feng Chen Fu

Curso 2021-2022.

Control de versiones : V5.0

## **Control de versiones**

| Versión | Fecha      | Autor | Cambios realizados                                                                                                                                                                                  |
|---------|------------|-------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0.0     | 19/04/2022 | DTE   | Inicial                                                                                                                                                                                             |
| 0.0     | 03/05/2022 | G4    | Inicio, donde se realizo la estructura de la memoria                                                                                                                                                |
| 1.0     | 09/05/2022 | G4    | Se realizo la introducción y el objetivo del proyecto                                                                                                                                               |
| 2.0     | 18/05/2022 | G4    | Modificaciones en el apartado 2, apartado 4 y asignaciones de pines                                                                                                                                 |
| 3.0     | 20/05/2022 | G4    | Introducción inicial de especificaciones del apartado 1, introducción del nivel jerárquico del apartado 2, modificación y finalización del apartado 4, modificación de los apartados 5.2, 5.3 y 5.4 |
| 4.0     | 21/05/2022 | G4    | Modificación del apartado 1, apartado 2 y apartado 3                                                                                                                                                |
| 5.0     | 22/05/2022 | G4    | Revisar                                                                                                                                                                                             |

# Tabla de contenido

| 1   | Especificación de                    | el diseño.       |
|-----|--------------------------------------|------------------|
|     |                                      | 4                |
| 1.1 | Introducción                         | 4                |
| 1.2 | Interfaces                           | 4                |
|     | 2.1 Interfaz con el acel             |                  |
|     |                                      |                  |
|     | 2.2                                  | _                |
|     | 2.3                                  |                  |
| 1.3 |                                      |                  |
|     | Diseño je                            |                  |
|     |                                      |                  |
| 2.2 | Bloque controlador del acelerómetro  |                  |
| 2.3 | Bloque Calibrador                    |                  |
| 2.4 | Bloque Axis_Screen_X                 |                  |
| 2.5 | Bloque Axis_Screen_Y                 |                  |
|     |                                      |                  |
|     | Pruebas de verificación funcional de |                  |
|     | Tuebas de vermeación funcionar de    |                  |
| 4.1 | Test del Máster SPI                  | 12               |
| 4.2 | Test del controlador                 | 12               |
| 4.3 | Test del diseño completo             | 13               |
| 5   | Verificación del dis                 | eño final        |
|     |                                      | 14               |
|     | Dise                                 |                  |
|     |                                      |                  |
| 6.1 | Asignación de pines                  |                  |
| 6.2 | Restricciones de la síntesis         |                  |
| 6.3 | Recursos utilizados                  |                  |
| 6.4 | Frecuencia máxima de reloj           |                  |
| 7   | Bit                                  | oliografía<br>17 |
|     |                                      | 1/               |

## 1 Especificación del diseño.

#### 1.1 Introducción

El Grupo G4 de Diseño Digital II con la guía del profesorado de la Asignatura, y con el conocimiento adquirido, se ha realizado el diseño en VHDL de un acelerómetro que medirá el movimiento de un sensor, en el eje X e Y, este movimiento será mostrado en una barra de leds para el eje X y en una barra de Displays que se encuentran en la XDECA proporcionada en el laboratorio, las características de esta tarjeta como las del sensor serán dadas con más detalle en los puntos siguientes.

El sensor LIS2DH12 que está integrado en la Tarjeta XDECA llamándose en esta tarjeta como Gsensor, será un acelerómetro lineal para tres ejes (XYZ) controlable mediante una interfaz SPI/I2C, este sensor tiene una amplia variedad de funcionalidades que pueden ser usadas, sin embargo, en este diseño se utilizaran solo algunas de las posibilidades que nos da este sensor y su control será hecho mediante interfaz SPI.

#### 1.2 Interfaces

El Sistema se interconectara al acelerómetro, consiguiendo realizar medidas de la posición del sensor en los ejes X e Y, mostrándolo en una barra de leds para el eje X y en una barra de displays de 7 segmentos para el eje Y.

El diagrama de bloques general del diseño se muestra en la siguiente figura.



Fig. 1. Interconexión del NIVEL al acelerómetro y a los LEDs y displays de 7 segmentos.

#### 1.2.1 <u>Interfaz con el acelerómetro</u>

El sistema se comunica con el acelerómetro (LIS2DH12) que actuara como esclavo del sistema, con una interfaz SPI. Las señales de esta interfaz son las siguientes:

| Señal | Dirección | Descripción                            |
|-------|-----------|----------------------------------------|
| CS    | Salida    | Selección de chip, activa a nivel alto |
| SPC - | Salida    | Reloj en serie                         |
| SCK   |           | -                                      |
| SDI – | Entrada   | Entrada de datos en serie              |
| MISO  |           |                                        |
| SDO-  | Salida    | Salida de datos en serie               |
| MOSI  |           |                                        |

#### 1.2.2 <u>Interfaz con la barra de displays de 7 segmentos</u>

El sistema realiza la visualización de la inclinación en uno de los ejes utilizando una barra de displays de 7 segmentos del tipo cátodo común. La interfaz es la siguiente :

| Señal         | Dirección | Descripción                               |
|---------------|-----------|-------------------------------------------|
| seg[70]       | salida    | seg[0] : segmento g                       |
|               |           | seg [1]: segmento f                       |
|               |           | seg [2] : segmento e                      |
|               |           | seg [3]: segmento d                       |
|               |           | seg [4] : segmento c                      |
|               |           | seg [5]: segmento b                       |
|               |           | seg [6]: segmento a                       |
|               |           | seg [7]: segmento punto                   |
| mux_disp[7:0] | salida    | mux_disp [0] : cátodo del display 0 (LSD) |
|               |           | mux_disp [1] : cátodo del display 1       |
|               |           | mux_disp [2] : cátodo del display 2       |
|               |           | mux_disp [3] : cátodo del display 3       |
|               |           | mux_disp [4] : cátodo del display 4       |
|               |           | mux_disp [5] : cátodo del display 5       |
|               |           | mux_disp [6] : cátodo del display 6       |
|               |           | mux_disp [7] : cátodo del display 7       |

La interfaz permite iluminar solo un display a la vez. El display se selecciona activando (a nivel bajo) el cátodo correspondiente. El display activo se ilumina de acuerdo al código de 7 segmentos y punto decimal introducido (nivel alto).

## 1.2.3 <u>Interfaz con la barra de LEDs</u>

El sistema realiza la visualización de la inclinación en el otro eje utilizando una barra de displays de 7 segmentos:

| Señal        | Dirección | Descripción                        |
|--------------|-----------|------------------------------------|
| led_disp[70] | Salida    | Se activará en nivel alto, uno por |
| _            |           | uno los leds dependiendo del grado |
|              |           | de inclinación                     |

## 1.3 Especificaciones

Las especificaciones funcionales y no funcionales del NIVEL se detallan en el documento [1].

## 1. Especificaciones funcionales

| Ref   | Especificación                                                                                                      |
|-------|---------------------------------------------------------------------------------------------------------------------|
| ESP00 | El sistema realiza detecciones de movimiento                                                                        |
| ESP01 | Iluminación inicial de todos los leds y displays de 7 segmentos que aseguran que se toma un punto de referencia.    |
| ESP02 | Iluminación o apagado de los leds o displays de 7 segmentos en función del movimiento respecto al eje X o al eje Y. |
| ESP03 | Iluminación correcta de los leds                                                                                    |

## 2. Especificaciones no funcionales

| Ref   | Especificación                                                                                                                             |
|-------|--------------------------------------------------------------------------------------------------------------------------------------------|
| ESP04 | El sistema se diseñará utilizando VHDL.                                                                                                    |
| ESP05 | Se utilizará <i>ModelSim</i> como herramienta de simulación y <i>Quartus Prime</i> como herramienta para la realización del diseño físico, |
| ESP06 | El sistema se prototipará utilizando una tarjeta DECA-MAX10 del fabricante Arrow [2]                                                       |
| ESP07 | Se utilizará como fuente de reloj uno de los osciladores de 50MHz que posee la tarjeta DECA-MAX10.                                         |
| ESP08 | Para prototipar el sistema se conectará a la tarjeta DECA-MAX10 una tarjeta de expansión [3] con 8 displays                                |

# 2 Diseño jerárquico

El diagrama de la Fig. 2 representa el primer nivel de la jerarquía del diseño<sup>1</sup>:



Fig. 2. Diagrama de bloques del primer nivel de la jerarquía de NIVEL.

En los siguientes subapartados se describe la interfaz y la función de cada uno de estos bloques.

-

<sup>&</sup>lt;sup>1</sup> Todos los bloques tienen un reloj común, clk, y una entrada de reset asíncrono, rst\_n, activa a nivel bajo. Estas señales no se incluyen en las interfaces por simplicidad.

## 2.1 Bloque Máster SPI

| Señal    | Dirección | Descripción                                       |
|----------|-----------|---------------------------------------------------|
| CS       | salida    | Señal del Chip select                             |
| SCK      | salida    | Señal de reloj del interfaz SPI                   |
| MOSI     | salida    | Buffer de salida del Máster SPI                   |
| MISO     | entrada   | Buffer de entrada del Máster SPI                  |
| ini      | entrada   | Señalización del inicio de una transacción        |
| dir      | entrada   | Señal que habilita la lectura o escritura de los  |
|          |           | datos                                             |
| set_dato | entrada   | Señalización de la escritura del buffer de salida |
| dato_wr  | entrada   | Dato que se introduce al periférico SPI           |
| dato_rd  | entrada   | Dato que se lee del periférico SPI                |
| ena_rd   | entrada   | Señal de habilitación para lectura                |

El bloque está dividido en los siguientes circuitos:

- gen\_SCK: Realiza la generación de señales del reloj serie para la interfaz SPI
- reg\_miso: Registro de salida de desplazamiento de 8 bits
- reg\_mosi: Registro de entrada de 8 bits por el cual se introducen las direcciones y los datos de escritura.

Su funcionamiento se describe en las siguientes figuras:



Fig. 3. Master SPI señales internas, tiempos y modos de operación.

## 3 Bloque controlador del acelerómetro

| Señal   | Dirección | Descripción                        |
|---------|-----------|------------------------------------|
| dato_rd | salida    | Dato que se lee del periférico SPI |
| ena_rd  | salida    | Señal de habilitación para lectura |
| CS      | salida    | Señal del Chip select              |
| SCK     | salida    | Señal de reloj del interfaz SPI    |
| MOSI    | salida    | Buffer de salida del Máster SPI    |
| MISO    | entrada   | Buffer de entrada del Máster SPI   |

El circuito tiene el siguiente funcionamiento:

- Inicialmente espera 5 ms para luego modificar la configuración de los registros de control CRTL\_REG4 y CTRL\_REG1
- Genera las señales de control que permiten el funcionamiento correcto del Master SPI

## 4 Bloque Calibrador

| Señal            | Dirección | Descripción                                         |
|------------------|-----------|-----------------------------------------------------|
| CS               | salida    | Señal del Chip select                               |
| SCK              | salida    | Señal de reloj del interfaz SPI                     |
| MOSI             | salida    | Buffer de salida del Máster SPI                     |
| MISO             | entrada   | Buffer de entrada del Máster SPI                    |
| X_media          | salida    | Señal de salida que indica el valor medio del eje   |
|                  |           | X                                                   |
| Y_media          | salida    | Señal de salida que indica el valor medio del eje   |
|                  |           | Y                                                   |
| Muestra_bias_rdy | salida    | Señal de salida que indica si la muestra está lista |
|                  |           | para ser utilizada                                  |

El bloque está dividido en los siguientes circuitos:

- Estimador: realiza la media de las acumulaciones de muestras del eje X y del eje
   Y
- Calc\_offset: Circuito que calculara el offset al que se encuentra el acelerómetro al principio de la ejecución.
- Auxiliar: Servirá para ejecutara dos funciones, que nos permitirán que el sistema funcione correctamente, por una parte ceil\_log, que calculara el menor numero y por otra parte cal\_LEDs que determinara los les que se encenderán

## 4.1 Bloque Axis\_Screen\_X

| Señal            | Dirección | Descripción                                        |
|------------------|-----------|----------------------------------------------------|
| X_media          | Entrada   | Señal de entrada que indica el valor medio de X    |
| Muestra_bias_rdy | Entrada   | Señal que indica si la muestra está lista para ser |
|                  |           | utilizada                                          |
| X_disp           | salida    | Señal que muestra los displays encendidos          |

Este bloque indica cuáles serán los displays de 7 segmentos que se van a iluminar en la tarjeta DECA

## 4.2 Bloque Axis\_Screen\_Y

| Señal            | Dirección | Descripción                                        |
|------------------|-----------|----------------------------------------------------|
| Y_media          | Entrada   | Señal de entrada que indica el valor medio de Y    |
| Muestra_bias_rdy | Entrada   | Señal que indica si la muestra está lista para ser |
|                  |           | utilizada                                          |
| Y_disp           | salida    | Señal que muestra los leds encendidos              |

Este bloque indica cuáles serán los leds que se van a iluminar en la tarjeta DECA

#### 5 Diseño detallado

El proyecto está almacenado en la carpeta BT2, la cual a su vez contiene las carpetas hdl, modelsim y quartus. La carpeta *hdl* contiene los ficheros RTL y estructural del diseño. La carpeta *modelsim* contiene el proyecto de simulación (Acel\_SPI\_BT2.mpf), y los ficheros donde se definen los diferentes testbenches. Finalmente, *quartus* contiene el proyecto para el diseño físico y los ficheros relacionados con éste.



Fig. 4. Estructura de carpetas del proyecto nivel electronico

## 6 Pruebas de verificación funcional de NIVEL

El plan de pruebas de NIVEL consistirá en la comprobación hito por hito y circuito por circuito que el circuito funciona correctamente.

El proyecto contiene 2 tipos de pruebas, las primeras de verificacion de bloque, las cuales se pueden encontrar en la ruta "modelsim/mono\_test" y las segundas de verificacion de sistema complejo que se puede encontrar en "/modelsim/TEST".

#### 7 Test del Máster SPI

Es un test específico para el bloque Máster SPI. Consiste en un conjunto de prueba que evalúa el funcionamiento correcto de dicho bloque.

| Ubicación de los ficheros del test | En /NIVEL/modelsim/mono_test                                                                                                                                                                               |           |  |
|------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|--|
| Simulación escalada                | No                                                                                                                                                                                                         |           |  |
| Fichero test                       | Master_SPI_Test.vhd                                                                                                                                                                                        | Testbench |  |
| Ficheros Adyacentes                | Agente_spi_original.vhd                                                                                                                                                                                    | sim       |  |
|                                    | MISO_Control_test.vhd                                                                                                                                                                                      | test      |  |
| Descripción del test               | Verifica el funcionamiento de las transacciones de escritura<br>Master SPI (Verificacion visual)<br>Verifica el funcionamiento de las transacciones de lectura del<br>Master SPI (Verificacion automatica) |           |  |

#### 7.1 Test del controlador

Es un test específico para el bloque Controlador. Consiste en un conjunto de prueba que evalúa el funcionamiento correcto del controlador en conjunto al bloque Máster SPI.

| Ubicación de los ficheros del test | En /NIVEL/modelsim/mono_test                                                                                                                                                                                                       |           |  |
|------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|--|
| Simulación escalada                | No                                                                                                                                                                                                                                 |           |  |
| Ficheros                           | controlador_test.vhd                                                                                                                                                                                                               | Testbench |  |
| Ficheros Adyacentes                | Agente_spi_original.vhd sim                                                                                                                                                                                                        |           |  |
| Descripción del test               | Verifica que se lleva a cabo la configuración inicial de los registros y el funcionamiento de las transacciones de escritura y lectura del Master SPI. (Verificacion visual)  Verifica que los tiempos de accion solicitados en la |           |  |
|                                    | especificacion, se cumplen (Verificacion automatica)                                                                                                                                                                               |           |  |

**NIVEL** 

#### 7.2 Test del diseño completo

Es un test específico para el diseño final. Consiste en un conjunto de prueba final que verifica el funcionamiento completo de todo el diseño.

| Ubicación de los ficheros del test | En /NIVEL/modelsim/TEST                                                                                                                                                                                     |                      |         |
|------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------|---------|
| Simulación escalada                | Si                                                                                                                                                                                                          |                      |         |
| Fichero                            | Nivel_electronico_test.vhd test                                                                                                                                                                             |                      |         |
|                                    |                                                                                                                                                                                                             | Agente_spi.vhd       | sim     |
|                                    | Sim                                                                                                                                                                                                         | Orquestador_sim.vhd  | sim     |
| Figheros Advegantes                |                                                                                                                                                                                                             | nRst_Clk.vhd         | sim     |
| Ficheros Adyacentes                |                                                                                                                                                                                                             | Spi_monitor.vhd      | monitor |
|                                    | Monitor                                                                                                                                                                                                     | Controlador_monitor. | monitor |
|                                    |                                                                                                                                                                                                             | Screen_monitor.vhd   | monitor |
| Descripción de la prueba           | Verifica el funcionamiento correcto de todo el diseño mediante los monitores que revisar el Master SPI, el controlador y la representación de los leds y displays de 7 segmentos. (Verificacion Automatica) |                      |         |

El test completo se ocupa de comprobar que siempre se cumplen las siguientes condiciones de cada seccion:

#### Master SPI

- Comprobar que mientras se produce una transmisión, CS está a nivel bajo.
- Comprobar que la transición de MOSI se produce cuando SCK, comienza la transición a nivel bajo.
- Comprobar que el número de pulsos de SCK se corresponden a la operación a realizar.
- Contrastar el dato transmitido por agente\_spi con el dato recibido en master\_spi.

#### Controlador

- Comprobar que se respeta el tiempo de inicialización dado por el datasheet.<sup>2</sup>
- Comprobar que cada lectura se realiza en el momento especificado en la especificación.
- Comprobar que la configuración de spi\_slave se realiza adecuadamente según la especificación.

#### Sistema completo

 Comprobar que según el ángulo dado por el agente\_spi, una vez pasado el tiempo de operación del sistema, las pantallas devuelven el grado de inclinación correcto.

Para ver la simulacion al completo, de una forma ordenada y concisa, se puede visualizar en el simulador con el fichero "./modelsim/simulation/THE test.do"

<sup>&</sup>lt;sup>2</sup> En la simulacion, este test se puede omitir al poner en "nivel\_electronico\_test.vhd"

<sup>&</sup>quot;omit\_timing\_monitor" a true

## 8 Verificación del diseño final

Como comprobación final de que el sistema cumple todas las funcionalidades, se ha cargado el programa en la placa, comprobando que las especificaciones y que el modelo que se nos dio, al principio del Bloque II como ejemplo, sea igual que el que se ha cargado en la placa.

En la primera imagen se ha cargado el programa el diseño final.



En la segunda y tercera imagen se comprobó que el sistema mostraba correctamente, las medidas.





## 9 Diseño físico

En este apartado se documentan los detalles básicos relacionados con el diseño físico del circuito: la asignación de pines, las restricciones de la síntesis y los informes que proporciona Quartus Prime sobre los recursos de la FPGA utilizados y la frecuencia máxima de reloj obtenida.

## 9.1 Asignación de pines

En la siguiente tabla se detalla la asignación de los pines de la interfaz de NIVEL a los pines de la FPGA especificando para cada caso el tipo de pin, el número de pin de la FPGA que se corresponde con el pin del diseño, el banco al que corresponde y el estándar de entrada/salida que utiliza.

| Pin de la    | Dirección | Pin FPGA | I/O  | I/O standard          |
|--------------|-----------|----------|------|-----------------------|
| interfaz del |           |          | bank |                       |
| diseño       |           |          |      |                       |
| clk          | Input     | M8       | 2    | 2.5-V                 |
| rst_n        | Input     | H21      | 6    | 1.5-V Schmitt Trigger |
| MISO         | Input     | D5       | 8    | 1.2-V                 |
| MOSI         | Output    | C6       | 8    | 1.2-V                 |
| CS           | Output    | E9       | 8    | 1.2-V                 |
| SCK          | Output    | B5       | 8    | 1.2-V                 |
| X_disp [0]   | Output    | Y5       | 3    | 3.3-V LVTTL           |
| X_disp [1]   | Output    | W6       | 3    | 3.3-V LVTTL           |
| X_disp [2]   | Output    | W8       | 3    | 3.3-V LVTTL           |
| X_disp [3]   | Output    | AB8      | 3    | 3.3-V LVTTL           |
| X_disp [4]   | Output    | R11      | 3    | 3.3-V LVTTL           |
| X_disp [5]   | Output    | AB6      | 3    | 3.3-V LVTTL           |
| X_disp [6]   | Output    | AA6      | 3    | 3.3-V LVTTL           |
| X_disp [7]   | Output    | V10      | 3    | 3.3-V LVTTL           |
| Y_disp [0]   | Output    | C7       | 8    | 1.2-V                 |
| Y_disp [1]   | Output    | C8       | 8    | 1.2-V                 |
| Y_disp [2]   | Output    | A6       | 8    | 1.2-V                 |
| Y_disp [3]   | Output    | B7       | 8    | 1.2-V                 |
| Y_disp [4]   | Output    | C4       | 8    | 1.2-V                 |
| Y_disp [5]   | Output    | A5       | 8    | 1.2-V                 |
| Y_disp [6]   | Output    | B4       | 8    | 1.2-V                 |
| Y_disp [7]   | Output    | C5       | 8    | 1.2-V                 |
| mux_disp[0]  | Output    | Y5       | 3    | 3.3-V LVTTL           |
| mux_disp[1]  | Output    | W6       | 3    | 3.3-V LVTTL           |
| mux_disp[2]  | Output    | W8       | 3    | 3.3-V LVTTL           |
| mux_disp[3]  | Output    | AB8      | 3    | 3.3-V LVTTL           |
| mux_disp[4]  | Output    | R11      | 3    | 3.3-V LVTTL           |
| mux_disp[5]  | Output    | AB6      | 3    | 3.3-V LVTTL           |

#### 9.2 Restricciones de la síntesis

Se ha utilizado el fichero "./quartus/nivel electronico.sdc"

Se establece como reloj de sistema 50Mhz (20 ns), los puertos de entrada nRst y MISO, y como puertos de salida SCK, MOSI, CS, X\_disp[7:0], Y\_disp[7:0], Y\_disp\_sel[7:0].

#### 9.3 Recursos utilizados

A continuación se muestra la pantalla que genera el compilador (opción *Flow Summary* del *Compilation Report*) :

| Quartus Prime                      | Versión 16.0.0            |
|------------------------------------|---------------------------|
| Arquitectura                       | MAX 10                    |
| Dispositivo                        | 10M50DAF484C6GES          |
| Número total de elementos lógicos  | 404 / 49,760 ( <1% )      |
| Número total de registros usados   | 191                       |
| Número total de pines usados       | 30 / 360 ( 8 % )          |
| Número total de pines virtuales    | 0                         |
| Número total de bits en la memoria | 660 / 1,677,312 ( < 1 % ) |
| Número total de PLLs               | 0/4(25%)                  |
| Bloques UFM                        | 0/1(0%)                   |
| Bloques ADC                        | 0/2(0%)                   |

#### 9.4 Frecuencia máxima de reloj

A continuación se muestra la pantalla que genera el compilador (*Fmax Summary*) : 134.25 MHz



# 10 Bibliografía

- [1] Especificación del diseño : nivel electrónico (NIVEL) [moodle DD2]
- [2] Tarjeta DECA-MAX10 (página web del fabricante). [online] https://www.arrow.com/en/products/deca/arrow-development-tools
- [3] Tarjeta XDECA. Manual de usuario. [moodle DD2-documentacion técnica]