# Examen UE INF401 : Architectures des Ordinateurs

Mai 2021, durée 2 h 00

Document autorisé: 1 feuille A4 Recto/Verso de notes personnelles manuscrites.

Les calculettes et téléphones portables sont interdits.

La plupart des questions sont indépendantes, si vous avez des difficultés avec une question, passez à la suivante.

Le barème est donné à titre indicatif.

# 1 Question de cours ARM (3 points)

- (a) Rappelez la structure générale finale du schéma de traduction systématique en code ARM d'une fonction avec utilisation de la pile tel qu'elle a été vue en cours.
- (b) Dessinez l'état de la pile au début de l'exécution du corps d'une fonction avec un résultat entier, après exécution du prologue, dans le cas où la fonction comporte 2 arguments entiers (a et b), nécessite 1 variable locale entière (1) et utilise 3 registres temporaires (R1, R2 et R4). Tous les entiers, relatifs, sur 32 bits.

### Éléments de correction. a

- 1) empiler l'adresse de retour (lr)
- 2) empiler la valeurfp de l'appelant
- 3) placer fp pour repérer les variables de l'appelée
- 4) allouer la place pour les variables locales
- 5) empiler les variables temporaires (registres) utilisées
- 6) corps de la fonction
- 7) si fonction, le résultat est rangé en fp+8
- 8) dépiler les variables temporaires (registres) utilisées
- 9) libérer la place allouée aux variables locales
- 10) dépiler fp
- 11) dépiler l'adresse de retour (lr)
- 12) retour à l'appelant : BX lr

b)



FIGURE 1 – Pile à l'exécution

# 2 Programmation en langage d'assemblage ARM (10 points)

## 2.1 Écrire une fonction

L'algorithme de la fonction d'Ackermann est donné ci-dessous pour des entiers 32 bits (relatifs) :

```
Fonction Ackermann(m : entier, n : entier) avec résultat entier
         loc : entier
 1:
          si m == 0 alors
 2:
             loc = n+1
 3:
          sinon
 4:
             si n == 0 alors
 5:
                loc = Ackermann(m-1,1)
 6:
             sinon
                loc = Ackermann(m,n-1)
 7:
 8:
                loc = Ackermann(m-1,loc)
9:
             fin si
10:
         fin si
11:
         retourner loc
Éléments de correction.
.text
.global ackermann
@ ackermann(m,n)
ackermann:
sub sp,sp,#4
str lr,[sp]
sub sp,sp,#4
str fp,[sp]
mov fp,sp
sub sp,sp,#4 @ declaration loc
@ sauvegarde temporaires
sub sp,sp,#4
str r0,[sp]
sub sp,sp,#4
str r1,[sp]
sub sp,sp,#4
str r2,[sp]
ldr r0,[fp,#16] @ r0 := m
ldr r1,[fp,#12] @ r1 := n
@ si m = 0 alors
cmp r0,#0
bne sinon1
@ alors1
@ loc = n+1
add r1,r1,#1
str r1,[fp,#-4]
b finsi
sinon1:
@ si (n=0)
cmp r1,#0
bne sinon2
@ alors2
@ ackermann(m-1,1)
```

```
sub r0, r0, #1
sub sp,sp,#4
str r0,[sp]
mov r2,#1
sub sp,sp,#4
str r2,[sp]
sub sp,sp,#4 @ resultat
bl ackermann
@ loc = ackermann(m-1,1)
ldr r2,[sp]
add sp,sp,#12
str r2,[fp,#-4]
b finsi
sinon2:
@ ackermann(m,n-1)
sub sp,sp,#4
str r0,[sp]
sub r1, r1, #1
sub sp,sp,#4
str r1,[sp]
sub sp,sp,#4 @ resultat
bl ackermann
ldr r2,[sp]
add sp,sp,#12
0 loc = ackermann(m,n-1)
str r2,[fp,#-4]
@ ackermann(m-1,loc)
sub r0, r0, #1
sub sp,sp,#4
str r0,[sp]
sub sp,sp,#4
str r2,[sp]
sub sp,sp,#4 @ resultat
bl ackermann
@ loc = ackermann(m-1,loc)
ldr r2,[sp]
add sp,sp,#12
str r2,[fp,#-4]
finsi:
ldr r0, [fp,#-4]
str r0, [fp,#8]
@ restauration temporaires
ldr r2,[sp]
add sp, sp, #4
ldr r1,[sp]
```

```
add sp,sp,#4
ldr r0,[sp]
add sp,sp,#4

add sp,sp,#4 @ liberation loc

ldr fp,[sp]
add sp,sp,#4

ldr lr,[sp]
add sp,sp,#4

bx lr
```

(c) En appliquant la méthode systématique vue en cours avec utilisation de la pile (rôle de l'appelée), donnez en ARM la traduction complète de l'implémantation de la fonction Ackermann donnée ci-dessus. (6 points)

ATTENTION, prenez en compte les indications suivantes:

- Indiquer en commentaire, le numéro et le code des lignes traduites, ex. : "@ Ligne 1 : si m == 0"
- Les paramètres m et n doivent être passés par la pile.
- La valeur de retour de la fonction doit aussi être passée par la pile.
- La variable locale loc doit être stockée dans la pile.
- Pour les variables temporaires vous utiliserez les registres r0, r1 et r2, qui devront être sauvegardés en pile avant utilisation, puis restaurés suivant la convention du cours.
- Dans une première version, vous pourrez remplacer la traduction des 3 lignes 5, 7 et 8 (les 3 appels récursifs) par un commentaire "@@@ ici traduction de la ligne xxx : loc = Ackermann(yyy,zzz)".
- Dans une version bonus, à faire une fois l'ensemble de l'examen abordé et en particulier la question suivante (sur l'appel), vous pourrez donner les traductions des 3 lignes 5, 7 et 8 (les 3 appels récursifs).

# 2.2 Appel d'une fonction dans le programme principal

Vous allez maintenant utiliser la fonction d'Ackermann dans le programme principal suivant.

#### Programme principal

21: EcrChaine("Entrer un nombre")

22: x:=Lire32()

23: y:=Ackermann(3,x) 24: EcrNdecimal32(y)

- (d) Complétez la zone .text ci-dessous avec le code ARM du programme principal donné ci-dessus. (4 points) ATTENTION, prenez en compte les indications suivantes :
  - Vous supposerez que la fonction Ackermann existe et qu'elle est écrite suivant la méthode systématique vue en cours (c-à-d, ses paramètres et son résultat sont passés par la pile).
  - Vous utiliserez le registre r2 pour réaliser la variable y.
  - Pour les fonctions Lire32() et EcrChaine, vous appliquerez les conventions de es.s utilisées en TP notamment, cf. annexe).
  - Vous ferez apparaître en commentaires (0) dans votre code les étapes principales (vues en cours) de l'appel de la fonction d'Ackermann.

```
.data
    m: .asciz "Entrer un nombre"
.bss
    x: .word
```

```
.text .global main
main:
        push {lr}
        @ partie à compléter
        pop {lr}
        bx lr
ptr_m: .word m
ptr_x: .word x
Éléments de correction.
.data
m: .asciz "Entrer un nombre"
.bss
x: .word
.text
.global main
main:
@ afficher "entrez un nombre"
ldr r1,ptr_m
bl EcrChaine
@ n=Lire32()
ldr r1,ptr_x
bl Lire32
        ldr r1,[r1]
mov r2,#3
sub sp,sp,#4
str r2,[sp]
sub sp,sp,#4
str r1,[sp]
sub sp,sp,#4
bl ackermann
ldr r1,[sp]
add sp,sp,#12
bl EcrNdecimal32
b exit
ptr_m: .word m
ptr_x: .word x
```

# 3 Automate, microprogrammation et processeur (7 points)

Dans cette partie, nous enrichissons le processeur fictif vu lors du cours et dont la partie opérative est représentée dans la figure ci-dessous :



FIGURE 2 – Partie opérative du processeur

Structure de la partie opérative : micro-actions et micro-conditions. Dans la partie opérative on a les registres suivants : PC, ACC, Rinst, MA (memory address), MD (memory data) et TMP. Les transferts possibles sont les suivants :

| $\mathbf{MD} \leftarrow \mathbf{Mem}[\mathbf{MA}]$                              | lecture d'un mot mémoire.  | C'est la seule possibilité en lecture!                                                                                                          |  |  |
|---------------------------------------------------------------------------------|----------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| $oxed{\mathrm{Mem[MA]}\leftarrow\mathrm{MD}}$                                   | écriture d'un mot mémoire  | C'est la seule possibilité en écriture!                                                                                                         |  |  |
| $\overline{\mathbf{Rinst} \leftarrow \mathbf{MD}}$                              | affectation                | Affectation spécifique à Rinst                                                                                                                  |  |  |
| $PC \leftarrow PC + 1$                                                          | incrémentation             | Incrémentation spécifique à PC                                                                                                                  |  |  |
| $\mathbf{reg}_0 \leftarrow 0$                                                   | mise à zéro                | rego est PC, ACC, ou TMP                                                                                                                        |  |  |
| $\mathbf{reg}_0 \leftarrow \mathbf{reg}_1$                                      | affectation                | rego est PC, ACC, TMP, MA, ou MD                                                                                                                |  |  |
|                                                                                 |                            | reg <sub>1</sub> est PC, ACC, TMP, ou MD                                                                                                        |  |  |
| $\mathbf{reg}_0 \leftarrow \mathbf{reg}_1 <<$                                   | décalage à gauche d'un bit | rego est PC, ACC, TMP, ou MD                                                                                                                    |  |  |
|                                                                                 |                            | reg <sub>1</sub> est PC, ACC, TMP, ou MD                                                                                                        |  |  |
| $\mathbf{reg}_0 \leftarrow \mathbf{reg}_1 \ \mathbf{op} \ \mathbf{reg}_2$       | opération                  | rego est PC, ACC, TMP, ou MD                                                                                                                    |  |  |
|                                                                                 |                            | $  \operatorname{reg}_1 \operatorname{est} 0, \operatorname{PC}, \operatorname{ACC}, \operatorname{TMP}, \operatorname{ou} \operatorname{MD}  $ |  |  |
|                                                                                 |                            | $reg_2$ est 1, PC, ACC, TMP, ou MD                                                                                                              |  |  |
|                                                                                 |                            | op: + ou -                                                                                                                                      |  |  |
| $\mathbf{reg}_0 \leftarrow (\mathbf{reg}_1 << ) \ \mathbf{op} \ \mathbf{reg}_2$ | opération avec décalage    | rego est PC, ACC, TMP, ou MD                                                                                                                    |  |  |
|                                                                                 |                            | $\operatorname{reg}_1$ est PC, ACC, TMP, ou MD                                                                                                  |  |  |
|                                                                                 |                            | reg <sub>2</sub> est 1, PC, ACC, TMP, ou MD                                                                                                     |  |  |
|                                                                                 |                            | op: + ou -                                                                                                                                      |  |  |

Seul le registre Rinst permet de faire des tests : Rinst = entier (c'est donc la seule micro-condition).

Le langage d'assemblage. Nous rappelons que ce processeur comporte un seul registre de données directement visible par le programmeur : ACC (pour accumulateur). La taille du codage d'une adresse et d'une donnée est un mot de 4 bits. La mémoire comporte donc 16 mots adressables.

Les instructions sont décrites ci-dessous. On donne pour chacune une syntaxe de langage d'assemblage, le code machine, la sémantiques et la taille du codage :



 ${\tt Figure \ 3-Graphe \ de \ contrôle}$ 

| instruction | $\operatorname{code}$ | signification                                                          | mots |
|-------------|-----------------------|------------------------------------------------------------------------|------|
| clr         | 1                     | mise à zéro du registre ACC                                            | 1    |
| ld# vi      | 2                     | chargement de la valeur immédiate vi dans ACC                          | 2    |
| st ad       | 3                     | rangement en mémoire à l'adresse ad du contenu de ACC                  | 2    |
| jmp ad      | 4                     | saut inconditionnel à l'adresse ad                                     | 2    |
| add ad      | 5                     | mise à jour de ACC avec la somme de ACC et de la valeur à l'adresse ad | 2    |

Les instructions sont codées sur 1 ou 2 mots de 4 bits chacun :

- le premier mot représente le code de l'opération (clr, ld, st, jmp, add);
- le deuxième mot, s'il existe, contient une adresse (ad) ou bien une constante (vi).

L'automate d'interprétation de ce langage est donné dans la figure 3.

## Question.

(e) Expliquez l'interprétation d'une instruction jmp suivant le graphe de contrôle de la figure 3, vous pouvez utiliser un exemple. (1 point).

Éléments de correction. L'interprétation de jmp commence par récupérer l'instruction : ma <-pc, md <- Mem[ma], rinst <- md, pc <- pc+1, puis récupère le paramètre (adresse de saut) : ma <-pc, pc <- pc+1, md <- Mem[ma], puis exécute le saut pc <- mb et reboucle sur la récupération de la prochaine instruction.

Enrichissement du langage. Nous souhaitons enrichir le langage de notre processeur en ajoutant deux instructions de lecture/écriture en mémoire permettant de gérer le parallélisme (test-and-set et fetch-and-add).

Sémantique opérationnelle des instructions à ajouter. Les instructions à ajouter, leur code, leur sémantiques et la taille de leur codage sont données dans la table ci-dessous :

| instruction | code | signification                                                                               | mots |
|-------------|------|---------------------------------------------------------------------------------------------|------|
| tns@ ad     | 7    | échange de la valeur à l'adresse ad et de la valeur de l'accumulateur                       | 2    |
| fna@ ad     | 8    | mise à jour de ACC avec la valeur à l'adresse ad puis ajout de 1 à la valeur à l'adresse ad | 2    |

État initial de la mémoire. On suppose que le programme suivant est stocké en mémoire, la zone .text commence à l'adresse 0 et la zone .data commence à l'adresse 14.

| Adresse | Valeur en mémoire |  |  |  |  |
|---------|-------------------|--|--|--|--|
| 0       | 1                 |  |  |  |  |
| 1       | 4                 |  |  |  |  |
| 2       | 7                 |  |  |  |  |
| 3       | 2                 |  |  |  |  |
| 4       | 1                 |  |  |  |  |
| 5       | 3                 |  |  |  |  |
| 6       | 14                |  |  |  |  |
| 7       | 5                 |  |  |  |  |
| 8       | 14                |  |  |  |  |
| 9       | 4                 |  |  |  |  |
| 10      | 3                 |  |  |  |  |
| 11      | 0                 |  |  |  |  |
| 12      | 0                 |  |  |  |  |
| 13      | 0                 |  |  |  |  |
| 14      | 1                 |  |  |  |  |
| 15      | 0                 |  |  |  |  |

## Questions.

(f) Proposez un programme assembleur ayant une image mémoire identique à celle donnée pour l'état initial de la mémoire. Pour la syntaxe des zones, étiquettes, commentaires, pseudo-instruction, directives, etc. vous pouvez vous inspirer de ARM. (1 point).

## Éléments de correction.

| Adresse | Valeur en mémoire | Version Asm               |
|---------|-------------------|---------------------------|
| 0       | 1                 | clr                       |
| 1       | 4                 | jmp et7                   |
| 2       | 7                 |                           |
| 3       | 2                 | et3: ld # 1               |
| 4       | 1                 |                           |
| 5       | 3                 | $\operatorname{st}$ et 14 |
| 6       | 14                |                           |
| 7       | 5                 | et7: add et14             |
| 8       | 14                |                           |
| 9       | 4                 | jmp et3                   |
| 10      | 3                 |                           |
| 11      | 0                 |                           |
| 12      | 0                 |                           |
| 13      | 0                 | ${ m et}13$ : .val $0$    |
| 14      | 1                 | ${ m et}14$ :.val 1       |
| 15      | 0                 | ${ m et}15$ :.val $0$     |

(g) Simulez, en suivant le graphe de contrôle de la figure 3, l'exécution au niveau des micro-actions du début du programme stocké en mémoire. Pour répondre, vous remplirez un tableau de simulation similaire à celui défini ci-après (avec une ligne par micro-action, 20 lignes en tout de 1 à 20, ligne 0 exclue, la ligne 1 est donnée.) (1,5 point).

### Éléments de correction.

|    | Micro-Action (exécutée)                            | PC | Rinst | ACC | MA | MD | Mem[14] | Commentaires |
|----|----------------------------------------------------|----|-------|-----|----|----|---------|--------------|
| 0  |                                                    | ?  | ?     | ?   | ?  | ?  | 1       |              |
| 1  | pc ← 0                                             | 0  |       |     |    |    |         |              |
| 2  | $ma \leftarrow pc$                                 |    |       |     | 0  |    |         |              |
| 3  | $\mathrm{md} \leftarrow \mathrm{Mem}[\mathrm{ma}]$ |    |       |     |    | 1  |         |              |
| 4  | $rinst \leftarrow md$                              |    | 1     |     |    |    |         |              |
| 5  | $pc \leftarrow pc +1$                              | 1  |       |     |    |    |         |              |
| 6  | $acc \leftarrow 0$                                 |    |       | 0   |    |    |         |              |
| 7  | $ma \leftarrow pc$                                 |    |       |     | 1  |    |         |              |
| 8  | $md \leftarrow Mem[ma]$                            |    |       |     |    | 4  |         |              |
| 9  | $rinst \leftarrow md$                              |    | 4     |     |    |    |         |              |
| 10 | $pc \leftarrow pc +1$                              | 2  |       |     |    |    |         |              |
| 11 | $\mathrm{ma} \leftarrow \mathrm{pc}$               |    |       |     | 2  |    |         |              |
| 12 | $pc \leftarrow pc +1$                              | 3  |       |     |    |    |         |              |
| 13 | $\mathrm{md} \leftarrow \mathrm{Mem}[\mathrm{ma}]$ |    |       |     |    | 7  |         |              |
| 14 | $pc \leftarrow md$                                 | 7  |       |     |    |    |         |              |
| 15 | $\mathrm{ma} \leftarrow \mathrm{pc}$               |    |       |     | 7  |    |         |              |
| 16 | $\mathrm{md} \leftarrow \mathrm{Mem}[\mathrm{ma}]$ |    |       |     |    | 5  |         |              |
| 17 | $rinst \leftarrow md$                              |    | 5     |     |    |    |         |              |
| 18 | $pc \leftarrow pc +1$                              | 8  |       |     |    |    |         |              |
| 19 | $ma \leftarrow pc$                                 |    |       |     | 8  |    |         |              |
| 20 | $md \leftarrow Mem[ma]$                            |    |       |     |    | 14 |         |              |

- (h) Donnez les modifications à apporter à l'automate fourni par le graphe de contrôle de la figure 3 afin d'interpréter les instructions supplémentaires :
  - tns@ ad (1,5 point)
  - fna@ ad (1,5 point)

Indication: vous pouvez utiliser le registre TMP.

(i) Est-ce que vous pouvez factoriser une partie des états ajoutés, l'automate obtenu peut-il être optimisé pour le nombre d'états? Si oui, montrez comment. (0,5 point)

### Éléments de correction.

Pour tns@ ad, on ajoute une alternative à la fin de l'exécution de l'instruction add ad. À la place de la dernière action, on ajoute la suite d'actions suivante (alternative sur le code de rinst=7) : tmp <- md, md <-acc, acc <- tmp, Mem[ma] <- md.

Pour fna@ ad, on ajoute une seconde alternative à la fin de l'exécution de l'instruction add ad. À la place de la dernière action, on ajoute la suite d'actions suivante (alternative sur le code de rinst=8) : acc <- md, md <- md + 1, Mem[ma] <- md .

À faire : le graphe de l'automate pour que tout soit clair.

Remarque, les deux dernières actions peuvent être partagées.