## 多位加法器(CPAs)

进位传播加法器(Carry Propagate Adder, CPA)·

行波进位加法器(慢速)

转第5章(4)

先行进位加法器(快速)

前假加法器 便快速)

N/k块 { k个行波进位(串行) TPG+ TPG block + (N/k-1) + AND-OR + keFA

#### 减法器

1+标[8]+标[A]=标[A-A]=标[B-A]=标[A-A]=标[B-A]

assign {court, s} = sub?(a+4b+1):(a+b);

比较器.

算术逻辑单元(ALU) 第6周. 家验一: 多数表决器.

ALD 是下條作码 9控制

F2:0 000 001 010 011 8100 107 A&B AIB A+B - A&AB AIAB A-B SLT.

SLT (4)中则置位) 操作, 当A <B 时, Y=1. 否则 Y=0.

Fz 淀B与~B

移位器和循环将位置.

逻辑移位、算术移位.

循环鸦位器。

11001 ROR 2 = 01110. 11001 ROL 2 = 00111

可以用复用器 (MUX) 字砚

乘法器

无符号二进制数求法 可以通过移位与加法实现

有符号乘法 处理符号 (提取符号位作异式运算)

加法器溢出条件

1. 正数+正数 结果抗数

2. 负数+负数 信果为正数

FPGA 毕勃电路

#### 有限状态机 (同步时声电路的设计)



Moore Meoly型有限状态机

Moore 輸出 Z=F(M·Mz, Mz - Mk)
mi 触发器状态

Mealy型 制发器与输入共同决定

何: 友強灯控制器设计.

输入: 两个友通传感器Ta.TB.

路上有人出现时,在感器返回TRVE.

精出: 断友逾灯LA和LB· 红色, 绿色加蛋色

时钟周期 6s





输出表

| 榆出 | 编码 |  |  |
|----|----|--|--|
| 强  | 00 |  |  |
| 黄  | 01 |  |  |
| 12 | 10 |  |  |
|    | -  |  |  |

| 现态. |    | 输出  |     |     |    |
|-----|----|-----|-----|-----|----|
| Q,  | 00 | LA  | LAo | LBI | LB |
| 0   | 0  | 0   | 0   | 1   | P  |
| 0   | 1  | D   | 1   | 1   | 0  |
|     | ,  | - 1 | 0   | 0   | ٥  |
|     | 2  | 1   | 0   | 0   | 1  |

Moore型有限状态机设计方法.

- ①根据问题的象,确定指以物内以及对应的逻辑含义.
- ② 函数状态转换图 ③ 到出状态转换器
- 田 对状态进行偏弱 并列出次态方程 图 列以输出接
- @ 对辅助进行编码
- ② 信制原理图

·二进制偏陷 01 10 11 桃湖



# 系统时序

System Timing

# 时序分析

- 在右图中
  - 触发器的最小延迟t<sub>ccq</sub> = 30ps
  - 触发器的传播延迟t<sub>pcq</sub> = 50ps
  - 触发器的建立时间t<sub>setup</sub> = 60ps
  - 触发器的保持时间t<sub>hold</sub> = 70ps
  - 逻辑门的最小延迟t<sub>cd\_gate</sub> = 25ps
  - 逻辑门的传播延迟t<sub>pd\_gate</sub> = 35ps
- 求最短时钟周期,并确定是否满足保持时间约束





## 系统时序

System Timing

## 时序分析(cont.)

### ■ 已知:

- $t_{setup} = 60ps, t_{hold} = 70ps$
- $t_{cd\_gate} = 25ps, t_{pd\_gate} = 35ps$

#### ■ 解:

- $t_{pd} = 35ps \times 3 = 105ps$
- $T_c \ge t_{pcq} + t_{pd} + t_{setup} = 50 + 105 + 60 = 215ps$
- $t_{cd} = 25ps$ ,  $t_{hold} t_{ccq} = 70 30 = 40ps$



 $t_{cd} < t_{hold} - t_{ccq}$  违反保持时间约束

ted-gare tpd-gate 组给逻辑电路传输延迟和最小延迟 tcd = 最短路经门电路扩散 x tcd\_gate tpd = 关键路径门电路个数 x tpd\_gate. 时序问题

D触发器在时钟的有效边沿对D系特,并赋值作Q.

新入时序

保持时间(Hold time): trad = 在时即 — 后独立 输入信号需要保持稳定的时间

光移时间 CAperture time): ta=在时钟边沿門田·保持郡农时间ta= tsetup + thood

#### 输出时序

传播证述:tpcg= 用钟有效治列达后列仪最终稳定的是此时间 最小延迟:tccg。= 用钟有效边治列达Q开始改变最短时间



动态伯束

同步时序电路中,输入必须在四种有效动治内压的孔径内保持稳定。

tsorup 5 thou

在时钟有效治到达南,至少稳定tecup. 在印钟有效边沿到达后,至少稳定tada 不依附序.

时钟周期 Tc是两个时钟上升治 (下降治) 之间的间隔, 龙=1/Tc 表面时钟频率.

建文阳洞约束 tsetup

建立用洞外球由路经RI至R>洞的最大还迟决定 寄存器的传播延迟 tpcq. 但含逻辑由路传播延迟 tpu.



寄存署及的值域依在下一个时钟有额名列表之前需定 CLK

tpd = Tc - (tpcqs + tsorup)

保持时间仍束 Thold

tad > thord - tag.

在实际设计,各常将研览数设计的 trad=0-以保证保证保持时间的束在各种情况下帮可以满足 教材中如非特别重要注明。后面会问略保持时间内束

ted tage three

亚森态产生的原田.

D在ta(JIGH时间)内不断变化导致触发器输出无法确定。

ted-gare tpd-gate

组合逻辑电路分析证证和最小证证

tcd = 最短路经门市路十数 x tcd-gate

tpd = 关键路径门电路下数 x tpd-gate.

## ala always 过程扶分为3种类型

always\_comb (描述但后逻辑), always\_latch, always\_ff (后两名用于描述时后逻辑) 六、破赃事件到表, 当到法中的事件产生的, 过程块中语句开始工作

Statement;

### 寄存器建模

module flop (input logic clk, input logic [3:0] d,

95三日; 非阻塞赋值.

module flopr (Input logic clk, input logic reset,

always-ff @Cposedge clk,当时钟周期上升沿到来.

output logic [3:0] q ; always-ff@(posedge clk)

endmoudle

input logic [3:0] d,
Output logic [3:0] g); 同步复位、复位少年的针周期上升治1 f (reset) q<=4'bo; 如果reset为1.则分为4'bo. else grad,

module flopren (input logic clk.
input logic reset,
input logic en,
input logic [3:0] d,
output logic [3:0] d, output logic [3:07 ga); always-ff. @(pasedge clk, posedge reset) A (Heset) 95= 460,

else if(en) qued; endmodule.

module flopr linput logic clk. input logic reset.

Output logic [3:0] Q, 科罗夏尼

always-ff@Cposedge clk, posedge reset) 或 reset上升沿伯。该为1)

并加星原化本代素时制进入 也就是复住在任意用刻进行 endmodule

module latch (Input logic Clk.
input logic 1310] d. output logic 13:07 92); always\_latch

Aldks good,

endmodule

endmodule