# 数字系统设计



华东理工大学电子与通信工程系 主讲:木昌洪

Email: changhongmu@ecust.edu.cn

# 第8章半导体存储器与可编程逻辑器件

了解半导体存储器(RAM和ROM)的电路结构、分类和特点。掌握半导体存储器的工作原理和扩展存储容量的方法。掌握基于Verilog HDL的存储器设计方法。掌握阵列型PLD和单元型PLD的基本结构和特点。掌握PLD的设计方法、设计流程。

- ※ <u>8.1</u>概述
- 8.2 随机存储器
- 8.3 只读存储器
- ▶ 8.4 基于Verilog HDL的存储器设计
- **▶ 8.5 PLD的基本原理**
- **8.6** PLD的设计技术

#### 平 草 車 点

- ❖ 半导体存储器的工作原理;
- ❖ 扩展存储容量的方法;
- ❖ 基于Verilog HDL的存储器设计方法;
- ❖ 阵列型PLD和单元型PLD的基本结构和特点;
- ❖ PLD的设计方法和设计流程

#### 

#### 内密概要

- 8.1.1 程序逻辑电路的结构及特点
- 8.1.2 半导体存储器的结构
- 8.1.3 半导体存储器的分类

#### 8.1.1 程序逻辑电路的结构及特点

❖ 结构



- ◆ <mark>控制电路</mark>——包括计数器、寄存器等时序逻辑电路和译码器、运算器等组合逻辑电路。从存储器中取出程序或数据,译码后使电路完成相应的操作。
- ◆ 半导体存储器——能存储大量二值信息的半导体器件,可以存放程序和数据。
  - ◆ 输入电路——完成外部信息和指令、程序的输入。
  - ◆ 输出电路——完成处理结果信息及数据的输出。
  - 特点: 软硬结合,用一块相同的硬件电路,通过改变存储器中的程序或数据,完成多种功能的操作。

#### 8.1.2 半导体存储器的结构

- 在计算机和数字系统中,都需要对大量的数据进行存储, 半导体存储器是这些数字系统不可缺少的组成部分。
- 由于计算机处理的数据量越来越大,运算速度越来越快, 这就要求存储器有更大的存储容量和更快的存取速度。因 此存储容量和存取速度是衡量存储器性能的重要指标
  - ◆ 动态存储器容量已达10°位/片,高速随机存储器的存取 时间只有10ns左右
- 半导体存储器的存储单元数目庞大、器件引脚有限,不可能 像寄存器那样把每个存储单元的输入和输出直接引出。
- 解决办法:给每个存储单元编一个地址,所有存储单元共用一组输入/输出引脚。只有被输入地址代码指定的存储单元才能与公共的输入/输出引脚接通,进行数据的写入或读出。

#### 半导体存储器的结构图

字数



存储矩阵——存放数据的主体, 由许多存储单元排列而成

每个存储单元能存储1位二进制代码,若干个存储单元形成一个存储组——字,每个字包含的存储单元的个数称为字长。

❖地址译码器——产生到存储器"字"的地址码的器件,其输入称为地址线,输出称为字线。

**❖输入/输出控制电路**——控制存储器数据的流向和状态(读或写)

7

# 半导体存储器的输入和输出信号

- ◆ 地址线用来寻址某一个存储单元。
  - 地址空间: 地址线的条数决定了存储器的地址空间。有i条地址线的译码器, 最多可有2<sup>i</sup>条字线, 能为2<sup>i</sup>个字提供地址线, 则存储器的字数为2<sup>i</sup>个。
- ◆ 控制线包括片选控制信号/CS和读写控制信号/WR。
  - 当/CS=0时,存储器为正常工作状态;
  - 当/CS=1时所有输入、输出端为高阻态,不能对存储器进行 读/写操作。
  - 当/CS=0、/WR=0时,执行写入操作,将数据线上的数据写入存储器中;
  - 当/CS=0、/WR=1时,执行读出操作,将数据从存储器中读出,送到数据线上。
  - ◆ 数据线既是数据输入端又是数据输出端,由/CS和/WR来控制数据的流向。数据线的条数决定存储器的字长。

### 半导体存储器的存储容量

- ◆ 字: 若干个存储单元构成的一个存储组。字是一个整体,有共同的地址,共同用来代表某种信息,并共同写入存储器或从存储器中读出。
- ◆ 字长: 构成存储器字中二进制数的位数。字长有1、4、8、16、32位等,一般把8位字长称为1字节(Byte); 16位字长称为1字(Word)。
- ◆ D<sub>0</sub>~D<sub>k-1</sub>是存储器的数据线。数据线的条数决定存储器的字长。
- ◆ 字数:存储矩阵中所包含的存储组的个数。地址线的条数决定存储器的字数。若有i条地址线,则存储器的字数为2<sup>i</sup>个
  - ◆ 存储容量: 存储矩阵能存放的二进制代码的总位数。 存储容量 = 字数M ×字长N(位bit)(1B=8b) 若地址线i=10,则M=2<sup>i</sup>=2<sup>10</sup>=1024 1024=1K; 1024K=1M; 1024M=1G; 1024G=1T

# 半导体存储器的译码

- ❖地址译码器——产生到存储器"字"的地址
- ❖译码方式:
  - ◆线译码: 若地址线为i条,需i线-2<sup>i</sup>线译码器,译码线数= 2<sup>i</sup>

10

◆ 矩阵译码:将地址线分为两组,分别为行地址译码器和列地址译码器的输入。若行地址线和列地址线各i/2条,译码线数=2×2i/2



- ◆线译码输出线数=1024 (i=10)
- ◆矩阵译码输出线数=64 (i=10)
  - 列地址译码器将列地址线译成某一条列译码线的输出高、低电平信号,从字线选中的一行存储单元中选择1位(或几位)
- 矩阵译码的优点:译码输出线条数大为减少 在集成电路中,译码线也占用芯片的面积,因此 减少译码线的条数可以扩大芯片的集成度。

地址线译成某一条字线的输出高、低电平信号,以选中一行存储单元(即一个字)

## 半导体存储器的输入/输出控制 电路

- ❖输入/输出控制电路——控制存储器数据的流向和片选使能
  - ◆ 写操作: 通过数据线将外部数据送入存储器的某些存储单元中保存
  - ◆ 读操作: 把存在存储器的某些存储单元中的数据取 出送到数据线上,供其它器件或设备使用。

## 存储芯片结构(一维地址结构)

\* 1024×1位SRAM: 1024 个字,每个字有 1 个二进制位



# 存储芯片结构(SRAM二维地址结构)



列地址

# 存储芯片结构(DRAM二维地址结

构)



#### 8.1.3 半导体存储器的分类

#### ❖分类(按存、取功能)

- ◆ 只读存储器ROM (Read Only Memory)
  - 使用中(指正常工作状态下)只读不写
  - 优点: 电路结构简单; 掉电后信息不会丢失。
  - 缺点:不能修改或重新写入数据,只适用于存储固定数据。
- ◆ 随机存储器RAM (Random Access Memory)
  - 也叫随机读/写存储器。使用中可读可写
  - 优点: 正常工作状态下可以快速地随时向存储器写入数据或从 中读出数据
  - 缺点: 掉电后信息会丢失。
- 7 问题: 计算机的内存是ROM还是RAM? DDR、DDR2、DDR3是什么?

## 随机存取存储器RAM的分类(1/2)

- ◆静态随机存取存储器(SRAM)
  - 使用中可读可写,不需要刷新。
  - 用**触发器**作为存储单元存放**1** 和**0**,只要不掉电即可持续保持内容不变。
  - 优点: 存取速度比DRAM快
  - 缺点:集成度不如DRAM高
  - 按制造工艺的不同,分为双极型和MOS型SRAM。
  - 双极型SRAM制造工艺复杂,集成度较低,功耗大;但存取速度 快,主要用在一些高速数字系统中。
  - MOS型SRAM功耗低、集成度高,包括NMOS型和CMOS型。 CMOS型微功耗,大容量SRAM几乎都采用CMOS工艺。

### 随机存取存储器RAM的分类(2/2)

- ◆动态随机存取存储器(DRAM)
  - 使用中可读可写,但需要定时刷新。
  - 基本存储电路为带驱动晶体管的电容。电容上有无电荷状态被视为逻辑1和0。随着时间的推移,电容上的电荷会逐渐减少,为保持其内容必须周期性地对其进行刷新(对电容充电)。
  - 优点:结构非常简单,集成度远高于SRAM
  - 缺点: 存取速度不如SRAM快
  - 为保持数据必须设置刷新电路,硬件系统复杂。

### 只读存储器ROM的分类

- ◆ <mark>固定ROM</mark> (掩膜MROM):数据在生产时写入,出厂后数据不能更改。使用中只读不写。
- ◆ 可编程ROM (PROM, Programmable Read Only Memory ): 数据可由用户一次性编程写入,写入后的数据不能再更改。使用中只读不写。
- ◆ 光可擦可编程ROM (EPROM, Erasable Programmable Read Only Memory):数据可用紫外光擦去并由用户多次编程写入,使用中只读不写。写入需要使用专门的编程器完成;数据擦除需要使用专门的擦除器完成,擦除速度很慢。
- ◆ 电可擦可编程ROM(EEPROM, Electricity Erasable Programmable Read Only Memory):数据可用电擦去并由用户多次编程写入,使用中只读不写。擦除速度较快。
- ◆ 快闪存储器(Flash Memory):数据可用电擦去并由用户多次编程写入,使用中只读不写。擦除速度很快。

#### 8.2 随机仔储器

#### 内密概要

- 8.2.1 静态随机存储器SRAM
- 8.2.2 动态随机存储器DRAM
- 8.2.3 RAM典型芯片
- 8.2.4 RAM芯片扩展

### 8.2.1 静态随机存储器SRAM

根据制造工艺的不同,SRAM可以分为双极型和MOS型。

位线

- 右图为6管NMOS静态存储单元电路结构
  - **◆** T<sub>1</sub>、T<sub>3</sub>: 工作管
  - ◆ T<sub>2</sub>、T<sub>4</sub>: 负载管, T<sub>1</sub>、T<sub>2</sub>及T<sub>3</sub>、T<sub>4</sub>两 个增强型NMOS管反相器交叉耦合构成 基本RS触发器,记忆1位二值代码
  - ◆ T<sub>5</sub>、T<sub>6</sub>: 门控管,控制RS FF的Q和/Q 与位线B<sub>i</sub>和/B<sub>i</sub>之间的连接
    - 字线X<sub>i</sub>=1时, T<sub>5</sub>、T<sub>6</sub>导通, Q和/Q 与位线连接;
    - 字线X<sub>i</sub>=0时,T<sub>5</sub>、T<sub>6</sub> 截止,Q和/Q 与位线不连接。
- ◆ T<sub>7</sub>、T<sub>8</sub>:每列存储单元公用 的门控管,用于与输入输出控 制电路的连接,开关状态由列 地址译码器的输出Y<sub>j</sub>控制



# 静态随机存储器SRAM工作原理(写操

\* 写操作

条件:CS = 0,WR = 0,  $X_i = 1$ ,  $Y_j = 1$ (地址选中)

- ◆ T<sub>5</sub>、T<sub>6</sub>、T<sub>7</sub>、T<sub>8</sub>均导通,Q和/Q与位线B<sub>i</sub>和/B<sub>i</sub>接通
- ◆ A1 截止, A2 和A3 导通, 加在 D端的数据被写入存储单元
  - 若D=1,则A<sub>2</sub>输出为1,A<sub>3</sub>输出为0,即B<sub>j</sub>为1,/B<sub>j</sub>为0,使T<sub>3</sub>导通,T<sub>1</sub>截止,写入Q=1。
  - 若D=0,则 $A_2$  输出为0, $A_3$  CS 输出为1,即 $B_j$ 为0,/ $B_j$ 为1,使 $T_1$ 导通, $T_3$ 截止,与入  $\overline{WR}$  Q=0。



# 静态随机存储器SRAM工作原理(读操

\* 读操作

条件:
$$\overline{CS} = 0$$
, $\overline{WR} = 1$ , $X_i = 1$ ,  $Y_j = 1$ (地址选中)

- ◆ T<sub>5</sub>、T<sub>6</sub>、T<sub>7</sub>、T<sub>8</sub>均导通,Q和 /Q与位线B<sub>j</sub>和/B<sub>j</sub>接通
- ◆  $A_1$ 导通, $A_2$ 和 $A_3$ 截止,Q端的 状态经 $A_1$ 送到D端,数据被读出
  - 若Q=1, /Q=0, 则B<sub>j</sub>为1, A<sub>1</sub>输入为1, 从D端输出D= 1。
  - 若Q=0, /Q=1, 则B<sub>j</sub>为0, A<sub>1</sub> 输入为0, 从D端输出 D=0。



#### 8.2.2 动态随机存储器DRAM

- ❖ DRAM的仔储单元是利用MUS官的栅极 电容可以存储电荷的原理制成的。
- ❖ 由于栅极电容的容量(C2、C1)很小( 几pF),且存在漏电流,所以电荷保存 的时间有限。为了及时补充漏掉的电荷 ,必须给栅极电容补充电荷,这种操作 称为刷新(或再生)。
- ❖ DRAM必须辅以必要的刷新控制电路, 操作也比较复杂。
- ❖ 早期的动态存储单元为四管电路或三管电路
  - ◆ T<sub>1</sub>、T<sub>2</sub>: 增强型NMOS管,栅极和漏极交叉相连,数据以电荷的形式存储在其栅极电容C<sub>1</sub>、C<sub>2</sub>上,C<sub>1</sub>、C<sub>2</sub>上的电压控制T<sub>1</sub>、T<sub>2</sub>的截止或导通,产生位线B和/B上的高、低电平
  - ◆  $T_5$ 、 $T_6$ : 对位线的预充电电路



四管MOS动态存储单元结构

### 四管MOS动态存储单元工作原理(写 操作)

※ 写操作

条件:
$$CS = 0$$
, $WR = 0$ ,  
 $X_i = 1$ ,  $Y_j = 1$ (地址选中)

- ◆ 存储单元被选中。T<sub>3</sub>、T<sub>4</sub>、T<sub>7</sub>、
   T<sub>8</sub>均导通,数据加到D和/D上,通过T<sub>7</sub>、T<sub>8</sub>传到位线B和/B,经过T<sub>3</sub>、
   T<sub>4</sub>写入C<sub>1</sub>或C<sub>2</sub>
  - 若D=1, /D=0, 则C<sub>2</sub>被充电, C<sub>1</sub>没有被充电, 使T<sub>1</sub>截止, T<sub>2</sub> 导通(接地), V<sub>C1</sub>= 0, V<sub>C2</sub>= 1, 写入数据"1"。
  - 若D=0, /D=1, 则C<sub>1</sub>被充电, C<sub>2</sub>没有被充电, 使T<sub>1</sub>导通(接地), T<sub>2</sub>截止, V<sub>C1</sub>=1, V<sub>C2</sub>= 0, 写入数据"0"。



四管动态存储单元结构

### S动态存储单元。 操作)

\* 读操作

条件:
$$\overline{CS} = 0$$
, $\overline{WR} = 1$ , $X_i = 1$ , $Y_j = 1$ (地址选中)

- 存储单元被选中。 $T_3$ 、 $T_4$ 、 $T_7$ 、 $T_8$ 均导通, C<sub>1</sub>或C<sub>2</sub>中存储的电荷以电 压的形式经过 $T_3$ 、 $T_4$ 传到位线B和/B, 再通过T7、T8出现在数据线D和/D上, 数据被读出
  - 若V<sub>C2</sub>= 1, V<sub>C1</sub>= 0, 则B=1, /B=0, 使**D=1**, /**D**=0
  - 若V<sub>C2</sub>= 0, V<sub>C1</sub>= 1, 则B=0, /B=1, 使**D=0**, /**D**=1



四管动态存储单元结构

#### 四管MOS动态存储单元工作原理(刷新操作)

※刷新操作(读操作)

条件 $\overline{CS} = 0$ , $\overline{WR} = 1$ , $X_i = 1$ , $Y_j = 1$ ,预冲脉冲 = 1

◆ T<sub>5</sub>、T<sub>6</sub>: 对位线的预充电电路

◆ 刷新开始时,先在 $T_5$ 、 $T_6$ 的栅极加预充电脉冲,使 $T_5$ 、 $T_6$ 导通,位线B和/B与 $V_{DD}$ 接通,将位线上的分布电容 $C_B$ 和 $C_{/B}$ 充至高电平。

◆ 预充电脉冲消失后,位线上的高电平短时间内由C<sub>R</sub>和C<sub>R</sub>维持

 ◆ 当X<sub>i</sub>、Y<sub>j</sub>为高电平时,假定存储单元存<sup>C<sub>B</sub></sup>储的数据为0,则T<sub>1</sub>导通(接地),T<sub>2</sub> 截止,V<sub>C2</sub>= 0,V<sub>C1</sub>= 1,这时C<sub>B</sub>将通过 T<sub>3</sub>和T<sub>1</sub>放电,使位线B变为低电平,C<sub>2</sub> 将不能充电,使V<sub>C2</sub>保持0;

◆因 $T_2$ 截止,/B上保持的高电平可以对C1充电,使 $C_1$ 上的电荷不仅不会丢失,反而得到补充,即刷新,使 $V_{C1}$ 保持1

#### 单管MOS动态存储单元

- ❖四管存储单元的优点是外围电路比较简单,刷新时不需要另加外部逻辑;读出信号也较大
- ❖ 缺点: 管子多, 占用的芯片面积大
- ❖单管MOS动态存储单元由一只N沟 道增强型MOS管T和一个电容C<sub>S</sub>构 成。其电路结构最简单,是所有大 容量DRAM首选的存储单元
  - ◆ 优点: 元件数量少,集成度高
  - ◆ 缺点:需要有高鉴别能力的读出放大器配合工作,外围电路比较复杂。



#### 单管MOS动态存储单元

- ◆ C<sub>S</sub>电容 <<C<sub>B</sub>电容
- ◆ Cs上有电荷表示 "1"
- ◆ Cs上无电荷表示 "0"
- ◆ 保持状态:字线低电平, T截止,理论上内部保持 稳定状态。

#### 单管MOS动态存储单元工作原理(写

#### 入)

#### ❖写入:

- ◆ D (数据) 线加高电平 (1) 或低电平 (0), 所写数据加到 $C_B$ 上,若字线X=1, T导通→对 $C_S$ 充电或放电→位线上的数据经过T被存入 $C_S$ 中;
  - 写1时,D线高电平,对Cs充电;
  - 写0时,D线低电平,Cs放电
- ❖保持
  - ◆若字线X=0,T截止→无放电回路→ 信息存储在 $C_s$ 中(会缓慢泄漏)
  - 在保存二进制信息"1"的状态下, Cs有电荷, 但Cs存在漏电流, Cs上的电荷会逐渐消失, 状态不能长久保持。在电荷泄漏到威胁所保存的数据性质之前, 需要补充所泄漏的电荷, 以保持数据性质不变。这种电荷的补充称之为刷新(或再生)。



# 单管MOS动态存储单元工作原理(读

#### ❖读出:

- ◆先在C<sub>B</sub>上加正脉冲Vpre=2.5V →对C<sub>B</sub>预充电
- ◆然后X=1,T导通 $\to$   $C_s$ 经T向 $C_B$ 提供电荷<sub>,</sub>使位线获得读出的信号电平
  - ■若电路保存信息1, Vcs=3.5V, 电流方向 从单元电路内部指向外, Cs在放电
  - ■若电路保存信息 0, Vcs=0.0V, 电流方向 从外指向单元电路内部, Cs在充电



- ▶ 根据数据线上电流的方向可判断单元电路保存的是 1还是 0。
- ❖ 读出过程实际上是C<sub>S</sub>与C<sub>B</sub>上的电荷重新分配的过程, 也是Cs与C<sub>B</sub>上的电压重新调整的过程。C<sub>B</sub>上的电压, 即是D(数据)线上的电压。

#### 单管MOS动态存储单元的工作特征

》设C<sub>S</sub>上原来有正电荷,电压υ<sub>cs</sub>为高电平, 而位线电位υ<sub>B</sub>=0,则执行读操作后位线 电平将上升为

$$v_B = \frac{C_S}{C_S + C_B} v_{CS}$$



- ◆ 由于实际的存储电路位线上总是同时接有很多存储单元,使 C<sub>B</sub>>>C<sub>S</sub>, 所以位线上读出的电压信号很小
- 例如读操作之前 $\upsilon_{cs}$ =5V, $C_s/C_B$ =1/50,则读操作之后位线上电平仅有0.1V;而且读出以后 $C_s$ 上电压也只剩下0.1V ——破坏性读出
- 需要在DRAM中设置灵敏的读出放大器,将读出信号放大,并将 存储单元中原来存储的信号恢复
- ❖ 刷新: 由灵敏恢复/读出放大器在读出过程中同时完成。在D线上增加了灵敏恢复/读出放大器后读出过程实际上就是一次刷新过程

#### 8.2.3 RAM典型芯片

- ❖ Intel 2114 (1K×4位) SRAM
  - ◆ 地址线10条A<sub>0</sub>~A<sub>9</sub>
  - ◆ 数据线4条I/O<sub>0</sub> ~ I/O<sub>3</sub>
  - ◆ 片选CS
  - ◆ 写控制WE,为0时写操作; 为1时读操作
  - ◆ 存储容量为210×4=1024×4位
  - 存储芯片容量的基本描述(字数×每个字的位数)
    - ◆ 1K × 4: 1024 个字,每个字 4位(二进制位)。
    - ◆ 意味着任一时刻可以(也只能)访问1024个独立字中的任意一个字,每次读写的数据位数是一个字的容量(4位)。



引脚图

#### SRAM读周期时序图

- ❖存储器读周期时间t<sub>RC</sub>=读取时间t<sub>AA</sub>+读恢复时间t<sub>RS</sub>。
- ❖两次读操作之间的时间间隔不应小于存储器读周期时间。



◆ CPU首先由地址总线给出地址信号,然后发出读操作控制信号,最后在数据总线上进行信息交流

#### SRAM写周期时序图

❖写周期时间t<sub>WC</sub>=地址建立时间t<sub>AW</sub>+写入脉冲宽度t<sub>WP</sub>+恢复时间t<sub>RS</sub>



◆ 为保证在地址变化期间不会发生错误的写入而破坏存储器的内容,/WR在地址变化期间必须为高。只有在地址有效后再经过一段时间t<sub>AW</sub>后,/WR才能有效。并且只有/WR变为高电平后再经过t<sub>RS</sub>时间(恢复时间),地址信号才能无效。

#### HM6116 SRAM芯片

#### ❖HM6116 (2K×8位) SRAM

- ◆ 存储容量: 2<sup>11</sup>×8 bit =2048字×8位
- **♦ WE**
- ♦ CS
- ◆ OE: Output Enable, 为0时读操作
- ❖ 写操作: CS=0,WE=0
- ❖ 读操作: CS=0,WE=1, OE=0



HM6116逻辑符号图

24 **VDD A7** A6-23 **A8** A5 l Α9 WE A4 [ 21 OE A3 [ 20 A2 🗆 19 A10 A1 🗆 18 CS A0 🗆 D7 D0 🗆 D6 10 D1 🗆 15 D5D2 🗆 11 14 **D**4 vss □ 13 D3

HM6116引脚图

#### DRAM典型芯片Intel 2164

#### ❖Intel 2164(64K×1位)DRAM

- ❖引脚名称
  - ◆ A<sub>0</sub>~A<sub>7</sub> 地址输入, 2<sup>16</sup>=64K个字
  - ◆ CAS 列地址选通(Column Address Select)
  - ◆ RAS 行地址选通(Row Address Select)
  - ◆ WE 写允许(为0时写操作)
- ❖ 为了减少器件引脚,仅将8条地址线引到芯片外部。采用地址分时输入的方式,即地址代码分两次从同一组引脚输入。
  - ◆ 首先令/RAS=0,输入地址代码A<sub>0</sub>~A<sub>7</sub>, 并锁存于行地址锁存器中
  - ❖ 然后令/CAS=0,输入地址代码A<sub>8</sub>~A<sub>15</sub>, 并锁存于列地址锁存器中



#### 2164DRAM逻辑符号图

2164每2ms需刷新一遍; 每次刷新512单元,64K单 元需128个刷新周期,每个 刷新周期为15.625us

#### DRAM的读写时序控制(读周期)



读时序 行地址、RAS有效 写允许WE无效(高) 列地址、CAS有效 数据D<sub>OUT</sub>有效

- ❖ 读周期 (/WE=1时读操作)
  - 行地址必须在/RAS有效之前有效
  - 列地址也必须在/CAS有效之前有效
  - 且在/WE (为1) 到来之前,/CAS必须为高电平——否则 很可能对选中的存储单元进行的是写操作。

### DRAM的读写时序控制 (写周期)



◇ 写时序
行地址、RAS有效
写允许WE有效(低)
数据D<sub>IN</sub>有效
列地址、CAS有效
数据被写入

- 写周期 (/WE=0时写操作)
  - \* 当/WE有效(为0)之后,输入的数据必须保持到/CAS变为低电平之后——数据提前有效
  - ◆ 在 /WE、/RAS和/CAS全部有效时,数据被写入存储器

### 8.2.4 RAM芯片护 重点掌握,

❖ 存储器芯片的容量有限,当一片RAM或ROM不能满足对存储容量的要求时,需要对存储器进行扩展,即将若干片 RAM或ROM组合起来,形成容量更大的存储器。

### \* 主要方法

- ◆ 位扩展(增加字长): 若每一片存储器中的字数够用但每个字的位数 数不够用,应采用位扩展方式,增加存储器中每个字的位数
- ◆ 字扩展 (增加字数): 若每一片存储器中的数据位数够用但字数不够用, 应采用字扩展方式, 增加存储器字数
- ◆ 字位扩展(扩展容量): 若一片存储器中的位数和字数都不够用,则应同时采用位扩展和字扩展方式,增加存储器的容量(位数和字数)

## RAM芯片扩展(位扩展)

### 【例8.1】用2片Intel 2114(1K×4位)SRAM 扩展为1K×8位



#### ❖基本方法:

- ◆ 参与扩展的全部芯片的地址线、片选控制线CS和写控制线WE并接;
- ◆ 把低位芯片的数据线作为低位数据,高位芯片的数据线作为高位数据,数据位同时有效,实现I/O数据位数的增加。

### RAM芯片扩展(字扩展)

【例8.2】用Intel 2114(1K×4位)SRAM 扩展为4K×4位



- ❖基本方法:
  - ◆ 参与扩展的全部芯片的地址线、写控制线/WE和数据线分别并接;
  - ◆ 把增加的高位地址线通过译码器产生<mark>译码</mark>信号来控制各芯片的片选 控制/CS。

## 字扩展与CPU连接

【例8.3】用多片 SRAM (16K×8位) 扩展为64K×8位, 并与CPU相连接

❖ 分析:由于16K=2⁴×2¹⁰=2¹⁴,有14根地址线;64K=2⁶×2¹⁰=2¹⁶,有16根地址线,所以需要增加2根地址线;字数从16K扩展为64K,一片的字数为16K,则需要64K/16K=4片SRAM;需要一个2线-4线译码器将增加的高位地址信号译码后,输出分别接4片SRAM的/CS端。



## RAM芯片扩展(字位扩展)

❖字位扩展(扩展容量)

【例8.4】用多片Intel 2114 (1K×4位) SRAM 扩展为4K×8位存储器

- (1) 计算扩展需要的芯片数 = 扩展后的存储器容量/芯片的容量
  - = (要求的字数×字长)/(芯片的字数×字长)
  - = (4K×8)/ (1K×4)=8 (片)
- (2) 计算扩展需要增加的地址数
  - =扩展后的存储器地址线数 芯片的地址线数
  - =12-10=2(条)——送译码器产生2<sup>2</sup>=4个片选/CS信号
- (3) 地址线、写控制线的连线
- (4) 画出与数据线的连线:分析芯片每几片为一组,进行位扩展?
- (5) 将译码器的输出信号分别与这几组芯片的片选端相连,进行字扩展
- 7 如何用Intel 2114 (1K×4位) SRAM 扩展为 8K×8位的存储器?

### 【例8.4】 1K×4位 SRAM 扩展为4K×8位存储器



位扩展:每2片为一组,公用一个片选信号,高位片的数据端接D7~D4,低位片的数据端接D3~D0,构成1K×8位存储器

字扩展: 译码器产生4个片选信号分别控制4组芯片,构成4K×8位存储器 43

## 8.3 只读仔储器

## 内密概要

- 8.3.1 ROM的结构
- 8.3.2 ROM的扩展(同RAM的扩展)
- 8.3.3 ROM的应用

# 8.3.1 ROM的结构

#### 1、固定ROM

数据在工厂制作时写入,使用时不能更改。

需要写入"1"时, +E<sub>C</sub> 在字线和位线的交 叉处连接二极管, 字线 不接二极管的交叉  $\overline{\mathbf{W}}_{\mathbf{0}}$ 点表示数据 "0"。 存储矩阵  $\overline{\overline{W}}_1$ 地址译码器  $\overline{\mathbb{W}}_{2}$  $\overline{\mathbb{W}}_3$ 0 B<sub>0</sub> 0位线 B<sub>1</sub> 0 B<sub>2</sub> 1 输出 控制 电路 CS

字线和位线的交叉处连接 MOS管,表示存储的数据 为"1",不接MOS管的交 叉点表示数据"0"。



MOS管固定ROM存储单元

4×4位二极管固定ROM的结构

### 2、可编程ROM (PROM)

### 2、可编程ROM (Programmable ROM, PROM)

- ◆ 结构与固定ROM基本相同,区别在于PROM制造时,在 每个字线和位线的交叉处都连接一个MOS管和一根熔丝 ,出厂时所有位均为"1"。
- ◆ 用户编程时(写入数据),对于要写0的单元加入特定的大电流,熔丝被烧断,数据为"0";若保留熔丝,则数据仍为"1"。
- ◆ 由于熔丝不可恢复,所以数据由用户编程一次性写入,写 入后的数据不能再更改。



PROM存储单元

# 3、光可擦可编程ROM(EPROM)

### 3、光可擦可编程ROM(Erasable PROM,EPROM)

- ◆ EPROM一般指紫外线擦除的可编程ROM (Ultra-Violet Erasable Programmable Read-Only Memory, 简称UVE-PROM)
- ◆ 可以由用户通过专用的编程器多次编程写入数据,且可以用紫外光擦除后再改写,适于需要经常修改ROM中内容的场合。
- ◆ EPROM存储单元在每个字线和位线的交叉处都连接一个MOS管和一个FAMOS 管
- ◆ FAMOS: Floating-gate Avalanche-injection MOS, 浮栅雪崩注入式MOS, 为P沟道MOS管
- ◆ 擦除数据时,需要把EPROM芯片放在专门的擦除器中,紫外光下照射15~30分钟

EPROM存储单元

## EPROM的工作原理

- ◆ FAMOS与普通PMOS结构相似,但栅极没有被引出,被二氧化硅绝缘层包围,称为浮栅。
- ◆ 当浮栅没有电荷时,沟道不能形成,FAMOS截止,表示写入"0"。
- ◆ 当要写入"1"(注入电荷)时
  - 首先在漏极接上足够大的负电压(-30V左右),使部分自由电子获得高能量,以高速撞击其它电子,使高能自由电子数量越来越多,产生雪崩效应。一部分高能自由电子越过二氧化硅绝缘层,注入到浮栅中;同时在衬底留下大量的空穴,形成P沟道。
  - 当漏极电压消失后,由于浮栅周围 都是绝缘层,注入浮栅的电荷基本 不能泄漏,可以长期保存下来; 电 荷产生的电场,使P沟道形成, FAMOS导通。

浮栅不注入电荷时,表示写入 "0";注入电荷表示写入"1"



FAMOS结构示意图

## 4、电可擦可编程ROM

### 4、电可擦可编程ROM (EEPROM, EAROM)

- ◆ 虽然紫外线擦除的EPROM具备可擦除重写的功能,但擦除操作复杂,擦除速度很慢 (需15~30分钟)
- ◆ EEPROM (Electricity Erasable Programmable Read Only Memory) 的数据可以用电擦除,并由用户多次编程写入。
- ◆ EAROM: Electrically Elterable ROM, 电可修改ROM
- ◆ EEPROM存储单元在每个字线和位线的交叉处都连接一个MOS管和一个 SIMOS 管
- ◆ SIMOS: Stacked-gate Injection MOS, 重叠栅注入式MOS, 为N沟道增强型 MOS管

### ❖可擦除可编程ROM芯片

| EPROM | EEPROM | 容量   |
|-------|--------|------|
| 2716  | 27C16  | 2K×8 |
| 2732  | 27C32  | 4K×8 |
| 2764  | 27C64  | 8K×8 |



EEPROM存储单元

## EEPROM的工作原理

- ◆ SIMOS有2个栅极:控制栅G<sub>e</sub>(用于控制数据读出和写入)和<mark>浮栅G<sub>f</sub>(</mark> 用于长期保存注入电荷)
- ◆ 写入数据前,浮栅不带电,表示数据 "O"。
- ◆ 在控制栅Ge加上正常高电平电压时,能够在漏、源极之间形成导电沟道 ,使SIMOS导通。
- ◆ 当要写入"1"(注入电荷)时
  - 在漏、源极间加上高电压(25V),同时在控制栅加上高压正脉冲(25V, 25ms),在栅极电压作用下,自由电子穿过SiO<sub>2</sub>绝缘层到达浮栅,被浮栅截获形成注入电子,相当于写入"1"。
- ◆ 写入的数据可以用紫外线或X射线擦除
- ◆ 也可以用<mark>电</mark>快速擦除
  - 在控制栅Ge上加一个高压负脉冲,可以在SiO₂层中感应出足够量的正电荷与浮栅中的负电荷中和,将原来存储的"1"擦除。



SIMOS结构示意图

## 8.3.3 ROM的应用

主要用途是存放数据和程序,也可实现组合逻辑电路

【例8.5】分析右图数据输出与地址输入的逻辑关系

◆ 解: (1)单独画出D<sub>3</sub>输出的结构图,写出输出的逻辑表达式



(2) 写出译码器输出的逻辑表达式

$$\overline{W}_0 = \overline{m}_0 = \overline{\overline{A}_1 \overline{A}_0} \qquad \overline{W}_2 = \overline{m}_2 = \overline{A_1 \overline{A}_0}$$



(3) 推导出数据输出与地址输入的逻辑关系

$$D_3 = \overline{\overline{W_0} \cdot \overline{W_2}} = \overline{\overline{\overline{A_1} \cdot \overline{A_0}} \cdot \overline{\overline{A_1} \cdot \overline{A_0}}} = \overline{A_1} \cdot \overline{A_0} + A_1 \cdot \overline{A_0}$$

### 【例8.5】数据输出与地址输入的逻辑关系



译码器每个输出的逻辑表达式

$$\overline{W_0} = \overline{m_0} = \overline{\overline{A_1 \cdot A_0}}$$

$$\overline{W_1} = \overline{m_1} = \overline{\overline{A_1 \cdot A_0}}$$

$$\overline{W_2} = \overline{m_2} = \overline{A_1 \cdot \overline{A_0}}$$

$$\overline{W_3} = \overline{m_3} = \overline{A_1 \cdot A_0}$$

$$\begin{split} D_2 &= \overline{\overline{W_1} \cdot \overline{W_2}} = \overline{A_1} \cdot A_0 + A_1 \cdot \overline{A_0} \\ D_1 &= \overline{\overline{W_0} \cdot \overline{W_1} \cdot \overline{W_3}} = \overline{A_1} \cdot \overline{A_0} + \overline{A_1} \cdot A_0 + A_1 \cdot A_0 \\ D_0 &= \overline{\overline{W_0} \cdot \overline{W_1} \cdot \overline{W_2}} = \overline{A_1} \cdot \overline{A_0} + \overline{A_1} \cdot A_0 + A_1 \cdot \overline{A_0} \end{split}$$

# 将存储矩阵简化为点阵图

存储器的数据输出与地址译码器的输出构成与非逻辑关系  $D_3 = \overline{W_0} \cdot \overline{W_2}$ 

与地址译码器输出的非构成或逻辑,将其结构图简化为点阵图

$$D_3 = W_0 + W_2$$



地址译码器的输出与输入也构成与非逻辑关系;

$$\overline{\overline{W}}_0 = \overline{\overline{m}}_0 = \overline{\overline{\overline{A}_1}\overline{\overline{A}_0}} \qquad \overline{\overline{W}}_2 = \overline{\overline{m}}_2 = \overline{\overline{A_1}\overline{\overline{A}_0}}$$

地址译码器输出的非与输入构成与逻辑关系

$$W_0 = \overline{A}_1 \cdot \overline{A}_0$$
  $W_2 = A_1 \cdot \overline{A}_0$ 



地址译码器点阵图

# 固定ROM的点阵图

- ※ 将存储矩阵点阵图与地址译码器点阵图组合起来,就得到整个 固定ROM的点阵图。
- \* 把地址译码器实现的逻辑,等效为"与"逻辑,称为与阵列; 把存储矩阵实现的逻辑,等效为"或"逻辑,称为或阵列。



ROM的数据输出与地址输入构成与或逻辑关系

$$D_3 = \overline{A}_1 \cdot \overline{A}_0 + A_1 \cdot \overline{A}_0$$

◆ ROM的结构由一个与阵 列和一个或阵列构成。

# ROM实现任意组合逻辑函数的设计方法

任何一个组合逻辑都可以用"与-或"式(最小项表达式)来描述从ROM的点阵图结构可知,地址译码器的输出包含了输入变量全部的最小项,而每一位数据输出又都是若干个最小项之和,因此ROM可以实现任意组合逻辑函数

- ❖设计方法
  - (1) 列出真值表;
  - (2) 采用最小项推导法写出输出信号的逻辑函数表达式;
  - (3) 先画出与阵列,行线为输入信号的原变量和反变量,列线是对应输入的各个最小项;
  - (4) 再画出<mark>或阵列</mark>,列线是对应输入的各个最小项,行线是各个输出信号;

根据某输出包含的最小项,在与这些最小项的列线交叉处画上小圆点。

### ROM的应用举例

【例8.6】用ROM设计一个码转换器,

实现4位二进制码到4位循环码(格雷码3

)的转换。



$$B_3 = \sum_m$$
 (8, 9, 10, 11, 12, 13, 14, 15)  
 $B_2 = \sum_m$  (4, 5, 6, 7, 8, 9, 10, 11)  
 $B_1 = \sum_m$  (2, 3, 4, 5, 10, 11, 12, 13)  
 $B_0 = \sum_m$  (1, 2, 5, 6, 9, 10, 13, 14)

❖根据输出的逻辑函数表达式画出ROM点阵图 在接入存储器件的矩阵交叉点上画一个圆点, 代表存储器件。图中接入存储器件表示存1, 不接存储器件表示存0。

| m <sub>i</sub> | $A_3 A_2 A_1 A_0$ | B <sub>3</sub> B <sub>2</sub> B <sub>1</sub> B <sub>0</sub> |
|----------------|-------------------|-------------------------------------------------------------|
| 0              | 0 0 0 0           | 0 0 0 0                                                     |
| 1              | 0 0 0 1           | 0 0 0 1                                                     |
| 2              | 0 0 1 0           | 0 0 1 1                                                     |
| 3              | 0 0 1 1           | 0 0 1 0                                                     |
| 4              | 0 1 0 0           | 0 1 1 0                                                     |
| 5              | 0 1 0 1           | 0 1 1 1                                                     |
| 6              | 0 1 1 0           | 0 1 0 1                                                     |
| 7              | 0 1 1 1           | 0 1 0 0                                                     |
| 8              | 1000              | 1 1 0 0                                                     |
| 9              | 1001              | 1 1 0 1                                                     |
| 10             | 1010              | 1111                                                        |
| 11             | 1011              | 1 1 1 0                                                     |
| 12             | 1 1 0 0           | 1010                                                        |
| 13             | 1 1 0 1           | 1011                                                        |
| 14             | 1110              | 1 0 0 1                                                     |
| 15             | 1111              | 1000                                                        |

## ROM实现的码转换器点阵图

列线 (最小项)



# 思考: 哪种器件可以实现任意组合逻辑 电路?

- ?
- ★ 在第5章组合逻辑电路中我们学过,哪种器件可以实现任意组合逻辑电路?
  - 如何做?

# 8.4 基于Verilog HDL的存储器设计

## 内密概要

- 8.4.1 RAM的HDL设计
- 8.4.2 ROM的HDL设计

# 8.4.1 RAM的HDL设计

- ❖ RAM的HDL设计
  - ◆ 若干个相同宽度的向量构成数组,reg(寄存器)型数组变量 即为memory(存储器)型变量。
  - ◆ memory型变量定义语句如下:

reg[7:0]

mymemory[1023:0];

字长为8位

1024个字

◆ 经定义后的memory型变量可以用下面的语句对存储器单元赋值 (即写入):

memory型变量相当于一个RAM

# 8×8位RAM的HDL设计

例8.7 8×8位RAM的Verilog HDL的源程序

```
module ram8x8(addr,csn,wrn,data,q);
  input[2:0]
             addr;
                          //字数为23=8
  input
             csn,wrn;
  input[7:0] data;
                           //输入数据
                           //RAM的输出端
  output[7:0] q;
  reg[7:0]
             q;
                              可以写成always
  reg[7:0] mymemory[7:0];
                              @(posedge addr)吗?
  always
                              为什么?
    begin
                                  // RAM禁止工作
     if (csn==1) q =8'bzzzzzzzz;
     else if (wrn == 0)
                                  //写操作
       mymemory[addr]= data;
     else if (wrn == 1) q = mymemory[addr]; //读操作
   end
endmodule
```

### RAM的仿真波形阶段分析

### 第1阶段

- ◆ 初始时csn=1, wrn=1, 存储器处于禁止工作状态
- ◆ 输出端为高阻状态(z)。

### ☀第2阶段

- ◆ 使csn=0和wrn=0,存储器处于写操作状态
- ◆ 存储器根据地址addr的变化(如地址2和3),将数据 data写入存储器,此时的输出未具体赋值(wrn=0, q高阻抗),输出q为未知(z)。

### 第3阶段

- ◆ csn=0和wrn=1,存储器处于读操作状态
- ◆ 存储器根据地址addr的变化(如地址2和3),将已写 入该存储单元的数据送到q输出端。

### 8×8 RAM的仿真波形图



一定要按照RAM的写周期和读周期的时序来编辑输入信号波形,否则仿真可能看不到预期的效果!

# 8.4.2 ROM的HDL设计

❖ 对于容量不大的ROM,可以用case语句实现

【例8.8】用case语句实现8×8位ROM(8个存储字中分别存储h41、h42、.....、h48)

```
module rom8x8(addr,ena,q);
                              //字数为23=8
   input [2:0] addr;
                              //使能控制信号,低有效
   input
         ena;
   output [7:0] q;
   reg [7:0] q;
   always @(ena or addr)
     begin
      if (ena) q =8' bzzzz_zzzz; else
      case (addr)
         0:q =8'b0100_0001; 1:q =8'b0100_0010;
         2:q =8'b0100_0011; 3:q =8'b0100_0100;
         4:q =8'b0100_0101; 5:q =8'b0100_0110;
         6:q =8'b0100_0111; 7:q =8'b0100_1000;
         default :q =8'bzzzz_zzzz;
       endcase
     end
endmodule
```

## rom8x8.v的仿真波形图



若ROM中数据需要修改,可以通过修改 case语句中对q的赋值来实现

# 用memory型变量实现8×8位ROM

【例8.9】用memory型变量实现8×8位ROM

```
module rom8x8_mem(addr,ena,q);
  input[2:0] addr; //字数为2<sup>3</sup>=8
           ena;   //使能控制信号,低有效
  input
  output [7:0] q;
  reg[7:0]
          q;
  reg[7:0] ROM[7:0];// memory型变量,位宽为8位,8个存储字
  always @(ena or addr)
    begin
       ROM[0] = 8'b0100_0001; ROM[1] = 8'b0100_0010;
       ROM[2] = 8'b0100_0011; ROM[3] = 8'b0100_0100;
       ROM[4] = 8'b0100_0101; ROM[5] = 8'b0100_0110;
       ROM[6] = 8'b0100_0111; ROM[7] = 8'b0100_1000-
                                                     伤真波形同
       if (ena) q = 'bzzzz_zzzz; // ROM禁止工作
                                                      rom8x8.v
       else q=ROM[addr]; // 读操作
   end
endmodule
```

### 利用Ipm\_ram\_dq 实现256x8 RAM

【例8.10】 利用参数化的RAM模块Ipm\_ram\_dq 实现256x8 RAM

```
module ram256x8 (data, address, we, inclock, outclock, q);
  input [7:0]data;
  input [7:0] address;
                                      实例的端口
  input we, inclock, outclock;
                                模块的端口
                                                    信号名对应
  output [7:0]q; 例化的元件名
  lpm_ram_dq myram (.q (q), .data (data), .address (address),
 被调用的模块名
                     .we (we), .inclock (inclock), .outclock (outclock));
  defparam myram.lpm_width = 8; //参数的传递,数据总线的宽度
  defparam myram.lpm_widthad = 8; //定义地址总线的宽度
endmodule
                                            位置对应
```

◆ lpm\_ram\_dq的例化还可写为:

lpm\_ram\_dq # (8, 8) myram (q, data, address, we, inclock, outclock);

参数的传递

## 建立存储器初始化文件

- ᠅当在设计中使用了器件内部的存储器模块(RAM、ROM 或双口RAM)时,需要对存储器模块进行初始化。
- ◆可利用存储器编辑器 (Memory Editor) 建立或编辑Intel Hex格式 (.hex) 或Altera存储器初始化格式 (.mif) 的 文件。
- ❖ RAM中的内容可以存于.mif (Memory Initialization File) 文件中。
- ∴ mif文件可以在Quartus Ⅱ中使用File/New菜单命令,选择 "Memory Initialization File" 项来创建,然后编辑RAM中 数据。

## 创建存储器初始化文件的方法

(1) 新建一个存储器初始化(.mif)文件

"File>New..." 命令→ "Other Files"标签→"Memory Initialization File" → 单击"OK" →在弹出的对话框中输入字数和字长→单击"OK"。



# 创建存储器初始化文件的方法(续)

- (2) 打开存储器编辑 窗口
- (3) 改变编辑器选项 利用 "View"菜单命令, 改变地址或字的显示格式等



(4) 编辑存储器内容

选择要编辑的字(反白显示),直接输入内容。

(5) 保存文件

文件后缀为.mif(当选择"Memory Initialization File"时)。

## 课后练习

- ◆ 自己在Quartus **□中利用Ipm\_ram\_dq编程实现256x8** RAM
- ◆ 在Help中查看其 lpm\_ram\_dq的功能描述,并总结;
- ◆ 根据Ipm\_ram\_dq的工作时序对ram256x8.v进行仿真,要求仿真所有的功能
- ◆ 对仿真波形进行分析

### 8.5 PLD的基本原理

### 内容概要

- 8.5.1 可编程逻辑器件的分类
- 8.5.2 阵列型PLD
- 8.5.3 现场可编程门阵列FPGA
- 8.5.4 基于查找表的结构

# 8.5.1 可编程逻辑器件的分类

❖ 可编程逻辑器件(PLD, Programmable Logic Device) 没有统一和严格的分类标准,通行的分类方法是按集成密度、 编程方式、结构特点来分类。



可编程逻辑器件按集成密度分类

# 1、按集成密度分类

- ❖ 分为低密度可编程逻辑器件LDPLD(Low Density PLD) 和高密度可编程逻辑器件HDPLD(High Density PLD)
  - ◆ LDPLD 通常是指早期发展起来的、集成密度小于1000门/ 片左右的PLD,如PROM、PLA、PAL和GAL等
    - PROM: Programmable Read Only Memory, 可编程只读存储器
    - PLA: Programmable Logic Array,可编程逻辑阵列
    - PAL: Programmable Array Logic,可编程阵列逻辑
    - ■GAL: Generic Array Logic,通用阵列逻辑

# 高密度可编程逻辑器件HDPLD

- ◆HDPLD集成密度大于1000门/片
  - EPLD: Electrically Programmable Logic Device, 电可擦除可编程逻辑器件
  - CPLD: Complex Programmable Logic Device, 复杂可编程 逻辑器件
  - FPGA: Field Programmable Gates Array, 现场可编程门阵 列器件
- ◆几类HDPLD芯片
  - Altera公司的EPM9560,密度12000门/片
  - Lattice公司的pLSI/ispLSI3320,密度14000门/片
  - Xilinx公司的Virtex-5 FPGAs, 330,000 logic cells,1200pins
  - Altera Stratix IV FPGA, 680K 逻辑单元(LE)
  - ■目前集成度最高的HDPLD可达400万门/片以上

# 2、按编程方式分类

- (1) 一次性编程(OTP,One Time Programmable )PLD
- (2) 可多次编程(MTP,Many Time Programmable) PLD

#### 一次性编程PLD

- ✓ 采用熔丝工艺制造,采用熔丝或 反熔丝编程元件。仅能一次性编 程,不能重复编程和修改
- ✓ 优点:可靠性与集成度高,抗干 扰性强
- ✓ 不适用于数字系统的研制、开发和实验阶段使用,而适用于产品定型后的批量生产

#### 可多次编程PLD

- ✓ 大多采用场效应管作编程元件,控制存储器存储编程信息。通常采用EPROM、 EEPROM、FLASH或 SRAM工艺制造。
- ✓ 可重复编程和修改,适用于 数字系统的研制、开发和实 验阶段使用

# **按可编**程元件的结构及编程方式分类 1/2)

- ❖ PLD是一种数字集成电路的半成品,芯片上集成了大量的门 和触发器等基本逻辑元件,使用者可以利用EDA工具对它进 行加工,把片内的元件连接起来,使之实现某个逻辑电路或 系统功能。
- ❖ PLD实际上是通过对器件内部的基本可编程元件进行编程来 实现用户所需的逻辑功能的。

#### 基本可编程元件:

- ◆ 熔丝型开关
  - PLICE反熔丝 ViaLink元件
- ◆ 反熔丝型开关·
- ◆ 基于浮栅编程技术的可编程元件·
- ◆ 基于SRAM的可编程元件

紫外光擦除EPROM 电擦除EPROM 闪速存储器Flash Memory

# 3、按可编程元件的结构及编程方式分类 2/2)

| 类 型                    | 存储编程信息<br>的元件              | 擦除<br>方式 | 掉电易失<br>性 | 编程次数 |
|------------------------|----------------------------|----------|-----------|------|
| 采用熔丝型或反熔丝<br>型开关的PLD   | PROM                       | 不可擦除     | 非易失性      | 一次   |
| 采用紫外光擦除、电<br>可编程元件的PLD | EPROM                      | 紫外光擦除    | 非易失性      | 多次   |
| 采用电擦除、电可编程元件的PLD       | EEPROM或<br>Flash<br>Memory | 电擦除      | 非易失性      | 多次   |
| 基于查找表技术、<br>SRAM工艺的PLD | SRAM                       | 电擦除      | 易失性       | 多次   |

- <u>非易失性器件</u>在编程后,配置数据将一直保持在器件内,掉电后数据也不会丢失,直至将它擦除或重写。
- <u>易失性器件</u>在编程后,每次掉电后数据会丢失,在每次上电时需要重新配置数据。

# 4、按结构特点分类

#### (1) 阵列型PLD

- ◆ 基本结构: 与阵列、或阵列
- ◆ 简单PLD(如PROM、PLA、PAL和GAL等)、EPLD (Erasable Programmable Logic Device)和CPLD (Complex Programmable Logic Device,复杂可编程逻辑 器件)

#### (2) 单元型PLD器件

- ◆ 基本结构:逻辑单元
- ◆ 结构形式: 门阵列的形式,它由许多可编程单元(或称逻辑功能块)排成阵列组成。
- ◆ 现场可编程门阵列FPGA(Field Programmable Gates Array)

## 8.5.2 **阵列型PLD**

- ❖ 阵列型PLD包括PROM、PLA、PAL、GAL、EPLD及 CPLD。
- ❖ EPLD和CPLD都是在PAL和GAL基础上发展而来。
  - 1、SPLD的基本结构
    - SPLD: PROM, PLA, PAL, GAL
    - ◆ SPLD基本结构: 与阵列、或阵列

PLD的输入、输出缓冲 器都采用互补的结构



PLD的输入、输出缓冲器表示法

# 阵列型PLD的与门和或门表示





(a) 固定连接



(b) 可编程连接





(c) 断开

# PLD与门的简略表示



$$P_1 = A \cdot \overline{A} \cdot B \cdot \overline{B} = 0$$

P1的全部输入项接通, P1=0, 称为与门的默认状态, 可用带 "X"的与门符号表示
P3的任何输入项都不接通, P3=1, 称为悬浮 "1"状态

PLD与门的简略表示法

## 简单PLD的基本结构



简单PLD的基本结构框图

- 与或阵列: PLD结构的主体,用来实现各种逻辑函数和逻辑功能。
- 输入缓冲电路:增强输入信号的驱动能力,产生输入信号的原变量和反变量;一般具有锁存器、甚至是可组态的宏单元。
- 输出缓冲电路: 对将要输出的信号进行处理, 既能输出纯组合逻辑信号, 也能输出时序逻辑信号。一般有三态门、寄存器等单元, 甚至是宏单元。

## PROM、FPLA、PAL、GAL性能

## 比较

| 分 类  | 出现时期           | 与阵列 | 或阵列 | 编程工艺                  | 编程次数             | 输出电路             |
|------|----------------|-----|-----|-----------------------|------------------|------------------|
| PROM | 20世纪70<br>年代初期 | 固定  | 可编程 | 熔丝开关                  | 一次性              | TS, OC           |
| PLA  | 20世纪70<br>年代中期 | 可编程 | 可编程 | 熔丝开关                  | 一次性              | TS, OC           |
| PAL  | 20世纪70<br>年代末期 | 可编程 | 固定  | TTL型<br>CMOS型<br>ECL型 | 一次性<br>多次<br>一次性 | TS, I/O, 寄<br>存器 |
| GAL  | 20世纪80<br>年代初期 | 可编程 | 固定  | EEPROM                | 100次以上           | 可编程(用户定义)        |

- ❖PROM、PAL、GAL只有一种阵列可编程,称"半场可编程" 逻辑器件
- ❖PLA的与、或阵列均可编程,称"全场可编程"逻辑器件

# PROM的阵列结构图

#### 与固定、或编程: PROM



连接点编程时, 需画一个叉。

## PLA的阵列图

#### 与编程、或编程: PLA(可编程逻辑阵列)



- ◆PLA的编程工艺采用 熔丝开关,为一次性 编程器件
- ◆可以实现任意组合逻辑函数:将函数化简为最简与或式,将对应的与项或起来即可。

容量=与门数×或门数

# PAL、GAL的阵列结构图

#### 与编程、或固定: PAL、GAL



- ◆ 每个或门的输出是若干乘积 项之和(最多可有8个),乘 积项数目是固定的。
- ◆ GAL和PAL阵列结构相同,但输出电路不同,GAL比PAL器件功能更强,结构更灵活,可取代同型号的PAL器件。

# PAL16V8的电路结构



## GAL16V8的电路结构



## 2、EPLD和CPLD的基本结构

- ❖ EPLD和CPLD都是在PAL和GAL基础上发展起来的阵列型HDPLD
- \* 采用CMOS EPROM、EEPROM、Flash Memory和SRAM等编程技术,构成了高密度、高速度和低功耗的PLD
- ❖ 大多由可编程逻辑宏单元、可编程I/O单元IOB和可编程内部连线PIA组成



# 可编程逻辑宏单元

- ❖ 可编程逻辑宏单元: CPLD的基本单元, 用于实现基本的逻辑功能。
- ❖ 主要包括与阵列、或阵列、可编程触发器、多路选择器等电路,能独立地配置为组合逻辑或时序逻辑工作方式。
  - ◆ 与阵列的每个交点都可编程,乘积项选择矩阵是一个或阵列,两者一起完成组合逻辑。
  - ◆ 可编程触发器的时钟和清零信号都可以编程选择,其类型可编程为D、T、 J-K和R-S触发器。
- ❖ 大多数逻辑函数能够用每个宏单元中的乘积项实现。
- ❖ 但某些逻辑函数比较复杂,当输出表达式的与项较多,或门输入端不够用时,可以借助可编程开关将同一宏单元(或其他宏单元)中的其他或门联合起来使用,宏单元的输出也可以连到PIA,再作为另一个宏单元的输入,以实现复杂的逻辑。
- ❖ Altera公司的CPLD每16个宏单元组成一个LAB (Logic Array Block, 逻辑阵列块)。

# Altera公司MAX 7000S 逻辑宏单元结构

#### **MAX7000S Macrocell Structure**



# 可编程I/O单元及可编程连线阵列 PIA

- ❖ I/O单元分布于器件的四周,提供器件外部引脚与内部逻辑之间的连接,负责输入/输出的电气特性控制。
- ❖ I/O单元要考虑以下要求:
  - ◆能够兼容TTL和CMOS多种接口电压和接口标准;
  - ◆ 可配置为输入、输出、双向I/O、集电极开路和三态门等各种组态;
  - ◆ 能提供适当的驱动电流,以直接驱动发光二极管等器件;
  - ◆降低功率消耗,防止过冲和减少电源噪声。
- ❖ I/O单元主要由触发器和缓冲器组成。
- ❖每个IOB控制一个外部引脚,可将其编程为输入、输出或双向 I/O功能,或集电极开路、三态门等。
  - **❖ PIA**, Programmable Interconnect Array。
  - ❖ 在各宏单元之间以及宏单元和I/O单元之间提供互连网络。

## 8.5.3 现场可编程门阵列FPGA

- FPGA: Field Programmable Gates Array
  - ◆ 20世纪80年代中期出现的高密度PLD;
  - ◆ 采用类似于掩模可编程门阵列 (MPGA) 的通用结构, 其内部由 许多独立的可编程逻辑模块组成, 用户可以通过编程将这些模块 连接成所需要的数字系统;
  - ◆ 具有密度高、编程速度快、设计灵活和可再配置等许多优点
  - ◆ FPGA的功能由逻辑结构的配置数据决定。工作时,这些配置数据存放在片内的SRAM或熔丝图上;
  - ◆ 基于SRAM的FPGA器件,在工作前需要从芯片外部(EPROM 、E<sup>2</sup>PROM或计算机软、硬盘)加载配置数据;
  - ◆ 用户可以控制加载过程,在现场修改器件的逻辑功能,因此称为现场可编程

# FPGA的基本结构



## 可配置逻辑模块CLB

- ◆ 可配置逻辑模块(CLB, Configurable Logic Block)
- ◆ FPGA的主要组成部分, 实现逻辑功能的基本结 构单元。
- ◆ 主要由逻辑函数发生器、 触发器、数据选择器等 电路组成。



## 输入/输出模块(IOB)

- ◆ 输入/输出模块(IOB,Input/Output Block)提供奋件外部引 脚与内部逻辑之间的连接
- ◆ 主要由触发器和(输入、输出)缓冲器组成
- ◆ 每个IOB控制一个引脚,可将其编程为输入、输出或双向 I/O功能,或组合逻辑、寄存器逻辑、三态逻辑等。



## 可编程互连线(PI)

- ◆ 可编程互连线(PI, Programmable Interconnect)或互连资源(ICR, Interconnect Capital Resource)提供高速可靠的内部连线,将CLB之间、CLB和IOB之间连接起来,构成复杂的逻辑连接
- ◆ 主要由纵横分布在 CLB阵列之间的金属 线网络和位于纵横交 叉点上的可编程开关 矩阵 (PSM, Programmable Switch Matrix)组成。



### 8.5.4 基于查找表的结构

- ❖ 基于查找表 (Look Up Table, LUT) 结构的PLD也称 之为FPGA
- 1、LUT原理
  - ◆ 本质上就是一个RAM
  - ◆ 目前FPGA中多使用4输入的LUT,相当于16×1位的RAM



用LUT实现与门的实例

## 用LUT实现与门的实例

- ◆ 对于用户设计的4输入端与门,EDA软件自动计算其所有可能的结果,并把结果事先写入RAM。
- ◆ 用户每输入一组信号,就等于输入一个地址进行查表,找 出地址对应的内容,然后输出,得到逻辑运算的结果。

| ABCD    | RAM地址<br>(10进制) | 数据 |
|---------|-----------------|----|
| 0 0 0 0 | 0               | 0  |
| 0 0 0 1 | 1               | 0  |
| 0 0 1 0 | 2               | 0  |
| 0 0 1 1 | 3               | 0  |
| ••••    | • • • • •       | 0  |
| 1 1 1 0 | 14              | 0  |
| 1 1 1 1 | 15              | 1  |

# 2、基于查找表的FPGA的结构

- Xilinx公司的Spartan-II即是基于LUT的FPGA
- ◆ SpartanーII由CLBs、I/O块、RAM和可编程连线构成。一个 CLB由2个Slice构成。



# Spartan的Slices结构

◆每个Slice由2个LUT、2个触发器和相关逻辑构成。



Spartan的Slices结构

## 8.6 PLD的设计技术

## 内容概要

8.6.1 PLD 的设计方法

8.6.2 PLD的设计流程

## 8.6.1 PLD 的设计方法

#### ❖过去的"积木"式方法

- ◆ 用于PLD没有出现之前的数字系统传统设计;
- ◆ 通过标准集成电路器件搭建成电路板来实现系统功能,即先由器件搭成电路板,再由电路板搭成系统——"自底向上"(Bottom-Up)的设计;
- ◆ 数字系统的"积木块"就是具有固定功能的标准集成电路器件。

#### ❖特点

- ◆ 设计中,设计者没有灵活性可言;
- ◆ 搭成的系统需要的芯片种类多且数目大;
- ◆ 用户只能根据需要选择合适的集成电路器件,并按照此种器件推 荐的电路搭成系统,如TTL的74/54系列、CMOS的4000/4500系 列芯片和一些固定功能的大规模集成电路等。

## PLD的设计方法

#### ❖采用PLD进行的数字系统设计

- ◆ 基于芯片的设计——"自顶向下"(Top-Down)设计法
- ◆ 跟传统的积木式设计有本质的不同

#### ❖设计方法特点

- ◆ 设计者可以根据实际情况和要求定义器件的内部<mark>逻辑</mark>关系和引脚
- ◆ 可直接通过设计PLD芯片来实现数字系统功能,将原来由电路板设计完成的大部分工作放在PLD芯片的设计中进行。
- ◆ 引脚定义的灵活性,大大减轻了系统设计的工作量和难度,提高了工作效率,减少芯片数量,缩小系统体积,降低功耗,提高系统稳定性和可靠性。

# "自顶向下"的数字系统设计

#### ❖"自顶向下"(Top-Down)设计法

- ◆ 目前最为常用;
- ◆ 采用功能分割的方法从顶向下逐次将设计内容进行分块和细化;
- ◆ 在设计过程中采用层次化和模块化将使系统设计变得简洁和方便。

#### \*层次化设计

- ◆ 分层次、分模块地进行设计描述;
- ◆ 描述器件总功能的模块放在最上层, 称为顶层设计;
- ◆ 描述器件某一部分功能的模块放在下层, 称为底层设计;
- ◆ 底层模块还可以再向下分层,直至最后完成硬件电子系统电路的整体设计。

# 自顶向下设计法的示意图



"自顶向下"设计法的示意图

## 8.6.2 PLD的设计流程

- \* 设计流程包括四个步骤和三个设计验证过程
- ❖ 四个步骤
  - ◆ 设计准备
  - ◆ 设计输入
  - ◆ 设计处理
  - ◆ 器件编程
- ❖ 三个设计验证过程
  - ◆ 功能仿真
  - ◆ 时序仿真
  - ◆ 器件测试

# PLD 的设计流程



## 设计准备与设计输入

#### ❖ 设计准备

- ◆ 分析设计要求,预估电路形式与规模,选择合适的PLD。一般所设计电路需用的I/O端数量和GLB数量不要超过所选芯片所能提供数量的 80%。
- ◆ 根据选定的PLD确定应采用何种设计开发工具。

#### ❖设计输入

- ◆ 设计输入在软件开发工具上进行。
- ◆ 对于低密度 PLD,可采用象 ABEL这样的简单开发软件,可采用 逻辑方程输入方式。
- ◆ 对于高密度 PLD,可采用图形(逻辑电路图)方式、文本(HDL语言)方式和波形图等输入方式。
- ◆ 设计输入时,应尽量调用设计软件中所提供的元件。

#### 本草小结

## 1、程序逻辑电路的结构及特点

- ❖ 结构
  - ◆控制器: 系统的控制指挥中心
  - ◆运算器: 完成算数逻辑计算
  - ◆存储器: 存放程序和数据的器件
  - ◆输入电路: 完成外部信息和指令、程序的输 λ
  - ◆輸出电路: 完成处理结果信息和数据的输出
- ❖ 特点
  - ◆软硬结合,用一块相同的硬件电路,通过 改变存储器中的程序或数据,完成多种功 能的操作

# 2、半导体存储器的结构

- 存储矩阵: 存放数据的主体
  - ◆ 字: 若干个存储单元构成的存储组,有共同的地址,共同用来代表某种信息,并共同写入存储器或从存储器中读出。
  - ◆字长:构成存储器字中的二进制位数。字长有1、4、8、16、32位等,一般把8位字长称为1字节(Byte)。
  - ◆ 存储器的容量:字数M×字长N(位bit)(1B=8b) 1024=1K; 1024K=1M; 1024M=1G; 1024G=1T
- ◆ 地址译码器: 产生到存储器 "字"的地址
  - ◆译码方式 (若地址线有i条)
    - ■线译码: i线-2i线译码器, 译码线数= 2i
    - ■矩阵译码: 若行地址线和列地址线各i/2条,则译码线数=2×2i/2
  - 输入/输出控制电路:控制数据的流向和片选使能

## 3、半导体存储器的分类

#### ❖随机存取存储器——RAM(Random Access Memory)

- ◆ 静态RAM(SRAM)——使用中可读可写,不需要刷新。
  - 优点:存取速度比DRAM快;
  - 缺点:集成度不如DRAM高
- ◆ 动态RAM (DRAM) ——使用中可读可写,但需要刷新。
  - 优点:结构非常简单,集成度远高于SRAM
  - 缺点: 存取速度不如SRAM快

#### ※只读存储器──ROM (Read Only Memory)

- ◆ 固定ROM (掩膜MROM)
- ◆ 可编程ROM (PROM)
- ◆ 光可擦可编程ROM (EPROM)
- ◆ 电可擦可编程ROM (EEPROM)
- Flash Memory

## 4、随机存储器RAM

#### **◈ 静态随机存储器SRAM**

- ◆ 工作原理
- ◆ 6管NMOS静态存储单元的结构
- ◆ SRAM读写周期时序图

#### ⋄ 动态随机存储器DRAM

- ◆ 工作原理
- ◆ 动态存储单元结构
  - ■四管MOS动态存储单元
  - ■单管MOS动态存储单元
- ◆ DRAM的状态
  - ■写入,读出,保持,刷新 DRAM读写周期时序图

#### RAM典型芯片

- ◆ Intel 2114 (1K×4位)SRAM
- ◆ HM6116 (2K×8位) SRAM
- ♦ Intel 2164(64K×1位) DRAM

## RAM芯片的扩展方法

#### ※ 位扩展(扩展字长)

- ◆ 参与扩展的全部芯片的地址线、片选控制线/CS和写控制线/WE并接
- ◆ 把低位芯片的数据线作为低位数据,高位芯片的数据线作为高位数据,数据位同时有效,实现I/O数据位数的增加

#### ※字扩展(扩展字数)

- ◆ 参与扩展的全部芯片的地址线、写控制线/WE和数据线并接;
- ◆ 把增加的高位地址线通过译码器产生译码信号来控制各芯片的片选 控制/CS。

#### 字位扩展(扩展容量)

- ◆ 计算扩展需要的芯片数
- ◆ 计算扩展需要增加的地址数
- ◆ 确定几片芯片为一组,进行位扩展
- ◆ 将译码器的输出信号分别与这几组芯片的片选端相连,进行字扩展

# 5、只读存储器ROM

- ◆ 4种ROM结构
  - ◆ 固定ROM
  - ◆ 可编程ROM (PROM)
  - ◆ 光可擦可编程ROM (EPROM)
  - ◆ 电可擦可编程ROM (EEPROM, EAROM)
- \* ROM的扩展(与RAM扩展相同)
  - ◆ 位扩展
  - ◆ 字扩展
  - ◆ 字位扩展
- ROM的应用
  - ◆ 实现任意组合逻辑函数
  - ◆ 掌握ROM实现任意组合逻辑函数的设计方法

Go

# 6、基于Verilog HDL的存储器设计

- \* RAM的HDL设计
  - ◆利用memory型变量进行设计
  - ◆RAM的仿真波形编辑一定按照RAM的读写时序
- **◇ ROM的HDL设计** 
  - ◆容量不大的ROM可以用case语句实现
  - ◆也可用memory型变量实现ROM
- 利用Quartus Ⅱ的LPM宏单元库实现大容量ROM/RAM
  - ◆模块元件例化的端口对应有两种方式
    - ■信号名对应的方式,位置对应方式
  - ◆创建存储器初始化文件的方法