## Einführung CUDA

Ralf Seidler

Lehrstuhl Rechnerarchitektur und Advanced Computing

15. Juni 2015

# GPGPU-Einführung Outline

- GPGPU-Einführung
- 2 CUDA Grundlagen
- 3 CUDA Advanced



#### Outlook

- GPGPU-Einführung
- 2 CUDA Grundlagen
- 3 CUDA Advanced

#### Eine kurze Geschichte der Grafikkarten

- Ursprünglich: Video Card steuert Monitor an
- Mitte 80er: Grafikkarten mit 2D-Beschleunigung
  - angelehnt an Arcade- und Home-Computer
- Frühe 90er: erste 3D-Beschleunigung:
  - Matrox Mystique, 3dfx Voodoo
  - Rastern von Polygonen



#### Eine kurze Geschichte der Grafikkarten



Direct3D 10 Pipeline

#### Eine kurze Geschichte der Grafikkarten

#### 2000er:

- Zunächst nur Fixed-Function-Pipeline
- Shader-Programme bieten mehr Flexibilität
- Shader-Programme ursprünglich nur einfache Listen
- 2002: ATI Radeon 9700 kann Loops in Shadern ausführen

#### Heute:

- Shader turing-vollständig
- Hersteller: Intel, ATI und NVIDIA
- Massenmarkt → niedrige Preise

#### CPU vs GPU





- CPU: Wenige ALUs, große Steuerung und riesiger Cache
- GPU: Viele kleine ALUs, einfache Steuerung, kaum Cache

## Klassifikation nach Flynn

|                       | Single<br>Instruction (SI) | Multiple<br>Instruction (MI) |  |  |
|-----------------------|----------------------------|------------------------------|--|--|
| Single<br>Data (SD)   | SISD                       | MISD                         |  |  |
| Multiple<br>Data (MD) | SIMD                       | MIMD                         |  |  |

## Klassifikation nach Flynn

|                       | Single<br>Instruction (SI) | Multiple<br>Instruction (MI) |  |  |
|-----------------------|----------------------------|------------------------------|--|--|
| Single<br>Data (SD)   | μC<br>CPU                  | Fehlertolerante<br>Systeme   |  |  |
| Multiple<br>Data (MD) | GPUs<br>SSE                | Multicore-CPU                |  |  |

#### **GPGPUs**

- GPGPU = General Purpose Graphics Processing Unit
- Grafikkarten zunehmend flexibler programmierbar
- Stetig wachsende Leistung
- Geeignet für Streamprocessing:
  - Geringes Verhältnis IO-zu-Rechenlast
  - Datenparallelität (SIMD-Verarbeitung)
- Single precision (SP) wichtiger als double precision (DP)

#### Aufbau GPGPU





## Eigenschaften von GPGPUs

- Viele einfache *Cores*, genannt Skalarprozessoren (SPs)
- Keine Sprungvorhersage etc.
- Gruppiert in Multi-Prozessoren (Vektorprozessoren)
- Probleme bei nicht einheitlichen Sprüngen
- Viele Register
- Großer, langsamer, globaler Speicher (Latenz: 400 – 800 Taktzyklen)
- Kleine, schnelle on-chip Shared-Memory-Blöcke

## Grafikkartengenerationen

- 2006 G80 (Tesla) Erster Entwurf einer Grafikkarte mit CUDA Unterstützung
- 2008 GT200 (Tesla) einfache Double Precision Unterstützung
- 2010 GF100 (Fermi) Grundlegende Neugestaltung der Multiprozessoren, Steigerung der DP Performance
- 2012 GK100 (Kepler) -Dynamic Parallelism, Massive Performance/Watt Steigerung
- 2014 GM200 (Maxwell) Effizienzsteigerungen für 3D Grafikanwendungen
- 2016 GP? (Pascal) 3D-Stacked DRAM, Unified Memory



## Grafikgenerationen



#### Nvidia GK110 - Zahlen

- 7.1 Mrd. Transistoren (28nm)
- Daten für Maximalausbau in Tesla K40 (≈6500 EUR)
  - 2880 SPs (15 Multiprozessoren x 192 SPs)
  - 12 GB GDDR5 RAM mit 384 Bit Speicherinterface (288 GB/s)
  - Performance bis zu 4290 GFlops (Single Precision)
  - Double Precision 1430 GFlops
- "Kleinster" GK110 in Geforce GTX 780 (≈500 EUR)
  - 2304 SPs (12 Multiprozessoren)
  - 3 GB GDDR5 RAM (288 GB/s)
  - 3976 GFlops (SP), 165 GFlops (DP)
- Architekturbeschreibung:

```
http://www.nvidia.com/content/PDF/kepler/
NVIDIA-Kepler-GK110-Architecture-Whitepaper.
pdf
```

#### Nvidia GK110 - Struktur



#### Nvidia GK110 - Struktur SMX



- 192 SP Cores
- 64 DP Units
- 32 Load/Store Units (LD/ST)
- 32 Special Function Units (SFU)
- 4 Warp Scheduler (je 2 Dispatch)
- 65536 32-Bit Register
- 64 kB Shared Memory / L1 Cache
- 48 kB Read-Only Cache

## Programmierung

- Sehr viele, kurzlebige Threads
- Threads in Blöcken gruppiert
- Blöcke auf Multi-Prozessoren verteilt
- Standards:
  - CUDA (NVIDIA, Marktführer)
  - OpenCL (offener Standard, entsprechend zu OpenGL)
  - DirectCompute (Microsoft)
- CUDA Dokumentation:

http://docs.nvidia.com/cuda/index.html

## GPU Systeme am Lehrstuhl

- {gpu01,gpu02,gpu03}@inf-ra.uni-jena.de mit je
- Intel Core i7 4770
- 16 GB DDR3-RAM
- Nvidia Geforce GTX 780
  - 2304 SP Cores
  - 3 GB GDDR5 RAM
- Ubuntu 12.10 mit CUDA Toolkit 5.5

#### Login:

```
ssh gpu0X.inf-ra.uni-jena.de
./mount-frz.sh
cd frz
```



#### Outlook

- 2 CUDA Grundlagen

#### **CUDA - Compute Unified Device Architecture**

- Programmierung in C (CUDA for C)
- einzelne Funktionen laufen auf GPU in sog. Kernels (Function-Offloading)
- Compiler nvcc separiert Code, baut auf gcc auf
- Programm wird in Host-Code (Standard C) und Device-Code (CUDA) unterteilt
- Unterscheidung der Funktionen durch Keywords
  - \_\_host\_\_ als CPU Funktionen (nur von Host aufrufbar)
  - \_\_device\_\_ GPGPU Funktionen (nur von Device aufrufbar)
  - \_\_global\_\_ definieren Kernel auf GPU (von Host-Code aus aufrufbar)



## Programmiermodell



- 1-,2- oder 3-dimensionale Thread-Anordnung
- Unterscheidung zwischen Thread-Block und Grid
- Thread-Block:
  - Zusammenschluss von bis zu 1024 Threads
  - Threads innerhalb eines Thread-Blocks synchronisierbar
  - Shared Memory zum Datenaustausch
  - 32 Threads zu Warp zusammengefasst
- Grid:
  - Zusammenschluss der Thread-Blöcke
  - maximal 2<sup>32</sup> 1 in einer Dimension

#### Abbildung auf Multiprozessoren



## Beispiel

Einfaches Beispiel:

Speichere die Werte aus Array a inkrementiert um 1 in Array b! Auf Host ohne CUDA:

```
int increment(int a)
{
    return a+1;
}

void host(int *a, int *b, int size)
{
    for (int i=0;i<size;i++)
        b[i]=increment(a[i]);
}</pre>
```

#### Beispiel

```
//increment wird auf host und device definiert
  host__ __device__ int increment(int a)
     return a+1;
  _global__ void kernel(int *a, int *b, int size)
    int tid = threadIdx.x; //lokaler Thread Index
    int bid = blockIdx.x;  //Index des Blockes
int bdim= blockDim.x;  //Anzahl an Threads pro Block
    int i = tid+bid*bdim; //Globale Adresse
    if (i<size)</pre>
                               // Fehlerbehandlung
      b[i]=increment(a[i]); //Increment
```

#### Hostcode

- Allokation von globalem Speicher (cudaMalloc())
- Transfer System-RAM → GPU-RAM (cudaMemcpy ())
- Kernel
  - Aufruf mit Konfiguration in Spitzen Klammern
     <<grid,threads\_per\_block,sm\_size,stream>>>
  - Nur grid und threads\_per\_block benötigt, rest optional
- lacktriangledown Transfer GPU-RAM ightarrow System-RAM (cudaMemcpy ())
- Deallokation der Speicher (cudaFree ())



# Beispiel

```
int main(int argc, char** argv)
   int size = 1024:
   int *a host, *b host, *a dev, *b dev;;
   a_host = (int*)malloc(size*sizeof(int));
   b host = (int*)malloc(size*sizeof(int));
   fillA (a host, size);
   cudaMalloc((void**)&a dev, size*sizeof(int));
   cudaMalloc((void**)&b dev, size*sizeof(int));
   cudaMemcpy(a dev.a host.size*sizeof(int).cudaMemcpyHostToDevice);
   dim3 threads (256);
   dim3 grid(size/threads.x);
   kernel <<< grid , threads >>> (a_dev , b_dev , size );
   cudaMemcpy(b host,b dev,size*sizeof(int),cudaMemcpyDeviceToHost);
   checkResult(a_host, b_host, size);
   cudaFree(a dev):
   cudaFree(b dev);
   free(a host):
   free(b host);
   return 0:
```

◆ロト→園ト→重ト→重 り90

#### Beispiel

## Code dafür liegt im System unter 01\_beispiel Übersetzen mit

nvcc -o beispiel beispiel.cu -arch=sm\_35

- Endung \*.cu für C-Code mit CUDA (kann auch normalen Hostcode beinhalten)
- -arch=sm\_35: GPU-Code soll für Device für Compute Capability 3.5 und neuer erzeugt werden

Compute Capability gibt Fähigkeiten der GPU an



## **CUDA** - Compute Capability

#### Beispiele für Compute Capability (Shader Model):

| Compute      | 1.0  | 1.3            | 2.0   | 3.0   | 3.5    |
|--------------|------|----------------|-------|-------|--------|
| Capability   | G80  | GT200          | GF100 | GK104 | GK110  |
| Geforce GTX  | 8800 | 280            | 480   | 680   | 780    |
| SP Cores     | 128  | 240            | 480   | 1536  | 2304   |
| SP/MP        | 8/16 | 8/30           | 32/15 | 192/8 | 192/12 |
| Release      | 2006 | 2008           | 2010  | 2012  | 2013   |
| double       | -    | o <sup>1</sup> | Х     | Х     | X      |
| atomics      | -    | $o^2$          | Χ     | Χ     | Х      |
| printf       | -    | -              | Χ     | Χ     | Χ      |
| Dynamic Par. | -    | -              | -     | -     | Χ      |
| L1-Cache     | Tex  | Tex            | Χ     | Χ     | Χ      |
| Reg/Thread   | 128  | 128            | 63    | 63    | 255    |



<sup>&</sup>lt;sup>1</sup>Nicht IEEE 754

<sup>&</sup>lt;sup>2</sup>Nur int32

## Globale-Speicherzugriffe I

#### Zugriff auf aufeinander folgende Speicheradressen ideal



## Globale-Speicherzugriffe II

# Neuere GPUs haben kein Problem mit überkreuzenden Zugriffen



## Globale-Speicherzugriffe III

#### Aber: Verschobene Zugriffe sind immer schlecht



## Zeitmessung auf der GPU

- Am einfachsten über Events
- Datentyp cudaEvent\_t
- Erzeugen/Vernichten: cudaEventCreate()/cudaEventDestroy()
- cudaEventRecord() für Event auf GPU
- cudaEventSynchronize() synchronisiert CPU mit GPU auf angegebenen Event (für Asynchrone Abarbeitung)
- cudaEventElapsedTime() Zeit zwischen 2 Events in ms
- Auch zur Synchronisierung zwischen verschiedenen Host-Threads/GPUs gedacht



## Zeitmessung auf der GPU - Beispiel

```
int main(int argc, char** argv)
{
    ...
    float time;
    cudaEvent_t start,end;
    cudaEventCreate(&start);
    cudaEventCreate(&end);
    cudaEventRecord(start);
    kernel<<<grid,threads>>>(a_dev,b_dev,size);
    cudaEventRecord(end);
    cudaEventSynchronize(end);
    cudaEventElapsedTime(&time,start,end);
    ...
}
```

## Neue Aufgaben - Matrix-Vektor-Produkt

- Setzen Sie die Matrix-Vektor Multiplikation Ax = y mit dem Ihnen zur Verfügung stehenden Wissen mittels CUDA um und messen sie die Zeiten auf der GPU für eine Matrix A ∈ R<sup>n×n</sup> mit n = 1024 · i, i ∈ {1,4,8,16}. Jeder Thread soll dabei eine komplette Zeile bearbeiten (1 dimensionale Grid, Threads und Arrays).
- Nutzen Sie die gleiche Matrix A für die Berechnung  $A^Tx = y$  indem Sie die Indizes der Matrix A vertauschen. Welchen Einfluss hat dies auf die Berechnungszeit?
- Vergleichen Sie die Zeiten mit einer reinen CPU Implementierung (Seriell).

Nutzen Sie die Templates in 02\_matvec.



## Fehlerbehandlung

- Jede CUDA Host Funktion (cudaMemcpy, cudaMalloc, ...) hat als Rückgabewert cudaError\_t
- Damit kann auf Fehler reagiert werden (Fehler bei cudaError\_t != 0)
- cudaGetLastError() um Fehler von Kernel Aufrufen zu überprüfen
- cudaGetErrorString() um aussagekräftigere Fehlermeldung auszugeben

```
kernel <<< grid , threads >>> (a_dev , b_dev , size );
cudaError_t err=cudaGetLastError();
printf("CUDA_status:_%s\n", cudaGetErrorString(err));
```



## Shared Memory Zugriffe

- Shared Memory bestehen aus je 32 Bänken
- Aufeinanderfolgende 32-Bit Wörter in aufeinanderfolgenden Bänken
- Bandbreite: Je Bank 32 Bits pro 2 Takte
- Bankkonflikte treten nur auf, wenn zwei oder mehr Threads unterschiedliche 32 Bit W\u00f6rter einer Bank lesen/schreiben

#### Outlook

- GPGPU-Einführung
- 2 CUDA Grundlagen
- 3 CUDA Advanced

#### Weiterführende Details I

- Atomic-Funktionen für Thread-Exklusiven Zugriff auf Speicherbereiche:
  - atomicMin/atomicMax
  - atomicAdd/atomicSub
  - atomicInc/atomicDec
  - Bis Compute-Capability 1.3 nur auf Integer Daten definiert
  - 2.0 unterstützt auch float → Assoziativität?
- L1-Cache/Shared Memory konfigurierbar:
  - 64 kByte pro SM verfügbar
  - cudaFuncSetCacheConfig(function, cudaFuncCachePreferL1|cudaFuncCachePreferShared)
  - L1 48k/Shared 16k | L1 16k/Shared 48k | L1 32k/Shared 32k



#### Weiterführende Details II

- Host-Funktionen von Kernel ausführbar
  - Seit Compute-Capability 2.0 unterstützt
  - printf()
    - Einfacheres Debugging möglich
    - Achtung: Ausgabe erfolgt PRO Thread, Puffer sehr schnell voll
  - malloc()/free()
    - Maximale Heapsize vorher angeben (Standard 8MB) cudaThreadSetLimit (cudaLimitMallocHeapSize, size)
    - Jeder Thread kann dann Speicher vom Heap allokieren
    - Bleibt über gesamte Ausführung (auch über Kernel-Calls) bestehen und MUSS mit free() freigegeben werden



#### Weiterführende Details II

- Dynamic Parallelism
  - Seit Compute-Capability 3.5 unterstützt
  - Rekursives aufrufen von Kernels

