# 计算机组成原理

翁睿

哈尔滨工业大学

### 二、半导体存储芯片简介

### 1. 半导体存储芯片的基本结构



| 地址线(单向) | 数据线(双向) | 芯片容量    |
|---------|---------|---------|
| 10      | 4       | 1K × 4位 |
| 14      | 1       | 16K×1位  |
| 13      | 8       | 8K×8位   |

4.2

### 半导体存储芯片简介

1. 半导体存储芯片的基本结构



2023/3/16

OE

### 存储芯片片选线的作用

用 16K×1位的存储芯片组成 64K×8位的存储器 8片 8片 8片 8片 32片 16K×1位 16K×1位 16K×1位 16K×1位

当地址为65535时,此8片的片选有效

# 2. 半导体存储芯片的译码驱动方式 **4.2** (1) 线选法





### 1. 静态 RAM (SRAM)

(1) 静态 RAM 基本电路



### ① 静态 RAM 基本电路的 读 操作



### ② 静态 RAM 基本电路的 写 操作



### (2) 静态 RAM 芯片举例

### ① Intel 2114 外特性



## (3) 动态 RAM 时序

### 行、列地址分开传送

| 读时序                    | 写时序                            |  |  |  |  |  |
|------------------------|--------------------------------|--|--|--|--|--|
| 行地址 RAS 有效             | 行地址 RAS 有效                     |  |  |  |  |  |
| 写允许 WE 有效(高)           | 写允许 WE 有效(低)                   |  |  |  |  |  |
| 列地址 CAS 有效             | 数据 $\mathbf{D}_{\text{IN}}$ 有效 |  |  |  |  |  |
| 数据 D <sub>OUT</sub> 有效 | 列地址 CAS 有效                     |  |  |  |  |  |

### 刷新与行地址有关

①集中刷新(存取周期为0.5µs)以32×32矩阵为例



②分散刷新(存取周期为1μs)

4.2

以 128×128 矩阵为例

| W/R                                              | REF                                              | W/R |      |       | W/R | REF | W/R | REF               | W/R |  | W/R | REF |  |
|--------------------------------------------------|--------------------------------------------------|-----|------|-------|-----|-----|-----|-------------------|-----|--|-----|-----|--|
|                                                  | 0                                                |     |      |       |     | 126 |     | 127               |     |  |     |     |  |
| $\stackrel{t_{\mathrm{M}}}{\longleftrightarrow}$ | $\stackrel{t_{\mathrm{R}}}{\longleftrightarrow}$ |     |      |       |     |     |     |                   |     |  |     |     |  |
| $\leftarrow t_{\rm C} \rightarrow$               |                                                  |     |      |       |     |     |     |                   |     |  |     |     |  |
| <del></del>                                      |                                                  | 刷新问 | 可隔 1 | 28 /i | 读写  | 周期  |     | $\longrightarrow$ |     |  |     |     |  |

$$t_{\rm C} = t_{\rm M} + t_{\rm R}$$

$$\downarrow \qquad \downarrow$$
读写 刷新

无 "死区"

但刷新过于频繁,影响性能

(存取周期为 0.5 μs + 0.5 μs)

③ 分散刷新与集中刷新相结合

对于 128 × 128 的存储芯片(存取周期为 0.5μs) 若每隔 2 ms 集中刷新一次 "死区"为 64 μs



若每隔 15.625 μs 刷新一行 (15.625 μs = 2 ms / 128) 此时每行每隔 2 ms 刷新一次 "死区" 为 0.5 μs

将刷新安排在指令译码阶段,不会出现"死区"

### 4. 动态 RAM 和静态 RAM 的比较

| 主存   | <b>DRAM</b> | SRAM |    |
|------|-------------|------|----|
| 存储原理 | 电容          | 触发器  | 缓存 |
| 集成度  | 高           | 低    |    |
| 芯片引脚 | 少           | 多    |    |
| 功耗   | 小           | 大    |    |
| 价格   | 低           | 高    |    |
| 速度   | 慢           | 快    |    |
| 刷新   | 需要          | 不需要  |    |

### 四、只读存储器(ROM)

掩膜 ROM (MROM)
 行列选择线交叉处有 MOS 管为"1"
 行列选择线交叉处无 MOS 管为"0"

### 2. PROM (一次性编程)



熔丝断 为"0"

熔丝未断 为"1"

### (2) 2716 EPROM 的逻辑图和引脚

4.2



PD/Progr 编程控制信号输入端

读出时为低电平 (Pull Down)

### (2) 2716 EPROM 的逻辑图和引脚

4.2

### intel®

### M2716/M2716M 16K (2K x 8) UV ERASABLE PROM

Militar

- Military Temperature Range M2716M: -55°C to + 125°C (T<sub>C</sub>) M2716: -55°C to + 100°C (T<sub>C</sub>)
- 5V ± 10% V<sub>CC</sub>
- Pin Compatible to Intel's M2732A 32K EPROM
- Fast Access Time: 450 ns Maximum
- Static Standby Mode
- Low Power Dissipation of 165 mW Maximum Standby Power
- Inputs and Outputs TTL Compatible During Read and Program
- Not Recommended for New Designs

The Intel M2716M and M2716 are 16,384-bit ultraviolet erasable and electrically programmable read only memories (EPROMs) specified over the military extended temperature range respectively. They operate from a single + 5V power supply, have a static power-down mode, and feature fast, single-address location programming. It makes designing with EPROMs faster, easier and more economical. Both products are manufactured from the same dice. Except for the operating temperature range, both products have the same electrical and programming specificitions.

The M2716/M2716M has a static standby mode which reduces the power dissipation without increasing access time. The active power dissipation is reduced by over 60% in the standby power mode. Both are pin compatible to Intel's 32K military EPROM, the M2732A.

The M2716/M2716M has the simplest and fastest method devised yet for programming EPROMs—single pulse TTL level programming. No need for high voltage pulsing because all programming controls are handled by TTL signals. Program any location at any time—either individually, sequentially or at random, with the M2716's single-address location programming. Total programming time for all 16,384 bits is only 100 seconds.

### Block Diagram





### Mode Selection

| Pins<br>Mode    | CE/PGM<br>(18)    | OE<br>(20) | Vpp<br>(21) | V <sub>CC</sub><br>(24) | Outputs<br>(9-11, 13-17) |
|-----------------|-------------------|------------|-------------|-------------------------|--------------------------|
| Read            | VIL               | VIL        | +5          | +5                      | Dout                     |
| Standby         | VIH               | Don't Care | +5          | +5                      | High Z                   |
| Program         | Pulsed VIL to VIH | VIH        | + 25        | +5                      | DiN                      |
| Program Verify  | V <sub>E</sub>    | VIL        | + 25        | +5                      | Dout                     |
| Program Inhibit |                   | VIH        | + 25        | +5                      | High Z                   |

### Pin Names

| A <sub>0</sub> -A <sub>10</sub> | Addresses           |
|---------------------------------|---------------------|
| CE/PGM                          | Chip Enable/Program |
| Œ                               | Output Enable       |
| 00-07                           | Outputs             |



### (2) 2716 EPROM 的逻辑图和引脚

## 4.2







### 4. EEPROM (多次性编程)

电可擦写 局部擦写 全部擦写

5. Flash Memory (快擦型存储器)

类似EPROM 价格便宜、集成度高

类似EEPROM 电可擦除、可重写

比 E<sup>2</sup>PROM快 具备 SRAM 接口(NOR Flash)

### Flash Memory的擦写寿命

NOR Flash: ≥10000 次擦写 (P/E)

NAND Flash: 与存储单元电荷等级数相关

~ 500次(QLC)/1000次(TLC)/3000次(MLC)/20000次(SLC) 4 bit / cell 3 bit / cell 2 bit / cell 1 bit / cell 5

- 1. 存储器容量的扩展
  - (1) 位扩展(增加存储字长)
  - e.g. 用 2片 1K×4位 存储芯片组成 1K×8位 的存储器

- (2) 字扩展(增加存储字的数量)
- e.g. 用 2片 1K×8位 存储芯片组成 2K×8位 的存储器
- (3) 字、位扩展
- e.g. 用 8片 1K×4位 存储芯片组成 4K×8位 的存储器

### 五、存储器与 CPU 的连接

4.2

- 1. 存储器容量的扩展
- (1) 位扩展(增加存储字长)

10根地址线

用 2片 1K×4位 存储芯片组成 1K×8位 的存储器



8根数据线

(2) 字扩展(增加存储字的数量)

4.2

11根地址线

用 2片 1K×8位 存储芯片组成 2K×8位 的存储器



4.2

用 8片 1K×4位 存储芯片组成 4K×8位 的存储器

12根地址线

8根数据线



### 2. 存储器与 CPU 的连接

- (1) 地址线的连接
- (2) 数据线的连接
- (3) 读/写线的连接
- (4) 片选线的连接
- (5) 合理选用芯片
- (6) 其他 时序、负载



已知某CPU的地址总线宽度为16位,数据总线宽度为8位,CPU采用MREQ信号控制访问存储器。

要求从0x6000起的2K地址空间为系统程序区,相邻的1K地址空间为用户程序区。

请画出存储器与CPU的连接图。要求使用74138译码器实现地址译码,可附加适当的逻辑门电路。

备选的存储芯片如下:

ROM: 1K×8位; 2K×8位; 4K×8位

RAM: 1K×1位; 1K×4位; 4K×8位



- 一只蛤蟆一张嘴 两个眼睛四条腿
- 一片 138 仨使能 两个取反一正常

### 74138芯片的外特性

真值表:



Table 1. Function Table

|               |                  | INP              | UTS |   |   | OUTPUTS |    |    |    |    |    |    |    |
|---------------|------------------|------------------|-----|---|---|---------|----|----|----|----|----|----|----|
| ENABLE SELECT |                  |                  |     |   |   | 0017015 |    |    |    |    |    |    |    |
| G1            | G <sub>2</sub> A | G <sub>2</sub> B | O   | В | Α | Y0      | Y1 | Y2 | Y3 | Y4 | Y5 | Y6 | Y7 |
| X             | Н                | X                | X   | X | X | Н       | Н  | Н  | Н  | Η  | Н  | Н  | Н  |
| X             | X                | Н                | X   | X | X | Н       | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L             | X                | X                | X   | X | X | Н       | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| Н             | L                | L                | L   | L | L | L       | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| Н             | L                | L                | L   | L | Н | Н       | L  | Н  | Н  | Н  | Н  | Н  | Н  |
| Н             | L                | L                | L   | Н | L | Н       | Н  | L  | Н  | Н  | Н  | Н  | Н  |
| Н             | L                | L                | L   | Н | Н | Н       | Н  | Н  | L  | Н  | Н  | Н  | Н  |
| Н             | L                | L                | Н   | L | L | Н       | Н  | Н  | Н  | L  | Н  | Н  | Н  |
| Н             | L                | L                | Н   | L | Н | Н       | Н  | Н  | Н  | Н  | L  | Н  | н  |
| Н             | L                | L                | Н   | Н | L | Н       | Н  | Н  | Н  | Н  | Н  | L  | н  |
| Н             | L                | L                | Н   | Н | Н | Н       | Н  | Н  | Н  | Η  | Н  | Н  | L  |

备选的存储芯片如下:

要求从0x6000起的2K地址空间为系统程序区,

相邻的1K地址空间为用户程序区。

4.2

**例4.1** 解: ROM: 1K×8位; 2K×8位; 4K×8位 RAM: 1K×1位; 1K×4位; 4K×8位

(1) 写出对应的二进制地址码

0 1 1 0 0 1 1 1 1 1 1 1 1 1 0 1 1 0 1 0 1 1 1 1 1 1 1 1 1

(2) 确定芯片的数量及类型

2片1K×4位

### (3) 分配地址线

4.2



(4) 确定片选信号

### 例 4.1 CPU 与存储器的连接图

4.2



# **\_4.2**

# 2. 存储器与 CPU 的连接: 解题流程

- (1) 写出各地址范围对应的二进制地址码
- (2) 确定芯片的数量及类型
- (3) 分配(芯片的)地址线
- (4) 确定片选信号
- (5) 画出连接图(注意 特殊信号线 的处理)

特指固定接地的 PD/Progr 还有138译码器不用的输入端等

- · 系统存储区: ROM
- · 系统程序区: ROM
- · 固件存储区: ROM
- •
- 用户程序区: RAM
- 程序工作区: RAM
- · 参数存储区: RAM

•

- 例4.2 假设同前,要求最小4K为系统程序区,相邻8K为用户程序区。
  - (1) 写出对应的二进制地址码
  - (2) 确定芯片的数量及类型

1片 4K×8位 ROM 2片 4K×8位 RAM

(3) 分配地址线

A<sub>11</sub>~A<sub>0</sub> 接 ROM 和 RAM 的地址线

(4) 确定片选信号

例 4.3 设 CPU 有 20 根地址线, 8 根数据线。 4.2 并用 IO/M 作访存控制信号。RD 为读命令, WR 为写命令。现有 2764 EPROM (8K × 8位), 外特性如下:



用 138 译码器及其他门电路(门电路自定)画出 CPU 和 2764 的连接图。要求地址为 F0000H~FFFFFH,并 写出每片 2764 的地址范围。