# 半導体

### 半導体とは

- 電気を通しやすい物質が、導体である。
- 電気を通しにくい物質が、絶縁体である。
- ・ 半導体は、「導体」と「絶縁体」の中間的な電気電動特性の物質を持つ物質である。
- 物質の性質は、最外殻電子(最も外側の軌道に存在する電子)の数で決まる。
- ・ 半導体は、最外殻電子を4個持つ物質である。
- Si(シリコン)、Ge(ゲルマニウム)が半導体材料である。
- 現在は、半導体材料としてSi(シリコン)を使われる事が多い。



Si(シリコン)やGe(ゲルマニウム)など半導体の 最外殻電子は4個である。

物質は最外殻電子が 8個の状態が最も安定な 状態である。

Si(シリコン)やGe(ゲルマニウム)など半導体は周辺の原子と最外殻電子を互に共有して結晶をつくる。



熱や光などのエネルギーが加わると、最外殻電子が原子核の束縛から離れ、自由に移動するようになる。

物質内を自由に移動で きる電子のことを、自由電 子という。

シリコンでは、常温程度のエネルギーでこのような現象が起こる。



最外殻電子が抜けた孔 のことを正孔(ホール)とい う。

正孔は、発生した場所に留まっておらず、「椅子取りゲーム」のように、順々に抜けた場所を移動することで電気を伝える。

正孔は、正の電荷を持っているように見える。



電気を伝える働きのある 自由電子と正孔のことを キャリアという。

不純物を加えない純粋 な半導体のことを真性半 導体またはi形半導体と呼 ぶ。

真性半導体では、自由 電子と正孔の数は同じで ある。

電子素子では、微量の不純物を加え、自由電子と正孔の数を調整した不純物半導体が使われる。

### n形半導体



自由電子 多数キャリア:

小数キャリア: 正孔

リンPなど最外殻電子が 5個の元素(Ⅴ族の元素) を不純物として加えた半 導体がn形半導体である。

最外殻電子が8個が安 定な状態であるため、Pの 周りの1個の電子はすぐ に自由電子になる。

正孔の発生を伴わない ので、自由電子の数が正 孔の数より多くなる。電気 伝導が電子、すなわち負 (Negative)の電荷で行わ れることから、n形半導体 と呼ばれる。

### p形半導体



小数キャリア:自由電子

ホウ素Bなど最外殻電 子が3個の元素(Ⅲ族の 元素)を不純物として加え た半導体がp形半導体で ある。

最外殻電子が8個が安 定な状態であるため、Bの 周りに1個の正孔ができる。

このとき、電子の発生を 伴わないので、正孔の数 が自由電子の数より多く なる。電気伝導が正孔、 すなわち正(Positive)の 電荷で行われることから、

p形半導体と呼ばれる。

### 半導体のまとめ

|       | 多数キャリア     | 少数キャリア | 加える不純物                           |
|-------|------------|--------|----------------------------------|
| 真性半導体 | 電子と正孔の数は同じ |        | なし                               |
| n形半導体 | 自由電子       | 正孔     | ドナー( <b>V</b> 族)<br>P(リン),As(ヒ素) |
| p形半導体 | 正孔         | 自由電子   | アクセプタ(Ⅲ族)<br>B(ホウ素),Ga(ガリウム)     |

- 電子素子には微量の不純物を加えた半導体である不純物半導体が使われる。
- 正孔より自由電子の多い、n形半導体にするために加えるV族の 不純物をドナーという。
- 自由電子より正孔の多い、p形半導体にするために加えるⅢ族の 不純物をアクセプタという。

# ダイオード

### pn接合

 p形半導体

 の
 の
 の
 の
 の
 の
 の

 (土)
 (土)
 (土)
 (土)
 (土)
 (上)
 (上)

導体素子を考える上で、最も重要な構造がpn接合である。 p形半導体とn形半導体がある面を境にして合わさった構造である。

### pn接合

物質は、一般的に均一濃度になろうとする性質を持っている。この 性質のことを拡散という。

自由電子はn形半導体からp形半導体へ拡散していき、p形半導体内の正孔と結合して消滅する。その結果、境界付近には、キャリアが存在しない部分ができる。これを空乏層という。

### pn接合



空乏層の幅は、拡散によりどんどん大きくなるように思うかもしれないが、実は自由電子と正孔の移動により、p形半導体の領域は負にn形半導体の領域は正に帯電し、空乏層にキャリアの移動を抑制する方向の電界が発生する。この電界の力とキャリアが拡散しようとする力とがちょうどつり合ったところで、拡散はとまる。

# ダイオード

## ダイオード



## 逆方向電圧



## 順方向電圧



## ダイオードの動作



←電流はほとんど流れない(逆方向)

ダイオードは、順方向には電流を流しやすく、逆方向にはほとんど 電流を流さない。この作用をダイオードの整流作用という。

## ダイオードの静特性



ダイオードは、順方向に0.6~0.7V程度の電圧を加えると空乏層が 消失し電流が急減に流れ出す。

## ダイオードのスイッチモデル



### スイッチング作用(クリップ回路1)

次の回路の出力Voutを求めてみよう。まず、一番簡単なスイッチのみのモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはONと考えることができる。よって、入力がそのまま出力される。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆向電圧が加わっているのでダイオードはOFFと考えることができる。よって、OVが出力される。

### スイッチング作用(クリップ回路2)

次の回路の出力Voutを求めてみよう。まず、一番簡単なスイッチのみのモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはOFFと考えることができる。よって、OVが出力される。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順向電圧が加わっているのでダイオードはONと考えることができる。よって、入力がそのままが出力される。

### スイッチング作用(クリップ回路3)

次の回路の出力Voutを求めてみよう。まず、一番簡単なスイッチのみのモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはONと考えることができる。よって、OVが出力される。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはOFFと考えることができる。よって、入力電圧がそのまま出力される。

### スイッチング作用(クリップ回路4)

次の回路の出力Voutを求めてみよう。まず、一番簡単なスイッチのみのモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはOFFと考えることができる。よって、入力電圧がそのまま出力される。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはONと考えることができる。よって、OVが出力される。

### スイッチング作用(クリップ回路1)

次の回路の出力Voutを求めてみよう。スイッチと電源のモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはONと考えることができる。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはOFFと考えることができる。

### スイッチング作用(クリップ回路2)

次の回路の出力Voutを求めてみよう。スイッチと電源のモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはOFFと考えることができる。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはONと考えることができる。

### スイッチング作用(クリップ回路3)

次の回路の出力Voutを求めてみよう。スイッチと電源のモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはONと考えることができる。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはONと考えることができる。

### スイッチング作用(クリップ回路4)

次の回路の出力Voutを求めてみよう。スイッチと電源のモデルで考えてみる。





赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに順方向電圧が加わっているのでダイオードはOFFと考えることができる。



赤で示している電圧の部分のみについて考えてみる。このとき、ダイオードに逆方向電圧が加わっているのでダイオードはONと考えることができる。

## トランジスタ

バイポーラトランジスタ





コレクタ・ベース間に逆方向電圧を印加しているので、コレクタ・ベース間に空乏層ができる。このままだと、空乏層があるためコレクタ電流Icは流れない。また、このときコレクタ・ベース間に印可した電圧は、全て空乏層に加わる。



ベース・エミッタ間に順方向電圧を印加すると、大量の自由電子がエミッタ領域からベース領域に流れ込んでくる。ベース領域が薄く作られているため、流れ込んできた自由電子はベース領域で再結合(ホールと結合)せずに空乏層に入り込む。空乏層に入った自由電子は空乏層にかかっている電界に引っ張られコレクタ領域に達しコレクタ電流Icになる。また、ベース領域で再結合した自由電子がベース電流IBなる。



ベース領域で再結合する自由電子とコレクタ領域まで到達する自由電子の割合がほ ぼ一定であることから、コレクタ電流Icとべ一ス電流Icはほぼ比例する。

|c = hfe × lb (hfeは種類および部品により異なる:数十~数百) また、次の関係が成立する。



# pnpトランジスタ



コレクタ・ベース間に逆方向電圧を印加しているので、コレクタ・ベース間に空乏層ができる。このままだと、空乏層があるためコレクタ電流には流れない。また、このときコレクタ・ベース間に印可した電圧は、全て空乏層に加わる。



ベース・エミッタ間に順方向電圧を印加すると、大量の正孔がエミッタ領域からベース領域に流れ込んでくる。ベース領域が薄く作られているため、流れ込んできた正孔はベース領域で再結合(自由電子と結合)せずに空乏層に入り込む。空乏層に入った正孔は空乏層にかかっている電界に引っ張られコレクタ領域に達しコレクタ電流I<sub>C</sub>になる。また、ベース領域で再結合した正孔がベース電流IBなる。



ベース領域で再結合する正孔とコレクタ領域まで達する正孔の割合がほぼ一定であ ることから、コレクタ電流Icとベース電流Igはほぼ比例する。

| C = | hfE × B (hfEは種類および部品により異なる:数十~数百) また、次の関係が成立する。

順方向電圧



逆方向電圧









エミッタが共通



VBE ベース・エミッタ間電圧

Vce コレクタ・エミッタ間電圧

IB ベース電流

Ic コレクタ電流

IE エミッタ電流



#### 入力特性(IB- VBE特性)





### 電流伝達特性 (Ic- IB特性)





#### 出力特性(Ic- VcE特性)



#### 入力特性 電流伝達特性 出力特性 (mA) 4 **r** (mA) IB=40μA lc Ic lB IB=30μA 30 3 3 IB**‡**20μΑ **20** 2 2 IB 10μΑ 10 1 1 0 0 0 0.6 0.7 0.8 8 (v) 0.2 0.4 (V) 40 (μA) 30 6 20 4 lB $V_{\mathsf{BE}}$ Ic = 2mAVcc $l_B=20\mu A$ Vce **↓I**E **V**BE=0.7V

**V**BB **0.7V** 



### 電圧増幅作用



コレクタに抵抗Rcを接続すると抵抗Rcに信号電流iCが流れ、その電圧降下を出力信号電圧voとして取り出すことができる。

コンデンサCは直流分を 阻害して、信号電圧voだ けを取り出す働きを持っ ている。

電圧増幅度
$$A_v = \frac{v_0}{v_i}$$

コレクタ抵抗Rcを大きく すると増幅度が大きくな る。

VBBのことをベースバイ アス電源という。

### 負荷線





トランジスタに抵抗 Rcを接続したときの コレクタ電流Icとコレ クタ・エミッタ間電圧 Vceの関係を示した 直線を負荷線という。

負荷線は一般に出 力特性上に作図す る。

### 負荷線



トランジスタに抵抗 Rcを接続したときの コレクタ電流Icとコレ クタ・エミッタ間電圧 Vceの関係を示した 直線を負荷線という。

負荷線は一般に出 力特性上に作図す る。

### 負荷線



トランジスタに抵抗 Rcを接続したときの コレクタ電流Icとコレ クタ・エミッタ間電圧 Vceの関係を示した 直線を負荷線という。

負荷線は一般に出 力特性上に作図す る。



# バイアス回路























# 実際の増幅回路

#### 固定バイアス回路



#### 自己バイアス回路



#### 電流帰還バイアス回路



#### 組み合わせバイアス回路



### 電流帰還バイアス回路(2) (ブリーダー方式)



### 組み合せバイアス回路(2) (ブリーダー方式)



# 交流負荷線



#### 固定バイアス回路





## 25日の宿題の解答









## 交流負荷線の問題

- (1)直流負荷線を描け。
- (2)動作点を描け。
- (3)バイアス回路を設計せよ。
- (4)交流負荷線を描け。
- (5)電圧増幅度を求めよ。









### 交流負荷線の問題(解答)

- (1)直流負荷線を描け。
- (2)動作点を描け。
- (3)バイアス回路を設計せよ。
- (4)交流負荷線を描け。
- (5)電圧増幅度を求めよ。









## トランジスタの等価回路

## hパラメータ



トランジスタは動作点が決まると線形素子として扱うことができる。

トランジスタは、hパラメータを用いることが多い。

$$\begin{cases} v_i = h_i \, \dot{t}_i + h_r \, v_o \\ \dot{t}_o = h_f \, \dot{t}_i + h_o \, v_o \end{cases}$$

$$\left[egin{array}{c} V_i \ oldsymbol{i}_o \end{array}
ight] = \left[egin{array}{ccc} h_i & h_r \ h_f & h_o \end{array}
ight] \left[egin{array}{c} oldsymbol{i}_i \ v_o \end{array}
ight]$$

### hパラメータ (h定数)

hi 入力インピーダンス

hr 電圧帰還率

hf 電流増幅率

ho 出力アドミタンス

## hパラメータ



$$\begin{cases} v_i = h_i \, \dot{t}_i + h_r \, v_o \\ \dot{t}_o = h_f \, \dot{t}_i + h_o \, v_o \end{cases}$$

$$\begin{bmatrix} v_i \\ i_o \end{bmatrix} = \begin{bmatrix} h_i & h_r \\ h_f & h_o \end{bmatrix} \begin{bmatrix} i_i \\ v_o \end{bmatrix}$$

### hパラメータ (h定数)

hi 入力インピーダンス

hr 電圧帰還率

hf 電流増幅率

ho 出力アドミタンス

## hパラメータ





$$\begin{cases} v_i = h_i \, \dot{t}_i + h_r \, v_o \\ \dot{t}_o = h_f \, \dot{t}_i + h_o \, v_o \end{cases}$$

$$\begin{cases} Vbe = hie \ \mathbf{i}b + hre \ Vce \\ \mathbf{i}c = hfe \ \mathbf{i}b + hoe \ Vce \end{cases}$$

## 入力インピーダンス hie



$$v_i = h_i i_i + h_r v_o$$

$$v_i = h_i i_i + h_r 0$$

$$hi\dot{t}i = Vi$$

$$h_i = \frac{v_i}{\dot{i}_i}$$

$$h_i = \left(\frac{v_i}{i_i}\right)_{v_o=0}$$

$$Vbe = hie ib + hre Vce$$

$$v_{be} = h_{ie} i_{b} + h_{re} 0$$

$$hie\dot{t}b = Vbe$$

$$hie = \frac{Vbe}{ib}$$

$$hie = \left(\frac{Vbe}{ib}\right)_{Vce=0}$$

## 入力インピーダンス hie

### 入力特性



入力特性から求める ことができる。

$$hie = \frac{\triangle V_{BE}}{\triangle I_{B}}$$

$$h_{ie} = \frac{0.2V}{20\mu A} = 10k\Omega$$



Vbe = hie ib + hre Vce

$$v_{ce}=0$$
|= $t_{b}+t_{re}$ | $t_{b}$ 

$$Vbe = hie ib + hre 0$$

$$hie ib = Vbe$$

$$hie = \frac{Vbe}{ib}$$

$$hie = \left(\frac{Vbe}{ib}\right)_{Vce=0}$$

## 電圧帰還率 hre



$$v_i = h_i i_i + h_r v_o$$
  
 $i_i = 0$ にする

$$v_i = h_i O + h_r v_o$$

$$hrVo = Vi$$

$$hr = \frac{v_i}{v_o}$$

$$hr = \left(\frac{v_i}{v_o}\right)_{i=0}$$



$$Vbe = hie ib + hre Vce$$

$$v_{be} = h_{ie} 0 + h_{re} v_{ce}$$

$$hre = \left(\frac{Vbe}{Vce}\right)_{ib=0}$$

$$hreVce = Vbe$$

$$hre = \frac{Vbe}{Vce}$$

## 電圧帰還率 hre

#### 入力特性



入力特性から求める ことができる。

$$hre = \frac{\triangle V_{BE}}{\triangle V_{CE}}$$
$$= \frac{\triangle V_{BE}}{V_{CE1} - V_{CE2}}$$



Vbe = hie ib + hre Vce

 $Vbe = hie \ 0 + hre Vce$ 

$$hre = \left(\frac{Vbe}{Vce}\right)_{ib=0}$$

hreVce = Vbe

$$hre = \frac{Vbe}{Vce}$$

トランジスタではVceが入力側に与える影響が小さくhre =0として考慮しないことが多い

## 電流増幅率 hfe



$$i_o = h_f i_i + h_o v_o$$
  
 $v_o = 0$ にする  
 $i_o = h_f i_i + h_o 0$ 

$$hf \, \dot{l}_i = \dot{l}_o$$

$$hf = \frac{\dot{l}_o}{\dot{l}_i}$$

$$hf = \left(\frac{\mathbf{i}_o}{\mathbf{i}_i}\right)_{v_o=0}$$

$$i_c = h_{fe} i_{b+h_{oe}} v_{ce}$$

$$ic = hfe ib + hoe 0$$

$$h_f e i b = i c$$

$$h$$
fe =  $\frac{\dot{i}_c}{\dot{i}_b}$ 

$$hfe = \left(\frac{ic}{ib}\right)_{vce=0}$$

## 電流増幅率 hfe

### 電流伝達特性



# 電流伝達特性から求めることができる。

$$h_{fe} = \frac{\Delta lc}{\Delta lB}$$

$$h_{fe} = \frac{2mA}{20\mu A} = 100$$



$$i_c = h_{fe} i_{b} + h_{oe} v_{ce}$$

$$ic = hfe ib + hoe 0$$

$$h_f e ib = ic$$

$$h$$
fe =  $\frac{lc}{ib}$ 

$$hfe = \left(\frac{\dot{i}c}{\dot{i}b}\right)_{vce=0}$$

## 出力アドミタンス hoe



$$i_o = h_f i_i + h_o v_o$$
  
 $i_i = 0$ にする  
 $i_o = h_f 0 + h_o v_o$ 

$$h_0 V_0 = \dot{l}_0$$

$$h_0 = \frac{\dot{l}_0}{V_0}$$

$$h_{o} = \left(\frac{i_{o}}{v_{o}}\right)_{i=0}$$



$$i_c = h_{fe} i_{b} + h_{oe} v_{ce}$$

$$ic = hfe 0 + hoe Vce$$

$$hoeVce = ic$$

$$hoe = \frac{ic}{Vce}$$

$$hoe = \left(\frac{ic}{v_{ce}}\right)_{ib=0}$$

## 出力アドミタンス hoe

### 出力特性



出力特性から求める ことができる。

$$hoe = \frac{\Delta lc}{\Delta Vce}$$

$$\frac{40\mu A}{4V} = 10\mu S$$



ic = hfe ib + hoe Vce

 $i_b=0$ |=0+ $b_0$ e $v_{ce}$ 

$$hoeVce = ic$$

$$hoe = \frac{ic}{v_{ce}}$$

$$hoe = \left(\frac{ic}{v_{ce}}\right)_{ib=0}$$

















#### 電圧増幅度を求める

$$I_{B} = \frac{V_{in}}{h_{ie}}$$

$$I_{C} = h_{fe} \times I_{B}$$

$$I_{C} = h_{fe} \times \frac{V_{in}}{h_{ie}}$$

$$V_{out} = -I_{C} R_{CL}$$

$$V_{out} = -h_{fe} \times \frac{V_{in}}{h_{ie}} \times \frac{R_{C} \times R_{L}}{R_{C} + R_{L}}$$

$$-h_{fe} \times \frac{V_{in}}{h_{ie}} \times \frac{R_{C} \times R_{L}}{R_{C} + R_{L}}$$

$$A_{V} = -\frac{h_{fe}}{h_{ie}} \times \frac{R_{C} \times R_{L}}{R_{C} + R_{L}}$$



#### 電圧増幅度を求める

$$Av = -\frac{h_{fe}}{h_{ie}} \times \frac{R_{C} \times R_{L}}{R_{C} + R_{L}}$$

$$Av = -6.15$$





#### 電流増幅度

$$I_{B} = \frac{R_{AB}}{R_{AB} + h_{ie}} I_{IN}$$

$$I_{C} = h_{fe} I_{B} = h_{fe} \frac{R_{AB}}{R_{AB} + h_{ie}} I_{IN}$$

$$I_{OUT} = \frac{R_{C}}{R_{C} + R_{L}} I_{C}$$

$$I_{OUT} = \frac{R_{C}}{R_{C} + R_{L}} h_{fe} \frac{R_{AB}}{R_{AB} + h_{ie}} I_{IN}$$

$$Ai = \frac{\frac{Rc}{Rc + RL} h_{fe} \frac{RAB}{RAB + h_{ie}} IIN}{IIN}$$

$$Ai = \frac{Rc}{Rc + RL} h_{fe} \frac{RAB}{RAB + h_{ie}}$$



#### 電流増幅度

$$Ai = \frac{Rc}{Rc + RL} h_{fe} \frac{RAB}{RAB + h_{ie}}$$

$$Ai=23$$

#### 電圧増幅度

$$Av = -\frac{hfe}{hie} \times \frac{Rc \times RL}{Rc + RL}$$

$$Av = -6.15$$

#### 電力増幅度

$$Ap = |Av \times Ai|$$

$$Ap = 141$$



 $V_{in}=1$ Vと想定して出力電圧を計算する。 $A_{V}=-6.15$ 



この時の入力電流INと出力電流IOUTを求める。 Ai=23

$$Ap = |Av \times Ai| = |-6.15 \times 23| = 141$$

# 等価回路の問題

## <問題> 電圧増幅度、電流増幅度、電力増幅度を求めよ。 $h_{ie}=2k\Omega$ 、 $h_{fe}=100$ とする。



## 等価回路の問題(解答)

### コンデンサーと電源をショートする









 $V_{in}$ =1Vと想定して出力電圧を計算する。 $A_{V}$ =-30.75



この時の入力電流IINと出力電流IouTを求める。Ai=-61.63

$$Ap = |Av \times Ai| = |-30.75 \times 61.63| = 1895$$

# FET (Field Effect Transistor) 電界効果トランジスタ

## トランジスタの分類



## 電界効果トランジスタ(接合型)



## 電界効果トランジスタ(接合型)



## 電界効果トランジスタ(接合型)



## 電界効果トランジスタ(MOS型)



## 電界効果トランジスタ(MOS型)



### 電界効果トランジスタ(MOS型)



# MOS論理ゲート

# NOTゲート



## NANDゲート



# NORゲート







# 複合ゲート (A·B+C)

