### **Définition**

- Un ordinateur est une machine électronique capable de résoudre un problème en traitant un certain nombre d'instructions, organisées en programmes.
- Dès sa mise sous tension, l'ordinateur exécute, l'une après l'autre des instructions.
- Ces instructions lui font lire, manipuler, puis réécrire un ensemble de données.
- Les données à manipuler se trouvent généralement dans la mémoire, elles sont obtenues par la lecture de composants d'interface (périphériques d'entrée)
- Une fois ces données utilisées, ou manipulées, les informations obtenues sont transférées vers des périphériques de sortie.

### Hiérarchie des langages

- La résolution d'un problème donné revient à écrire une suite d'instructions.
- Cette suite d'instructions est appelée programme.
- Pour être exécutable un programme doit être converti en Langage Machine.
- La Compilation est le fait de traduire un code source, écrit dans un langage de haut niveau facilement compréhensible par l'humain, vers un langage de plus bas niveau, l'assembleur ou le langage machine.

Langage évolué 

Assembleur 

Langage Machine

### Hiérarchie des langages

- La différence entre l'Assembleur et le Langage Machine est dans le fait que l'assembleur est intelligible par l'humain alors que le langage machine est purement binaire (c'est le seul langage compréhensible par la machine).
- Cependant il existe une correspondance directe entre ces 2 langages :
  - à chaque opération de l'Assembleur correspond un code binaire.
  - les données et les adresses (qui sont des valeurs numériques) sont automatiquement converties en binaire.

#### **Description d'un ordinateur**

- La première description d'un ordinateur avec mémoire a été élaborée par le mathématicien John Von Newman au début du vingtième siècle.
- L'architecture de Von Newman est composée d'une Mémoire Centrale et d'un Processeur composé lui-même d'une Unité de Contrôle et d'une Unité Arithmétique et Logique (UAL)
- Toutes les architectures qui ont succédé à l'architecture décrite par Von Newman sont globalement basées sur cette dernière.

Ordinateur = Unité centrale de traitement (CPU) + Mémoire Centrale Unité de contrôle + UAL

#### La mémoire centrale

- Elle est composée de cellules ou cases capables d'enregistrer une information binaire.
- Cet ensemble de cases est regroupé en mots mémoires. Chaque mot peut être contenu dans 8, 16, 32, ... cases.
- Chaque mot est référencé par un numéro appelé « adresse ».
- La mémoire centrale peut contenir deux types d'informations : programmes et données.

#### **Unité Arithmétique et Logique**

- Elle est composée de circuits dont le but est d'effectuer des opérations arithmétiques et logiques sur les opérandes (données) tels que l'addition, la soustraction, le ET, le OU...etc
- L'UAL comporte également deux registres :
  - l'Accumulateur : registre de travail qui sert à stocker un opérande en début et en fin d'opération.
  - Le registre d'Indicateurs : met à jour à la fin de chaque opération les principaux indicateurs tels que le débordement (overflow), la retenue (carry) ou encore le signe du résultat.
- Généralement tous les circuits de cette unité ont 2 entrées et une sortie.
- Les 2 entrées du circuit reçoivent les données d'une opération arithmétique ou logique et la sortie renvoie le résultat après exécution de l'opération.

#### **Unité de contrôle :**

Elle est composée de circuits logiques qui gèrent l'ensemble de l'ordinateur.

Cette unité nous permet de récupérer les instructions à partir de la mémoire centrale, de les traiter et de restituer le résultat.



### <u>Un langage évolué :</u>

un langage de haut niveau facilement compréhensible par l'humain



- assembleur est intelligible par l'humain -
- langage machine est purement binaire -

Il existe une correspondance directe entre ces 2 langages :

- chaque opération de l'Assembleur correspond un code binaire.
- les données et les adresses sont automatiquement converties en binaire.

# Architecture **Von Newman**

By L.ABADA









Mémoire Centrale Unité centrale de trai Cycle d'exécution 60 50 CO 100 add 100 mul UAL **–** div Dec MBR ACC=10 @X **01001**...100(ADD X,D)







#### Cycle Recherche (rechercher l'instruction à traiter)

 $\overline{F}$   $t_0$ : MAR  $\leftarrow$  (CO) (mettre le contenu du CO dans le registre MAR)

 $\overline{F}$   $t_1$ : MBR  $\leftarrow$  Mot (lecture de l'instruction à partir de la mémoire)

 $\overline{F}$  t<sub>2</sub> : RI  $\leftarrow$  (MBR) (transfert du contenu du MBR dans le registre RI)

F t<sub>3</sub>: Décodage (décoder le code opération qui se trouve dans le RI)

 $\overline{F}$   $t_4$ : CO  $\leftarrow$  (CO) + 1 et  $F \leftarrow$  1 (passer au cycle exécution)



#### Cycle exécution (exécution de l'instruction)

 $Ft_0: MAR \leftarrow (RI: ADR)$  (mettre la partie Adresse du RI dans le registre MAR)

 $Ft_1 : MBR \leftarrow Opérande$  (lecture de l'opérande à partir de la mémoire)

 $Ft_2: UAL \leftarrow (MBR)$  (envoi de l'opérande vers l'UAL)

 $Ft_3: Acc \leftarrow (Acc) + (MBR)$  (additionner le contenu de l'Acc et le contenu du MBR)

 $Ft_4: F \leftarrow 0$  (passer au cycle recherche)



# Les instructions

Chaque microprocesseur possède un nombre limité d'instructions qu'il peut exécuter.

Ces instructions s'appellent jeu d'instructions.

Les instructions peuvent être classifiées en 4 catégories :

- Instruction d'affectation : elle permet de faire le transfert des données entre les registres et la mémoire
- 2. Instructions arithmétiques et logiques (ET, OU, ADD,....)
- 3. Instructions de branchement (conditionnel et inconditionnel)
- 4. Instructions d'entrées sorties.

#### **Codage d'une instruction :**

Les instructions sont stockées dans la mémoire.

La taille d'une instruction est égale à la taille d'un mot mémoire.

L'instruction est découpée en deux parties :

- Code opération qui indique quelle instruction exécuter.
- L'opérande : qui contient la donnée ou l'adresse de la donnée concernée par l'opération à exécuter.

| Code opération | L'opérande |
|----------------|------------|
|                |            |



#### 1- Adressage immédiat

| Code opération | L'opérande1 |                   |
|----------------|-------------|-------------------|
| ADD            | 150,IMM     | ACC ← (ACC) + 150 |



#### **2- Adressage Direct**

Code opération L'opérande1

ADD 150,D

ACC ← (ACC) + (150)





#### **3- Adressage Indirect**

Code opération L'opérande1

ADD 150,IND

 $ACC \leftarrow (ACC) + ((150))$ 





#### **4- Adressage Indexé**

Code opération L'opérande1

ADD 150,XRI

 $ACC \leftarrow (ACC) + (150+(XRI))$ 





La mémoire de la machine étudiée dans ce cours est représentée par une RAM 2K x 16. (RAM de 2<sup>11</sup> mots de 16 bits)

Chaque instruction est codée en binaire sur 16 bits selon le format suivant :



| Code | opération | Ту       | pe adressage |    | Opérande | e : Valeur, Adresse |   |
|------|-----------|----------|--------------|----|----------|---------------------|---|
| 15   | 13        | 12       | 11           | 10 |          |                     | 0 |
|      |           | ,        |              |    | Υ        |                     |   |
|      |           | Opérande |              |    |          |                     |   |

Le champ code opération est sur 3 bits (de 13 à 15).

On peut donc utiliser au maximum 8 opérations sur cette machine:

000 : LOAD 100 : MUL

001: STORE 101: DIV

**011 : SUB 111 : WRITE** 

| Code o | pération | Туре | adressage | (   | Opérande : Valeur, Adresse |   |
|--------|----------|------|-----------|-----|----------------------------|---|
| 15     | 13       | 12   | 11        | 10  |                            | 0 |
|        |          |      |           | Oná | Y and a                    |   |
|        |          |      |           | Opé | rande                      |   |

Le champ adressage est sur 2 bits (10, 11).

#### On utilisera:

- 00 pour l'adressage immédiat,
- 01 pout l'adressage direct
- 10 pour l'adressage indirect
- 11 pour l'adressage indexé



Le champ opérande est sur 11 bits de (0 à 10).

Il contient généralement une adresse (binaire) ou parfois une donnée en adressage immédiat.

Le MAR de cette RAM sera constitué de 11 bits pour accéder à 2<sup>11</sup> adresses. Le MBR de cette RAM sera constitué de 16 bits.

Un programme est une suite d'opérations

| Instruc | ctions | Signification                      | Code Opération |
|---------|--------|------------------------------------|----------------|
| LOAD    | X, D   | Acc ← (X)                          | 000            |
| STORE   | X, D   | Mémoire ← (Acc)                    | 0 0 1          |
| ADD     | X, D   | $Acc \leftarrow (Acc) + (X)$       | 010            |
| SUB     | X, D   | $Acc \leftarrow (Acc) - (X)$       | 011            |
| MUL     | X, D   | $Acc \leftarrow (Acc) \times (X)$  | 100            |
| DIV     | X, D   | $Acc \leftarrow (Acc) / (X)$       | 101            |
| READ    |        | Acc ← val du périphérique d'entrée | 110            |
| WRITE   |        | périphérique de sortie ← (Acc)     | 111            |

| ADD val, IMM | Additionner val avec le contenu de l'Acc                             | Acc←(Acc)+val                    |
|--------------|----------------------------------------------------------------------|----------------------------------|
| ADD xxx, D   | Additionner le contenu de l'@ xxx au contenu de l'Acc                | Acc←(Acc)+(xxx)                  |
| ADD xxx, IND | Additionner le contenu du contenu de xxx au contenu de l'Acc         | $Acc \leftarrow (Acc) + ((xxx))$ |
| ADD xxx, XRI | Additionner le contenu de (xxx+le contenu deXRI) au contenu de l'Acc | Acc←(Acc)+(xxx+(XRI))            |
| I            | I                                                                    | I                                |