# حافظههای ROM و BRAM

فاطمه علیملکی مهدی حقوردی ۱۵ آذر ۱۴۰۲

# فهرست مطالب

| ١ | فایلهای تمرین                   | توضيحات  |
|---|---------------------------------|----------|
| ١ | rom8x8                          | ۱۰۱ فایل |
| ١ | ۱۰ توضیحات موجودیت rom8x8       | 1.1      |
| ٢ | . ۲ توضیحات معماری behave       | 1.1      |
| ٢ | romram                          | ۲۰۱ فایل |
| ٢ | ۱۰ موجودیت romram               | 7.1      |
| ٣ | .٠ structural معماری ۲۰         | 7.1      |
| ٣ | · · · · · · · · clockDivider    | ۳.۱ فایل |
| ٣ | ۱۰ موجودیت clock_divide موجودیت | ٣.١      |
| ٣ |                                 | ٣.١      |

# ١ توضيحات فايلهاى تمرين

# ۱.۱ فایل ۲۰۳۳

این فایل، سادهترین فایل این تمرین است که شامل یک موجودیت به نام rom8x8 و یک معماری به نام behave

# ۱.۱.۱ توضیحات موجودیت ۱.۱.۱

این موجودیت شامل دو پورت است:

addr •

این پورت یک ورودی std\_logic\_vector بیتی است که در واقع مقدار خروجی را تعیین مرکند.

dout •

این پورت هم یک پورت خروجی از نوع ۸ std\_logic\_vector بیتی است که مقدار خروجی روی آن قرار میگیرد.

## ۲.۱.۱ توضیحات معماری behave

این تنها معماری حاضر برای موجودیت rom8x8 است که در واقع یک ۳ decoder به ۸ است. مقادیری که برای خروجی انتخاب شدهاند کاملا hard code شدهاند و این کاملا با نام موجودیت (که rom است) هماهنگی دارد.

در معماری از language feature عی به نام with ... select عی به نام dout معماری از addr خروجی را روی dout قرار میدهد.

# ۲.۱ فایل ۲.۱

این فایل در واقع کل پروژه و کد این شکل است:



چرا کد این شکل است؟

كد شامل يك موجوديت به نام romram و يك معماري به نام structural است.

## ۱۰۲۰۱ موجودیت romram

موجودیت دارای دو ورودی و یک خروجیست:

- ورودىھا
- $clk_100MHZ -$

از نوع std\_logic و تبعا یک بیتیست که کلاک سیستم است.

switch -

از نوع std\_logic است که همان پایهی انتخاب داخل شکل پروژه است.

خروجی

#### leds -

یک پورت ۸ بیتی از نوع std\_logic\_vector است مقداری انتخاب شده روی آن قرار میگیرد.

### ۲.۲.۱ معماری structural

در قسمت معماری این فایل، ابتدا ۳ component که در این پروژه استفاده شدهاند، تعریف شدهاند و پس از آن ۵ سینگال میانی تعریف و مقداردهی اولیه شدهاند.

در قسمت begin این معماری، ابتدا ۳ component سلاحا port map شده و به سینگالهای ورودی، میانی و خروجی وصل شدهاند.

معماری شامل یک process است که به سیگنال  $clk_1Hz$  حساس است. سپس این فرآیند برای هر یک کلاک با مقدار ۱، با توجه به ورودی switch که  $\circ$  باشد یا ۱، خروجی را به ترتیب با  $dout_rom$  و یا  $dout_tram$  پر میکند. سپس فارغ از مقدار switch یک شمارنده یا یکی اضافه میکند.

# clockDivider فایل ۳.۱

شامل یک موجودیت و یک معماریست:

## ۱.۳.۱ موجودىت ۱.۳۰۱

صرفا شامل یک ورودی و یک خروجی یک بیتی به نامهای clk\_out و clk\_out است.

### behave معماري ۲.۳.۱

این معماری شامل ۴ سینگال میانی و سه فرآیند است.

## • سیگنالهای میانی

شامل دو سینگال از نوع unsigned به طول ۲۷ بیت، و دو سینگال یک بیتی از نوع std\_logic است.

#### • فرآبندها

قسمت معماری این فایل شامل ۳ فرایند و یک statement است که به صورت موازی اجرا می شوند.

کلاکی که بورد پازج در اختیار ما قرار میدهد، کلاک 100MHz است که چشم انسان قابلیت دیدن تغییرات آن را روی چیزی مانند LED ندارد.

برای تبدیل کردن این تعداد کلاک بسیار زیاد به یک کلاک در ثانیه میتوان تا نصف این عدد را مقدار صفر داد و نصف دیگر را عدد یک. این فایل هم دقیقا همین کار را انجام میدهد. این فایل دونه دونه کلاکها را میشمارد و یک متغیر را با هر کلاک یکی اضافه میکند، تا زمانی که به مقدار 50e6 که نصف 100MHz است برسد؛ و تا این زمان، سیگنالی که روی خروجی میافتد را (oeb\_next) صفر میکند.

از بعد از عدد 50e6 به همین منوال، سیگنال oeb\_next مقدار ۱ را داراست.