# حافظههای ROM و BRAM

فاطمه علیملکی مهدی حقوردی ۲۲ آذر ۱۴۰۲

## فهرست مطالب

| ١ | توضيحات فايلهاي تمرين                                                 |   |  |  |  |
|---|-----------------------------------------------------------------------|---|--|--|--|
| ١ | ۱۰۱ فایل rom8x8 نامیل ۱۰۸                                             |   |  |  |  |
| ١ | ۱۰۱۰ توضیحات موجودیت rom8x8                                           |   |  |  |  |
| ٢ | ۲۰۱۰۱ توضیحات معماری behave                                           |   |  |  |  |
| ٢ | ۲۰۱ فایل romram فایل                                                  |   |  |  |  |
| ٢ | ۱.۲۰۱ موجودیت romram                                                  |   |  |  |  |
| ٣ | ۲۰۲۰۱ معماری structural معماری                                        |   |  |  |  |
| ٣ | ۳۰۱ فایل clockDivider فایل                                            |   |  |  |  |
| ٣ | ۱٬۳۰۱ موجودیت clock_divide                                            |   |  |  |  |
| ٣ | ۲۰۳۰۱ معماری behave                                                   |   |  |  |  |
| ۴ | تغییرات کد برای بلوک دیاگرام                                          | ۲ |  |  |  |
| ۴ | ۱۰۲ ورودیها                                                           |   |  |  |  |
| ۴ | ۲۰۲ تغییرات در سیگنالهای میانی ۲۰۰۰، ۲۰۰۰، تغییرات در سیگنالهای میانی |   |  |  |  |
| ۴ | ۳۰۲ تغییرات در کامپوننت bram8x8                                       |   |  |  |  |
| ۴ | ۴۰۲ تغییرات در فرآیند موجود                                           |   |  |  |  |
| ۴ | ۵.۲ فرآیند جدید                                                       |   |  |  |  |
|   |                                                                       |   |  |  |  |
|   | 1 11.                                                                 |   |  |  |  |

## ۱ توضیحات فایلهای تمرین

## ۱۰۱ فایل ۱۰۱

این فایل، سادهترین فایل این تمرین است که شامل یک موجودیت به نام rom8x8 و یک معماری به نام behave

## ۱.۱.۱ توضیحات موجودیت ۱.۱.۱

این موجودیت شامل دو پورت است:

#### addr •

این پورت یک ورودی std\_logic\_vector بیتی است که در واقع مقدار خروجی را تعیین میکند.

#### dout •

این پورت هم یک پورت خروجی از نوع ۸ std\_logic\_vector بیتی است که مقدار خروجی روی آن قرار میگیرد.

#### ۲.۱.۱ توضیحات معماری behave

این تنها معماری حاضر برای موجودیت rom8x8 است که در واقع یک decoder به ۸ است.

مقادیری که برای خروجی انتخاب شدهاند کاملا hard code شدهاند و این کاملا با نام موجودیت (که rom است) هماهنگی دارد.

در معماری از language feature عی به نام with ... select عی به نام addr استفاده شده است که با توجه به مقدار addr خروجی را روی dout

### ۲۰۱ فایل ۲۰۱

این فایل در واقع کل پروژه و کد این شکل است:



چرا کد این شکل است؟

چون در کد مشاهده می شود که مشخصا موجودیتهای clock\_divide ، rom8x8 و Bram8x8 و bram8x8 در آن به عنوان یک component استفاده شدهاند (که موجودیتهایی هستند که در شکل وجود دارند، البته مالتی پلکسری که در شکل است در قسمت معماری همین فایل تعریف شده است).

کد شامل یک موجودیت به نام romram و یک معماری به نام structural است.

### ۱.۲.۱ موجودیت ۱.۲۰۱

موجودیت دارای دو ورودی و یک خروجیست:

#### • ورودىها

- clk\_100MHZ -
- از نوع std\_logic و تبعا یک بیتیست که کلاک سیستم است.
  - switch -

از نوع std\_logic است که همان پایهی انتخاب داخل شکل پروژه است.

#### خروجی

leds -

یک پورت ۸ بیتی از نوع std\_logic\_vector است مقداری انتخاب شده روی آن قرار میگیرد.

#### structural معماری ۲.۲.۱

در قسمت معماری این فایل، ابتدا ۳ component که در این پروژه استفاده شدهاند، تعریف شدهاند و پس از آن ۵ سینگال میانی تعریف و مقداردهی اولیه شدهاند.

در قسمت begin این معماری، ابتدا ۳ component سلاحا port map شده و به سینگالهای ورودی، میانی و خروجی وصل شدهاند.

معماری شامل یک process است که به سیگنال  $clk_1Hz$  حساس است. سپس این فرآیند برای هر یک کلاک با مقدار ۱، با توجه به ورودی switch که  $\circ$  باشد یا ۱، خروجی را به ترتیب با dout\_rom و یا  $dout_1$  میکند. سپس فارغ از مقدار switch یک شمارنده یا یکی اضافه میکند.

#### ۳.۱ فایل clockDivider

شامل یک موجودیت و یک معماریست:

#### ۱۰۳۰۱ موجو دیت ۱۰۳۰۸

صرفا شامل یک ورودی و یک خروجی یک بیتی به نامهای clk\_in و clk\_out است.

#### behave معماري ۲.۳.۱

این معماری شامل ۴ سینگال میانی و سه فرآیند است.

- سیگنالهای میانی
- شامل دو سینگال از نوع unsigned به طول ۲۷ بیت، و دو سینگال یک بیتی از نوع std\_logic است.
  - فرآبندها

قسمت معماری این فایل شامل ۳ فرایند و یک statement است که به صورت موازی اجرا می شوند.

کلاکی که بورد پازج در اختیار ما قرار میدهد، کلاک 100MHz است که چشم انسان قابلیت دیدن تغییرات آن را روی چیزی مانند LED ندارد.

برای تبدیل کردن این تعداد کلاک بسیار زیاد به یک کلاک در ثانیه میتوان تا نصف این عدد را مقدار صفر داد و نصف دیگر را عدد یک. این فایل هم دقیقا همین کار را انجام میدهد. این فایل دونه دونه کلاکها را میشمارد و یک متغیر را با هر کلاک یکی اضافه میکند، تا زمانی که به مقدار 50e6 که نصف 100MHz است برسد؛ و تا این زمان، سیگنالی که روی خروجی میافتد را (oeb\_next) صفر میکند.

از بعد از عدد 50e6 به همین منوال، سیگنال oeb\_next را داراست.

# ۲ تغییرات کد برای بلوک دیاگرام

بلوک دیاگرامی که در گروه فرستادید، تغییراتی را در کد romram. vhd می طلبید که تغییرات آن با استفاده از پلاگین git نرمافزار PyCharm Community Edition عکس گرفته شده اند.

#### ۱.۲ وروديها

تغییرات کلی ورودیها در تصویر ۱ (آ) آورده شدهاند.

## ۲.۲ تغییرات در سیگنالهای میانی

تغییراتی که روی سیگنالهای میانی انجام داده شدهاند، در تصویر ۱ (ب) آورده شدهاند.

## ۳.۲ تغییرات در کامپوننت ۳.۲

تغییرات لازم در تصویر ۱ (ج) نشان داده شدهاند.

### ۴.۲ تغییرات در فرآیند موجود

تغییرات لازم در فرآیندی که از قبل در فایل بود، در تصویر ۱ (د) نشان داده شدهاند.

### ۵.۲ فرآبند جدید

بخاطر آخرین مالتی پلکسر نیاز به نوشتن یک فرآیند جدید احساس میشد که کد این فرآیند در تصویر ۲ نوشته شده است.

## فهرست تصاوير

| <pre>process(clk_lHz) is begin   if(clk_lHz'event and clk_lHz = '1') then   case switch0 is   when '0' =&gt;     before_leds &lt;= dout_rom;   when '1' =&gt;     before_leds &lt;= dout_bram;   when others =&gt; null;   end case;   addr_counter &lt;= std_logic_vector(unsigned(addr_counter end if;   end process;</pre> | <pre>clock_divider: clock_divide port map(clk_100MHz, clk_1Hz); rom: rom8x8 port map(addr_counter, dout_rom); bram: bram8x8 port map(    clka =&gt; clk_1Hz,    wea =&gt; switch1,    addra =&gt; addr_counter,    dina =&gt; dina_null,    douta =&gt; dout_bram );</pre> | <pre>signal clk_1Hz: std_logic; signal addr_counter: std_logic_vector(2 downto 0) := "000"; signal dout_rom,dout_bram: std_logic_vector(7 downto 0); signal dina_null: std_logic_vector(7 downto 0) := "00000000"; signal before_leds: std_logic_vector(7 downto 0); signal before_leds: std_logic_vector(7 downto 0); signal all_null: std_logic_vector(7 downto 0) := "00000000";</pre> | romnam is t( clk_100MHZ: in std_logic; switch0, switch1: in std_logic; leds: out std_logic_vector(7 downto 0) mnam; |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------|
| 56<br>57<br>58<br>59<br>60<br>61<br>63<br>64<br>65<br>65                                                                                                                                                                                                                                                                      | 45<br>46<br>47<br>48<br>49<br>50<br>51<br>53<br>53                                                                                                                                                                                                                         | signal cl<br>signal ad<br>signal do<br>signal di<br>signal be                                                                                                                                                                                                                                                                                                                             | entity romram is<br>port(<br>clk.100MHZ<br>switch0, si<br>leds: out ;);                                             |
| 55<br>56<br>57<br>58<br>58<br>59<br>60<br>61<br>61<br>63<br>64<br>65                                                                                                                                                                                                                                                          | 44<br>45<br>46<br>47<br>49<br>50<br>50<br>53<br>53                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                                                                                                                                           | ent<br>);<br>end                                                                                                    |
| gned(addr_cou                                                                                                                                                                                                                                                                                                                 | ОМНZ, clk_1HZ.                                                                                                                                                                                                                                                             | 37 37<br>38 38<br>39 39<br>40 40<br>41 41<br>>> 42 42<br>43 43                                                                                                                                                                                                                                                                                                                            | 5 5 5 6 6 6 7 7 7 8 8 8 8 10 10 11 11 11 11 11                                                                      |
| <pre>process(clk_lHz) is begin   if(clk_lHz'event and clk_lHz = '1') then   if(clk_lHz'event and clk_lHz = '1') then   if(clk_lHz'event and clk_lHz = '1') then</pre>                                                                                                                                                         | clock_divider: clock_divide port map(clk_100MHz, clk_1Hz) rom: rom8x8 port map(addr_counter, dout_rom); bram: bram8x8 port map( clka => clk_1Hz,                                                                                                                           | signal clk_lHz: std_logic;<br>signal addr_counter: std_logic_vector(2 dc<br>signal dout_rom,dout_bram: std_logic_vectc<br>signal dina_null: std_logic_vector(7 down'<br>signal wea_null: std_logic_vector(0 downta                                                                                                                                                                        | <pre>entity romram is     port(</pre>                                                                               |
| • • • • • • • • • • • • • • • • • • •                                                                                                                                                                                                                                                                                         |                                                                                                                                                                                                                                                                            | <b>⊕</b>                                                                                                                                                                                                                                                                                                                                                                                  | :<br>                                                                                                               |
| (د) تغییرات فرآیند اول                                                                                                                                                                                                                                                                                                        | bram8x8 (ج)                                                                                                                                                                                                                                                                | (ب) سيگنالها                                                                                                                                                                                                                                                                                                                                                                              | (آ) وروديها                                                                                                         |

شکل ۱: تغییرات در ورودی، سیگنالهای میانی، bram8x8 و فرآیند اول ۵



شكل ٢: فرآيند جديد