# پیاده سازی Replacement Policy های مختلف و بررسی و مقایسهٔ کارایی آن ها به وسیلهٔ شبیه ساز ChampSim

نویسنده مهدیار صلواتی کد دانشجویی: ۴۰۲۲۴۳۰۸۰ ma.salavati@mail.sbu.ac.ir

### چکیدہ

در این پروژه قصد داریم سیاست های جانشینی ،MRU LFU، LRU و FIFO را با استفاده از زبان simulate instruction و ۴۰ میلیون warmup instruction و ۴۰ میلیون Cumulative IPC – Hit Rate – Miss Rate را تفسیر و bzip۲\_۱۸۳B.trace.xz زیر استفاده شده است: trace را تا نامی تست ها از bzip۲\_۱۸۳B.trace.xz

### LRU \

### ۱.۱ پیاده سازی الگوریتم

این سیاست جایگزینی بر اساس سن هر کدام از بلاک های کش کار می کند. یعنی وقتی کش پر شود و درخواست بلاک جدیدی دریافت شود، این سیاست بلاکی را اخراج می کند که از همه پیر تر یا به اصطلاح Least Recently Used است. منطقی است که در زمان hit شدن هر بلاک، آن بلاک به عنوان MRU شناخته شده و باقی بلاک ها پیر تر می شوند.

در اینجا ما کد C را بر اساس شماره clock که در آن قرار داریم پیاده می کنیم. یعنی یک آرایه به نام last\_used\_cycles به طول تعداد بلاک ها allocate کرده و به عنوان مقادیر اولیه صفر در درایه های آن وارد می کنیم.

همچنین سایز این آرایه که همان تعداد بلاک ها است را می توان این گونه محاسبه کرد که کش دارای x set است و هر ست دارای y way است. در نتیجه تعداد کل بلاک ها از حاصل ضرب x و y محاسبه می شود و در نهایت Constructor ما به این شکل در می آید:

```
myLRU::myLRU(...) {
    cycle_array_size = (size_t)(sets * ways);
    last_used_cycles = new uint64_t[cycle_array_size];
    for (size_t i = 0; i < cycle_array_size; i++) {
        last_used_cycles[i] = 0;
}</pre>
```

۲.۱ شبیه سازی

با هر بار پر شدن یکی از way ها تابع replacement cache fill فراخوانی می شود. در این جا با توجه به توضیحاتی که دادیم، ابتدا شماره cycle که در آن قرار داریم را به عنوان درایهٔ آن way مورد نظر قرار داده و در نهایت cycle را cycle می کنیم:

```
void myLRU::replacement_cache_fill(...)

{
    last_used_cycles[(size_t)(set * NUM_WAY + way)] = cycle++;
}
```

شایان ذکر است که تابع بالا وقتی فراخوانی می شود که بلاک مورد نظر خالی بوده و یا محتوای جایگزین شده در آن miss شده بود و تابع update replacement state زمانی رخ می دهد که شاهد hit باشیم.

حال که معانی اعداد داخل آرایه را بررسی کردیم به راحتی می توانیم تابع find\_victim را بررسی کنیم. این تابع بلاکی را اخراج می کند که last\_used\_cycles کمتری داشته باشد چرا که قدیمی تر است:

```
long myLRU::find_victim(...)

{
    long set_offset = set * NUM_WAY;
    long victim_way = 0;
    uint64_t min_cycle = last_used_cycles[set_offset];

for (long i = 1; i < NUM_WAY; i++) {
        if (last_used_cycles[set_offset + i] < min_cycle) {
            min_cycle = last_used_cycles[set_offset + i];
            victim_way = i;
        }
}

assert(victim_way >= 0);
assert(victim_way < NUM_WAY);
return victim_way;
</pre>
```

### ۲.۱ شبیه سازی

در این شبیه سازی و شبیه سازی های آتی پس از آپدیت کردن محتوای فایل ازchampsim\_config.json دستور های زیر استفاده می کنیم:

```
./config.sh champsim_config.json

make
```

۲.۱ شبیه سازی

bin/champsim --warmup-instructions 60000000 --simulation-instructions
40000000 /Users/mahdiyarsalavati/Downloads/bzip2\_183B.trace.xz

### نتایج خام شبیه سازی:

```
mahdivarsalavati@Mahdivars-MacBook-Air ChampSimLocal % bin/champsim --warmup-instructions 60000000 --
         simulation-instructions 40000000 /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz
Y [VMEM] WARNING: physical memory size is smaller than virtual memory size.
 *** ChampSim Multicore Out-of-Order Simulator ***
△ Warmup Instructions: 60000000
   Simulation Instructions: 40000000
   Number of CPUs: 1
A Page size: 4096
V. Off-chip DRAM Size: 16 GiB Channels: 1 Width: 64-bit Data Rate: 3205 MT/s
\\ Heartbeat CPU 0 instructions: 10000003 cycles: 2573517 heartbeat IPC: 3.886 cumulative IPC: 3.886 (Simulation
         time: 00 hr 00 min 18 sec)
\\ Heartbeat CPU 0 instructions: 20000005 cycles: 5086294 heartbeat IPC: 3.98 cumulative IPC: 3.932 (Simulation
         time: 00 hr 00 min 36 sec)
\\" Heartbeat CPU 0 instructions: 30000007 cycles: 7597883 heartbeat IPC: 3.982 cumulative IPC: 3.948 (Simulation
         time: 00 hr 00 min 54 sec)
   Heartbeat CPU 0 instructions: 40000008 cycles: 10110284 heartbeat IPC: 3.98 cumulative IPC: 3.956 (Simulation
         time: 00 hr 01 min 12 sec)
\\ Heartbeat CPU 0 instructions: 50000008 cycles: 12624634 heartbeat IPC: 3.977 cumulative IPC: 3.961 (Simulation
   Warmup finished CPU 0 instructions: 60000000 cycles: 15140864 cumulative IPC: 3.963 (Simulation time: 00 hr 01
   Warmup complete CPU 0 instructions: 60000000 cycles: 15140864 cumulative IPC: 3.963 (Simulation time: 00 hr 01
   Heartbeat CPU 0 instructions: 60000008 cycles: 15140866 heartbeat IPC: 3.974 cumulative IPC: 4 (Simulation
         time: 00 hr 01 min 48 sec)
   Heartbeat CPU 0 instructions: 70000010 cycles: 22365020 heartbeat IPC: 1.384 cumulative IPC: 1.384 (Simulation
          time: 00 hr 02 min 15 sec)
   Heartbeat CPU 0 instructions: 80000010 cycles: 29110017 heartbeat IPC: 1.483 cumulative IPC: 1.432 (Simulation
          time: 00 hr 02 min 42 sec)
Y\ Heartbeat CPU 0 instructions: 90000010 cycles: 36163222 heartbeat IPC: 1.418 cumulative IPC: 1.427 (Simulation
          time: 00 hr 03 min 11 sec)
   Simulation finished CPU 0 instructions: 40000001 cycles: 28788163 cumulative IPC: 1.389 (Simulation time: 00
         hr 03 min 40 sec)
   Simulation complete CPU 0 instructions: 40000001 cvcles: 28788163 cumulative IPC: 1.389 (Simulation time: 00
         hr 03 min 40 sec)
\forall \triangle ChampSim completed all CPUs
TV === Simulation ===
TA CPU 0 runs /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz

    ™ Region of Interest Statistics

TY CPU 0 cumulative IPC: 1.389 instructions: 40000001 cycles: 28788163
TT CPU O Branch Prediction Accuracy: 88.8% MPKI: 19.68 Average ROB Occupancy at Mispredict: 21.49
TY Branch type MPKI
WA BRANCH_DIRECT_JUMP: 0.0478
WF BRANCH_INDIRECT: 0
TV BRANCH CONDITIONAL: 19.63
TA BRANCH_DIRECT_CALL: 0
```

۲.۱ شبیه سازی

| ٣٩                               | BRANCH_INDIRECT_CALL: 0                                                                                                                                   |                                                                        |                                                                         |                                     |                                                  |                                   |                                  |                                      |                  |
|----------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------|-------------------------------------------------------------------------|-------------------------------------|--------------------------------------------------|-----------------------------------|----------------------------------|--------------------------------------|------------------|
| ۴.                               | BRANCH_RETURN: 0                                                                                                                                          |                                                                        |                                                                         |                                     |                                                  |                                   |                                  |                                      |                  |
| 41                               |                                                                                                                                                           |                                                                        |                                                                         |                                     |                                                  |                                   |                                  |                                      |                  |
| 44                               | cpu0->cpu0_STLB TOTAL                                                                                                                                     | ACCESS:                                                                |                                                                         |                                     | 214253                                           | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| 44                               | cpu0->cpu0_STLB LOAD                                                                                                                                      | ACCESS:                                                                | 214404                                                                  | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| 44                               | cpu0->cpu0_STLB RFO                                                                                                                                       | ACCESS:                                                                | (                                                                       | HIT:                                | 0                                                | MISS:                             | C                                | MSHR_MERGE:                          | 0                |
| 40                               | cpu0->cpu0_STLB PREFETCH                                                                                                                                  | ACCESS:                                                                | (                                                                       | HIT:                                | 0                                                | MISS:                             | C                                | MSHR_MERGE:                          | 0                |
| 49                               | cpu0->cpu0_STLB WRITE                                                                                                                                     | ACCESS:                                                                | (                                                                       | HIT:                                | 0                                                | MISS:                             | C                                | MSHR_MERGE:                          | 0                |
| 41                               | cpu0->cpu0_STLB TRANSLATIO                                                                                                                                | N ACCESS:                                                              | (                                                                       | HIT:                                | 0                                                | MISS:                             | C                                | MSHR_MERGE:                          | 0                |
| 44                               | cpu0->cpu0_STLB PREFETCH F                                                                                                                                |                                                                        |                                                                         | ISSUED:                             |                                                  | 0 USEFUL:                         |                                  | 0 USELESS:                           | 0                |
| 49                               | cpu0->cpu0_STLB AVERAGE MI                                                                                                                                | SS LATENCY                                                             | ': 792 cycle                                                            | es                                  |                                                  |                                   |                                  |                                      |                  |
| ۵۰                               | cpu0->cpu0_L2C TOTAL                                                                                                                                      | ACCESS:                                                                | 816970                                                                  |                                     | 536435                                           |                                   |                                  | MSHR_MERGE:                          | 0                |
| ۵١                               | cpu0->cpu0_L2C LOAD                                                                                                                                       | ACCESS:                                                                | 480429                                                                  |                                     | 315435                                           | MISS:                             | 164994                           | MSHR_MERGE:                          | 0                |
| ۵۲                               | cpu0->cpu0_L2C RFO                                                                                                                                        | ACCESS:                                                                | 157239                                                                  |                                     | 41980                                            |                                   |                                  | MSHR_MERGE:                          | 0                |
| ۵۳                               | cpu0->cpu0_L2C PREFETCH                                                                                                                                   | ACCESS:                                                                | 0                                                                       | HIT:                                | 0                                                | MISS:                             | 0                                | MSHR_MERGE:                          | 0                |
| ۵۴                               | cpu0->cpu0_L2C WRITE                                                                                                                                      | ACCESS:                                                                | 179018                                                                  | HIT:                                | 178988                                           | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ۵۵                               | cpu0->cpu0_L2C TRANSLATION                                                                                                                                |                                                                        |                                                                         | HIT:                                | 32                                               | MISS:                             | 252                              | MSHR_MERGE:                          | 0                |
| ۵۶                               | cpu0->cpu0_L2C PREFETCH RE                                                                                                                                |                                                                        |                                                                         | ISSUED:                             |                                                  | 0 USEFUL:                         |                                  | 0 USELESS:                           | 0                |
| ۵٧                               | cpu0->cpu0_L2C AVERAGE MIS                                                                                                                                |                                                                        | -                                                                       |                                     |                                                  |                                   |                                  |                                      |                  |
| ۵۸                               | cpu0->cpu0_L1I TOTAL                                                                                                                                      | ACCESS:                                                                | 1200398                                                                 |                                     | 1200398                                          |                                   |                                  | MSHR_MERGE:                          | 0                |
| ۵٩                               | cpu0->cpu0_L1I LOAD                                                                                                                                       | ACCESS:                                                                | 1200398                                                                 |                                     | 1200398                                          |                                   |                                  | MSHR_MERGE:                          | 0                |
| ۶٠                               | cpu0->cpu0_L1I RFO                                                                                                                                        | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ۶۱                               | cpu0->cpu0_L1I PREFETCH                                                                                                                                   | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| 84                               | cpu0->cpu0_L1I WRITE                                                                                                                                      | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| 84                               | cpu0->cpu0_L1I TRANSLATION                                                                                                                                |                                                                        |                                                                         | HIT:                                | 0                                                | MISS:                             | 0                                | MSHR_MERGE:                          | 0                |
| 84                               | cpu0->cpu0_L1I PREFETCH RE                                                                                                                                |                                                                        |                                                                         | ISSUED:                             |                                                  | 0 USEFUL:                         |                                  | 0 USELESS:                           | 0                |
| ۶۵                               | cpu0->cpu0_L1I AVERAGE MIS                                                                                                                                |                                                                        | •                                                                       |                                     |                                                  |                                   |                                  |                                      |                  |
| 99                               | cpu0->cpu0_L1D TOTAL                                                                                                                                      | ACCESS:                                                                | 11538774                                                                |                                     | 10699096                                         |                                   |                                  | MSHR_MERGE:                          | 201724           |
| ۶۷                               | cpu0->cpu0_L1D LOAD                                                                                                                                       | ACCESS:                                                                | 8591790                                                                 |                                     | 7963728                                          |                                   |                                  | MSHR_MERGE:                          | 147632           |
| ۶۸                               | cpu0->cpu0_L1D RF0                                                                                                                                        | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| 89                               | cpu0->cpu0_L1D PREFETCH                                                                                                                                   | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ٧٠                               | cpu0->cpu0_L1D WRITE                                                                                                                                      | ACCESS:                                                                | 2946682                                                                 |                                     | 2735358                                          |                                   |                                  | MSHR_MERGE:                          | 54084            |
| ٧١                               | cpu0->cpu0_L1D TRANSLATION                                                                                                                                |                                                                        |                                                                         | HIT:                                |                                                  | MISS:                             | 292                              | MSHR_MERGE:                          | 8                |
| 77                               | cpu0->cpu0_L1D PREFETCH RE                                                                                                                                |                                                                        |                                                                         | ISSUED:                             |                                                  | 0 USEFUL:                         |                                  | 0 USELESS:                           | 0                |
| 74                               | cpu0->cpu0_L1D AVERAGE MIS                                                                                                                                |                                                                        | •                                                                       |                                     |                                                  |                                   |                                  |                                      |                  |
| ٧۴                               | cpu0->cpu0_ITLB TOTAL                                                                                                                                     | ACCESS:                                                                |                                                                         |                                     |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ٧۵                               | cpu0->cpu0_ITLB LOAD                                                                                                                                      | ACCESS:                                                                |                                                                         |                                     |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ٧۶                               | cpu0->cpu0_ITLB RFO                                                                                                                                       | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| VV                               | cpu0->cpu0_ITLB PREFETCH                                                                                                                                  | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| VA.                              | cpu0->cpu0_ITLB WRITE                                                                                                                                     |                                                                        |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ٧٩                               | cpu0->cpu0_ITLB TRANSLATIO                                                                                                                                |                                                                        |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ٧٠                               | <pre>cpu0-&gt;cpu0_ITLB PREFETCH F cpu0-&gt;cpu0_ITLB AVERAGE MI</pre>                                                                                    |                                                                        |                                                                         | ISSUED:                             |                                                  | 0 USEFUL:                         |                                  | 0 USELESS:                           | U                |
| ٨٢                               | cpu0->cpu0_IILB AVERAGE MI                                                                                                                                |                                                                        | 10984452                                                                | р штт.                              | 10720060                                         | MTGG.                             | 25//0/                           | MSHR_MERGE:                          | 40081            |
| ٨٣                               | cpu0->cpu0_DTLB LOAD                                                                                                                                      |                                                                        | 10984452                                                                |                                     |                                                  |                                   |                                  | MSHR_MERGE:                          | 40081            |
| ۸۴                               | cpu0->cpu0_DTLB RFO                                                                                                                                       | ACCESS:                                                                |                                                                         | 2 HIT:                              |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 40081            |
| ٨۵                               | cpu0->cpu0_DILB RFU cpu0->cpu0_DTLB PREFETCH                                                                                                              |                                                                        |                                                                         | HIT:                                |                                                  | ) MISS:                           |                                  | MSHR_MERGE:                          | 0                |
| ۸۶                               | cpu0->cpu0_DTLB WRITE                                                                                                                                     | ACCESS:                                                                |                                                                         | HIT:                                |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
|                                  | chao chao Dipp Muiir                                                                                                                                      | MOCEDD:                                                                |                                                                         |                                     |                                                  | MISS:                             |                                  | MSHR_MERGE:                          | 0                |
| ۸v                               | CDUO->CDUO DTIR TRANSIATIO                                                                                                                                | N ACCESS.                                                              |                                                                         | HIT.                                |                                                  | TILDU.                            | C                                |                                      | U                |
| ۸V                               | cpu0->cpu0_DTLB TRANSLATIO                                                                                                                                |                                                                        |                                                                         | HIT:                                |                                                  | O HSEEHI .                        |                                  | U Harirde.                           | 0                |
| $\wedge \wedge$                  | cpu0->cpu0_DTLB PREFETCH F                                                                                                                                | REQUESTED:                                                             | 0                                                                       | ISSUED:                             |                                                  | O USEFUL:                         |                                  | 0 USELESS:                           | 0                |
| ٨٨                               | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI                                                                                                     | REQUESTED:                                                             | 0<br>': 5.559 cyc                                                       | ISSUED:                             |                                                  |                                   | ) МСПР                           |                                      |                  |
| AA<br>A9<br>9 •                  | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI cpu0->LLC TOTAL ACC                                                                                 | REQUESTED:<br>SS LATENCY<br>CESS: 4                                    | 0<br>: 5.559 cyc                                                        | ISSUED:<br>cles<br>345              | 389 MISS:                                        | 63672                             |                                  | MERGE:                               | 0                |
| AA<br>A9<br>9 •                  | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI cpu0->LLC TOTAL ACC cpu0->LLC LOAD ACC                                                              | REQUESTED: SS LATENCY CESS: 4                                          | 0<br>: 5.559 cyc<br>109061 HIT:<br>64994 HIT:                           | ISSUED:<br>cles<br>345<br>135       | 5389 MISS:<br>5503 MISS:                         | 63672<br>29491                    | MSHR_                            | MERGE:                               | 0                |
| AA<br>A9<br>9.<br>91             | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI cpu0->LLC TOTAL ACC cpu0->LLC LOAD ACC cpu0->LLC RFO ACC                                            | REQUESTED: CSS LATENCY CESS: 4 CESS: 1                                 | 0<br>7: 5.559 cyc<br>109061 HIT:<br>.64994 HIT:                         | ISSUED:<br>cles<br>345<br>135       | 3389 MISS:<br>5503 MISS:<br>332 MISS:            | 63672<br>29491<br>33927           | MSHR_                            | MERGE:<br>MERGE:<br>MERGE:           | 0<br>0<br>0      |
| AA<br>9 • 9 1<br>9 ° 9 ° 7       | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI cpu0->LLC TOTAL ACC cpu0->LLC LOAD ACC cpu0->LLC RFO ACC cpu0->LLC PREFETCH ACC                     | REQUESTED: SS LATENCY DESS: 4 DESS: 1 DESS: 1                          | 0<br>2: 5.559 cyc<br>109061 HIT:<br>164994 HIT:<br>15259 HIT:           | ISSUED:<br>cles<br>345<br>135<br>81 | 5389 MISS:<br>5503 MISS:<br>332 MISS:<br>0 MISS: | 63672<br>29491<br>33927           | MSHR_<br>MSHR_<br>MSHR_          | MERGE:<br>MERGE:<br>MERGE:<br>MERGE: | 0<br>0<br>0      |
| AA<br>A9<br>9.<br>91<br>97<br>97 | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI cpu0->LLC TOTAL ACC cpu0->LLC LOAD ACC cpu0->LLC RFO ACC cpu0->LLC PREFETCH ACC cpu0->LLC WRITE ACC | REQUESTED: SS LATENCY SESS: 4 SESS: 1 SESS: 1 SESS: 1                  | 0<br>7: 5.559 cyc<br>109061 HIT:<br>164994 HIT:<br>15259 HIT:<br>0 HIT: | ISSUED:<br>cles<br>345<br>135<br>81 | 3389 MISS:<br>5503 MISS:<br>332 MISS:<br>0 MISS: | 63672<br>29491<br>33927<br>(      | MSHR_<br>MSHR_<br>MSHR_<br>MSHR_ | MERGE: MERGE: MERGE: MERGE: MERGE:   | 0<br>0<br>0<br>0 |
| AA<br>9 • 9 1<br>9 ° 9 ° 7       | cpu0->cpu0_DTLB PREFETCH R cpu0->cpu0_DTLB AVERAGE MI cpu0->LLC TOTAL ACC cpu0->LLC LOAD ACC cpu0->LLC RFO ACC cpu0->LLC PREFETCH ACC                     | REQUESTED: CSS LATENCY CESS: CESS: CESS: CESS: CESS: CESS: CESS: CESS: | 0<br>2: 5.559 cyc<br>109061 HIT:<br>164994 HIT:<br>15259 HIT:           | ISSUED:<br>cles<br>345<br>135<br>81 | 5389 MISS:<br>5503 MISS:<br>332 MISS:<br>0 MISS: | 63672<br>29491<br>33927<br>(<br>3 | MSHR_ MSHR_ MSHR_ MSHR_ MSHR_    | MERGE:<br>MERGE:<br>MERGE:<br>MERGE: | 0<br>0<br>0      |

```
QV cpu0->LLC AVERAGE MISS LATENCY: 325.7 cycles

AN DRAM Statistics

Channel 0 RQ ROW_BUFFER_HIT: 2779

ROW_BUFFER_MISS: 60613

AVG DBUS CONGESTED CYCLE: 12.16

Channel 0 WQ ROW_BUFFER_HIT: 9245

ROW_BUFFER_MISS: 37224

FULL: 0

Channel 0 REFRESHES ISSUED: 2399
```

حال با توجه به دو فرمول زیر پارامتر های خواسته شده را بدست می آوریم:

Miss Rate = 
$$\frac{\text{\# of misses}}{\text{\# of total accesses}} \times 100 = \frac{63672}{409061} \times 100 = \boxed{15.57\%}$$

Hit Rate = 
$$\frac{\text{\# of hits}}{\text{\# of total accesses}} \times 100 = \frac{345389}{409061} \times 100 = \boxed{84.43\%}$$

Cumulative IPC = 
$$\boxed{1.389}$$

توضیحات مربوط به نرخ تصادم و نرخ miss به صورت فرمول ریاضی داده شد. پارامتر Cumulative IPC نشان دهندهٔ تعداد Instruction هایی است که در یک کلاک می توانند انجام شوند. کلمهٔ Cumulative به این معناست که عدد نهایی تجمیعی از IPC هایی است که در طول شبیه سازی با آنها مواجه بودیم. برای مثال شبیه سازی با Heartbeat IPC برابر ۳.۹۷۴ شروع به کار کرد اما با پیشرفت در شبیه سازی این مقدار کمتر شد.

به طور کلی می توان گفت این سیاست عملکرد مناسبی داشته و شاهد Rate Hit بالایی هستیم و مقدار Instrucion Per Clock نیز عدد مطلوبی به نظر می رسد. در نهایت با مقایسهٔ این چهار روش، به دید بهتری از این اعداد خواهیم رسید.

#### LFU Y

### ۱.۲ پیاده سازی الگوریتم

این سیاست جایگزینی بر اساس فراوانی دسترسی ها به بلاک های مختلف عمل می کند. بر این اساس که دو آرایه نگه می داریم که هر دو به تعداد بلاک های کش هستند. آرایهٔ اولی مشابه LRU برای هر بلاک، آخرین کلاکی را نگه می دارد که به آن بلاک دسترسی داشته ایم. اسم این آرایه مانند گذشته last\_used\_cycles است. اما آرایهٔ دوم همان چیزی است که این سیاست را از للال متمایز می کند. این آرایه که از اسمش frequency\_counters پیداست قرار است تعداد دفعاتی را نگه دارد که هر یک از بلاک های کش فراخوانی شده اند.

در نهایت در زمان پر شدن کش، برای اخراج قربانی به این شکل عمل می کند که ابتدا بلاکی(هایی) را پیدا می کند که frequency\_counters آن ها مینیمم است. در نتیجه کمتر فراخوانی شده اند و آنها نامزد اول اخراج هستند. سپس پس از یافت آنها، آن بلاکی را اخراج می کند که از همه قدیمی تر است (یعنی آن که last\_used\_cycles کمتری دارد).

۱.۲ پیاده سازی الگوریتم

پس با توجه به توضیحات داده شده، آرایه ها در صورتی که کش خالی باشد این گونه پر می شوند:

```
void myLFU::replacement_cache_fill(...)

{
    size_t block_index = (size_t)(set * NUM_WAY + way);
    frequency_counters[block_index] = 1;
    last_used_cycles[block_index] = cycle++;
}
```

و در صورتی که شاهد hit باشیم این گونه محتوای آرایه ها تغییر می کند:

```
void myLFU::update_replacement_state(...)

{
    if (hit && access_type{type} != access_type::WRITE) {
        size_t block_index = (size_t)(set * NUM_WAY + way);
        frequency_counters[block_index]++;
        last_used_cycles[block_index] = cycle++;
}

A }
```

حال بر اساس منطق توضیح داده شده، در تابع find\_victim بلاکی که کمترین frequency و سپس کمترین سن را دارد اخراج می شود:

```
long myLFU::find_victim(...)
 {
      long set_offset = set * NUM_WAY;
      uint64_t min_freq = frequency_counters[set_offset];
      for (long i = 1; i < NUM_WAY; i++) {</pre>
          if (frequency_counters[set_offset + i] < min_freq) {</pre>
              min_freq = frequency_counters[set_offset + i];
          }
      }
      long victim_way = -1;
      uint64_t min_cycle = std::numeric_limits<uint64_t>::max();
      for (long i = 0; i < NUM_WAY; i++) {</pre>
          if (frequency_counters[set_offset + i] == min_freq) {
              if (last_used_cycles[set_offset + i] < min_cycle) {</pre>
                   min_cycle = last_used_cycles[set_offset + i];
                   victim_way = i;
              }
```

۲.۲ شبیه سازی

### ۲.۲ شبیه سازی

## نتایج خام شبیه سازی:

```
mahdiyarsalavati@Mahdiyars-MacBook-Air ChampSimLocal % bin/champsim --warmup-instructions 60000000 --
             simulation-instructions 40000000 /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz
Y [VMEM] WARNING: physical memory size is smaller than virtual memory size.
*** ChampSim Multicore Out-of-Order Simulator ***
Δ Warmup Instructions: 60000000
9 Simulation Instructions: 40000000
V Number of CPUs: 1
   Page size: 4096
V. Off-chip DRAM Size: 16 GiB Channels: 1 Width: 64-bit Data Rate: 3205 MT/s
\\ Heartbeat CPU 0 instructions: 10000003 cycles: 2573507 heartbeat IPC: 3.886 cumulative IPC: 3.886 (Simulation
         time: 00 hr 00 min 18 sec)
   Heartbeat CPU 0 instructions: 20000005 cycles: 5086286 heartbeat IPC: 3.98 cumulative IPC: 3.932 (Simulation
        time: 00 hr 00 min 36 sec)
   Heartbeat CPU 0 instructions: 30000007 cycles: 7597843 heartbeat IPC: 3.982 cumulative IPC: 3.948 (Simulation
         time: 00 hr 00 min 54 sec)
   Heartbeat CPU 0 instructions: 40000008 cycles: 10110248 heartbeat IPC: 3.98 cumulative IPC: 3.956 (Simulation
         time: 00 hr 01 min 12 sec)
   Heartbeat CPU 0 instructions: 50000008 cycles: 12624617 heartbeat IPC: 3.977 cumulative IPC: 3.961 (Simulation
          time: 00 hr 01 min 30 sec)
   Warmup finished CPU 0 instructions: 60000000 cycles: 15140856 cumulative IPC: 3.963 (Simulation time: 00 hr 01
   Warmup complete CPU 0 instructions: 60000000 cycles: 15140856 cumulative IPC: 3.963 (Simulation time: 00 hr 01
          min 47 sec)
   Heartbeat CPU 0 instructions: 60000008 cycles: 15140858 heartbeat IPC: 3.974 cumulative IPC: 4 (Simulation
         time: 00 hr 01 min 47 sec)
   Heartbeat CPU 0 instructions: 70000010 cycles: 22539981 heartbeat IPC: 1.352 cumulative IPC: 1.352 (Simulation
          time: 00 hr 02 min 16 sec)
   Heartbeat CPU 0 instructions: 80000010 cycles: 29384749 heartbeat IPC: 1.461 cumulative IPC: 1.404 (Simulation
         time: 00 hr 02 min 43 sec)
   Heartbeat CPU 0 instructions: 90000010 cycles: 36367405 heartbeat IPC: 1.432 cumulative IPC: 1.413 (Simulation
          time: 00 hr 03 min 11 sec)
   Simulation finished CPU 0 instructions: 40000001 cycles: 29309099 cumulative IPC: 1.365 (Simulation time: 00
   Simulation complete CPU 0 instructions: 40000001 cycles: 29309099 cumulative IPC: 1.365 (Simulation time: 00
         hr 03 min 41 sec)
Ya ChampSim completed all CPUs
TA CPU 0 runs /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz
T. Region of Interest Statistics
```

۲.۲ شبیه سازی

```
TY CPU 0 cumulative IPC: 1.365 instructions: 40000001 cycles: 29309099
TT CPU O Branch Prediction Accuracy: 88.8% MPKI: 19.68 Average ROB Occupancy at Mispredict: 21.38
TY Branch type MPKI
TO BRANCH_DIRECT_JUMP: 0.0478
TF BRANCH_INDIRECT: 0
TV BRANCH CONDITIONAL: 19.63
TA BRANCH_DIRECT_CALL: 0
   BRANCH_INDIRECT_CALL: 0
   BRANCH_RETURN: 0
ff cpu0->cpu0 STLB TOTAL
                           ACCESS: 214402 HIT:
                                                   214251 MISS:
                                                                    151 MSHR MERGE:
ff cpu0->cpu0_STLB LOAD
                           ACCESS: 214402 HIT: 214251 MISS:
                                                                   151 MSHR_MERGE:
                                      O HIT:
ff cpu0->cpu0_STLB RFO
                            ACCESS:
                                                      0 MISS:
                                                                    O MSHR MERGE:
f۵ cpu0->cpu0_STLB PREFETCH
                                        O HIT:
                                                       O MISS:
                                                                     O MSHR_MERGE:
                            ACCESS:
*F cpu0->cpu0_STLB WRITE
                            ACCESS:
                                        O HIT:
                                                       O MISS:
                                                                      O MSHR_MERGE:
                                                                                          0
                                         O HIT:
   cpu0->cpu0_STLB TRANSLATION ACCESS:
                                                        O MISS:
                                                                      O MSHR_MERGE:
                                     0 ISSUED:
   cpu0->cpu0_STLB PREFETCH REQUESTED:
                                                         O USEFUL:
                                                                          O USELESS:
   cpu0->cpu0_STLB AVERAGE MISS LATENCY: 776.1 cycles
٥.
   cpu0->cpu0_L2C TOTAL
                        ACCESS:
                                    817041 HIT: 536498 MISS: 280543 MSHR_MERGE:
                                                                                         0
cpu0->cpu0_L2C LOAD
                          ACCESS: 480431 HIT: 315460 MISS: 164971 MSHR_MERGE:
                                                                                         0
۵۲ cpu0->cpu0_L2C RF0
                           ACCESS: 157274 HIT: 41984 MISS: 115290 MSHR_MERGE:
۵۳ cpu0->cpu0_L2C PREFETCH ACCESS:
                                     O HIT:
                                                     0 MISS:
                                                                    O MSHR_MERGE:
۵۴ cpu0->cpu0_L2C WRITE
                           ACCESS: 179052 HIT: 179022 MISS:
                                                                    30 MSHR_MERGE:
                                                                                         0
   cpu0->cpu0_L2C TRANSLATION ACCESS:
                                      284 HIT:
                                                    32 MISS:
                                                                  252 MSHR_MERGE:
                                                                                         0
   cpu0->cpu0_L2C PREFETCH REQUESTED:
                                       0 ISSUED:
                                                        O USEFUL:
                                                                         O USELESS:
   cpu0->cpu0_L2C AVERAGE MISS LATENCY: 71.33 cycles
   cpu0->cpu0_L1I TOTAL ACCESS: 1206692 HIT: 1206692 MISS:
                                                                     O MSHR_MERGE:
   cpu0->cpu0_L1I LOAD
                          ACCESS: 1206692 HIT: 1206692 MISS:
                                                                     O MSHR MERGE:
                                                                                         0
                                     O HIT:
   cpu0->cpu0_L1I RFO
                           ACCESS:
                                                     0 MISS:
                                                                     O MSHR_MERGE:
                                                                                         ٥
   cpu0->cpu0_L1I PREFETCH
                           ACCESS:
                                       O HIT:
                                                       O MISS:
                                                                     O MSHR_MERGE:
FY cpu0->cpu0_L1I WRITE
                           ACCESS:
                                       O HIT:
                                                       O MISS:
                                                                     O MSHR_MERGE:
FY cpu0->cpu0_L1I TRANSLATION ACCESS:
                                        O HIT:
                                                       O MISS:
                                                                     O MSHR_MERGE:
                                    O ISSUED:
   cpu0->cpu0_L1I PREFETCH REQUESTED:
                                                       O USEFUL:
                                                                         O USELESS:
cpu0->cpu0_L1I AVERAGE MISS LATENCY: - cycles
   cpu0->cpu0_L1D TOTAL ACCESS: 11561545 HIT: 10716752 MISS: 844793 MSHR_MERGE:
   cpu0->cpu0_L1D LOAD
                           ACCESS: 8614517 HIT: 7971074 MISS: 643443 MSHR_MERGE:
                                                                                     163011
                                       O HIT:
                          ACCESS:
۶۸ cpu0->cpu0_L1D RF0
                                                      0 MISS:
                                                                     O MSHR MERGE:
                                                                                         0
64 cpu0->cpu0_L1D PREFETCH ACCESS:
                                        O HIT:
                                                       O MISS:
                                                                     O MSHR MERGE:
                                                                                         0

V    cpu0->cpu0_L1D WRITE

                        ACCESS: 2946726 HIT: 2745668 MISS: 201058 MSHR_MERGE:
                                                                                      43784

    cpu0->cpu0_L1D TRANSLATION ACCESS:
                                     302 HIT:
                                                   10 MISS:
                                                                 292 MSHR_MERGE:
YY cpu0->cpu0_L1D PREFETCH REQUESTED:
                                       O ISSUED:
                                                       O USEFUL:
                                                                        O USELESS:
   cpu0->cpu0_L1D AVERAGE MISS LATENCY: 40.07 cycles
                           ACCESS: 965820 HIT:
   cpu0->cpu0_ITLB TOTAL
                                                   965820 MISS:
                                                                      O MSHR MERGE:
   cpu0->cpu0_ITLB LOAD
                                     965820 HIT:
                           ACCESS:
                                                   965820 MISS:
                                                                      O MSHR MERGE:
   cpu0->cpu0_ITLB RFO
                            ACCESS:
                                        O HIT:
                                                      O MISS:
                                                                      O MSHR_MERGE:
                                                                                          ٥
   cpu0->cpu0_ITLB PREFETCH
                           ACCESS:
                                         O HIT:
                                                       O MISS:
                                                                      O MSHR MERGE:
                            ACCESS:
   cpu0->cpu0_ITLB WRITE
                                         O HIT:
                                                        O MISS:
                                                                      O MSHR_MERGE:
V9 cpu0->cpu0_ITLB TRANSLATION ACCESS:
                                         O HIT:
                                                        O MISS:
                                                                       O MSHR_MERGE:
                                     0 ISSUED:
A. cpu0->cpu0_ITLB PREFETCH REQUESTED:
                                                        O USEFUL:
                                                                          O USELESS:
A\ cpu0->cpu0_ITLB AVERAGE MISS LATENCY: - cycles
AY cpu0->cpu0_DTLB TOTAL ACCESS: 11006398 HIT: 10752022 MISS: 254376 MSHR_MERGE:
                                                                                      39975
                            ACCESS: 11006398 HIT: 10752022 MISS:
   cpu0->cpu0_DTLB LOAD
                                                                  254376 MSHR_MERGE:
                                                                                       39975
                                    O HIT:
   cpu0->cpu0_DTLB RFO
                           ACCESS:
                                                      O MISS:
                                                                      O MSHR_MERGE:
                            ACCESS:
AA cpu0->cpu0_DTLB PREFETCH
                                         O HIT:
                                                       O MISS:
                                                                      O MSHR MERGE:
                                                                                          0
                           ACCESS:
                                                                      O MSHR_MERGE:
18
   cpu0->cpu0_DTLB WRITE
                                         O HIT:
                                                       O MISS:
                                                                                          0
AV cpu0->cpu0_DTLB TRANSLATION ACCESS:
                                         O HIT:
                                                        O MISS:
                                                                      O MSHR_MERGE:
AA cpu0->cpu0_DTLB PREFETCH REQUESTED:
                                       O ISSUED:
                                                        O USEFUL:
                                                                          O USELESS:
A9 cpu0->cpu0_DTLB AVERAGE MISS LATENCY: 5.548 cycles
```

```
9. cpu0->LLC TOTAL
                     ACCESS: 409101 HIT:
                                                 314248 MISS:
                                                                 94853 MSHR_MERGE:
                  ACCESS: 164971 HIT: 134937 MISS:
                                                             30034 MSHR_MERGE:
9) cpu0->LLC LOAD
9Y cpu0->LLC RFO
                      ACCESS: 115289 HIT: 83861 MISS: 31428 MSHR_MERGE:
97 cpu0->LLC PREFETCH ACCESS:
                                                                    O MSHR MERGE:
٩۴ cpu0->LLC WRITE
                        ACCESS:
                                   128589 HIT:
                                                  95449 MISS: 33140 MSHR_MERGE:
                                    252 HIT:
90 cpu0->LLC TRANSLATION ACCESS:
                                                    1 MISS:
                                                                 251 MSHR MERGE:
    cpu0->LLC PREFETCH REQUESTED:
                                      O ISSUED:
                                                       O USEFUL:
                                                                        O USELESS:
    cpu0->LLC AVERAGE MISS LATENCY: 169 cycles
   DRAM Statistics
\.\ Channel O RQ ROW_BUFFER_HIT:
                                   2039
     ROW_BUFFER_MISS: 59346
     AVG DBUS CONGESTED CYCLE: 13.18
\.\ Channel O WQ ROW_BUFFER_HIT:
                                   9825
     ROW_BUFFER_MISS:
\.\ Channel O REFRESHES ISSUED:
```

Miss Rate = 
$$\frac{\text{\# of misses}}{\text{\# of total accesses}} \times 100 = \frac{94853}{409101} \times 100 = \boxed{23.2\%}$$

Hit Rate = 
$$\frac{\text{\# of hits}}{\text{\# of total accesses}} \times 100 = \frac{314248}{409101} \times 100 = \boxed{76.8\%}$$

Cumulative IPC = 
$$\boxed{1.365}$$

همان طور که می بینیم با آنکه شباهت زیادی هم در دو الگوریتم LFU ، LRU و هم در نتایج آن وجود دارد اما می توان دید عملکرد LFU کمی بد تر از LRU بوده است. می توان ریشهٔ این رخداد را در پیچیده تر بودن سیاست LFU دانست چرا که در تابع find\_victim تقریبا به اندازهٔ دو برابر تعداد مقایسه هایی که در LRU انجام می شد، مقایسه باید انجام دهیم. البته که در برخی از ترکیب های دیگر Instruction ها سیاست LFU می تواند منجر به speed قابل توجهی شود اما در این ترکیب از ترکیب های دیگر Instruction ها شاهد چنین بهبودی نبودیم.

#### MRU T

### ۱.۳ پیاده سازی الگوریتم

این سیاست در پیاده سازی بسیار مشابه LRU است با این تفاوت که در تابع find\_victim آن باید ماکزیمم آرایهٔ این سیاست در پیاده سازی بسیار معرفی کنیم:

```
long myMRU::find_victim(...)

{
    long set_offset = set * NUM_WAY;

    long victim_way = 0;
```

۲.۲ شبیه سازی

```
uint64_t max_cycle = last_used_cycles[set_offset];

for (long i = 1; i < NUM_WAY; i++) {
    if (last_used_cycles[set_offset + i] > max_cycle) {
        max_cycle = last_used_cycles[set_offset + i];
        victim_way = i;
    }
}

assert(victim_way >= 0);
assert(victim_way < NUM_WAY);
return victim_way;
}</pre>
```

### ۲.۳ شبیه سازی

### نتایج خام شبیه سازی:

```
mahdiyarsalavati@Mahdiyars-MacBook-Air ChampSimLocal % bin/champsim --warmup-instructions 60000000 --
         simulation-instructions 40000000 /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz
Y [VMEM] WARNING: physical memory size is smaller than virtual memory size.
*** ChampSim Multicore Out-of-Order Simulator ***
Δ Warmup Instructions: 60000000
   Simulation Instructions: 40000000
V Number of CPUs: 1
A Page size: 4096
). Off-chip DRAM Size: 16 GiB Channels: 1 Width: 64-bit Data Rate: 3205 MT/s
\\ Heartbeat CPU 0 instructions: 10000000 cycles: 2573519 heartbeat IPC: 3.886 cumulative IPC: 3.886 (Simulation
         time: 00 hr 00 min 18 sec)
\\ Heartbeat CPU 0 instructions: 20000001 cycles: 5086305 heartbeat IPC: 3.98 cumulative IPC: 3.932 (Simulation
         time: 00 hr 00 min 36 sec)
   Heartbeat CPU 0 instructions: 30000003 cycles: 7597899 heartbeat IPC: 3.982 cumulative IPC: 3.948 (Simulation
         time: 00 hr 00 min 54 sec)
   Heartbeat CPU 0 instructions: 40000003 cycles: 10110316 heartbeat IPC: 3.98 cumulative IPC: 3.956 (Simulation
        time: 00 hr 01 min 12 sec)
   Heartbeat CPU 0 instructions: 50000004 cycles: 12624668 heartbeat IPC: 3.977 cumulative IPC: 3.961 (Simulation
          time: 00 hr 01 min 30 sec)
   Warmup finished CPU 0 instructions: 60000000 cycles: 15140901 cumulative IPC: 3.963 (Simulation time: 00 hr 01
   Warmup complete CPU 0 instructions: 60000000 cycles: 15140901 cumulative IPC: 3.963 (Simulation time: 00 hr 01
   Heartbeat CPU 0 instructions: 60000004 cycles: 15140902 heartbeat IPC: 3.974 cumulative IPC: 4 (Simulation
         time: 00 hr 01 min 48 sec)
\4 Heartbeat CPU 0 instructions: 70000005 cycles: 24786180 heartbeat IPC: 1.037 cumulative IPC: 1.037 (Simulation
          time: 00 hr 02 min 25 sec)
Y. Heartbeat CPU 0 instructions: 80000005 cycles: 33857831 heartbeat IPC: 1.102 cumulative IPC: 1.069 (Simulation
          time: 00 hr 03 min 00 sec)
The Heartbeat CPU 0 instructions: 90000007 cycles: 43315911 heartbeat IPC: 1.057 cumulative IPC: 1.065 (Simulation
        time: 00 hr 03 min 38 sec)
```

۲.۳ شبیه سازی

```
Simulation finished CPU 0 instructions: 40000001 cycles: 39046067 cumulative IPC: 1.024 (Simulation time: 00
        hr 04 min 19 sec)
   Simulation complete CPU 0 instructions: 40000001 cycles: 39046067 cumulative IPC: 1.024 (Simulation time: 00
\forall \triangle ChampSim completed all CPUs
   === Simulation ===
TA CPU 0 runs /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz
W. Region of Interest Statistics
TY CPU 0 cumulative IPC: 1.024 instructions: 40000001 cycles: 39046067
TT CPU O Branch Prediction Accuracy: 88.8% MPKI: 19.68 Average ROB Occupancy at Mispredict: 21.95
TT Branch type MPKI
Ψ۵ BRANCH_DIRECT_JUMP: 0.0478
   BRANCH_INDIRECT: 0
   BRANCH_CONDITIONAL: 19.63
TA BRANCH DIRECT CALL: 0
TA BRANCH_INDIRECT_CALL: 0
* BRANCH_RETURN: 0
ff cpu0->cpu0_STLB TOTAL
                          ACCESS: 214402 HIT:
                                                   214251 MISS:
                                                                    151 MSHR_MERGE:
ff cpu0->cpu0_STLB LOAD
                           ACCESS: 214402 HIT:
                                                   214251 MISS:
                                                                    151 MSHR_MERGE:
   cpu0->cpu0_STLB RF0
                            ACCESS:
                                       O HIT:
                                                      O MISS:
                                                                      O MSHR_MERGE:
   cpu0->cpu0_STLB PREFETCH
                            ACCESS:
                                          O HIT:
                                                        O MISS:
                                                                       O MSHR_MERGE:
   cpu0->cpu0_STLB WRITE
                            ACCESS:
                                         O HIT:
                                                        O MISS:
                                                                      O MSHR_MERGE:
                                                                                           0
   cpu0->cpu0_STLB TRANSLATION ACCESS:
                                                       O MISS:
                                         O HIT:
                                                                      O MSHR MERGE:
                                                                                           0
                                                                        O USELESS:
TA cpu0->cpu0_STLB PREFETCH REQUESTED:
                                        O ISSUED:
                                                        O USEFUL:
                                                                                            ٥
f9 cpu0->cpu0_STLB AVERAGE MISS LATENCY: 828.8 cycles
۵۰ cpu0->cpu0_L2C TOTAL ACCESS: 817042 HIT: 536528 MISS: 280514 MSHR_MERGE:
cpu0->cpu0_L2C LOAD
                         ACCESS: 480428 HIT: 315476 MISS: 164952 MSHR_MERGE:
ΔΥ cpu0->cpu0_L2C RFO ACCESS: 157275 HIT:
                                                   41995 MISS: 115280 MSHR_MERGE:
                                                                                          0
۵۳ cpu0->cpu0_L2C PREFETCH ACCESS:
                                     O HIT:
                                                    0 MISS:
                                                                    O MSHR_MERGE:
                                                                                          0
                          ACCESS: 179055 HIT:
   cpu0->cpu0_L2C WRITE
                                                   179025 MISS:
                                                                    30 MSHR_MERGE:
                                                                                          0
                                   284 HIT:
                                                                  252 MSHR_MERGE:
ΔΔ cpu0->cpu0_L2C TRANSLATION ACCESS:
                                                    32 MISS:
Δ9 cpu0->cpu0_L2C PREFETCH REQUESTED:
                                                       O USEFUL:
                                                                         O USELESS:
                                       O ISSUED:
                                                                                           0
ΔΥ cpu0->cpu0_L2C AVERAGE MISS LATENCY: 195.2 cycles
ΔA cpu0->cpu0_L1I TOTAL ACCESS: 1233013 HIT: 1233013 MISS:
                                                                    O MSHR_MERGE:
                                                                                          0
۵۹ cpu0->cpu0_L1I LOAD
                         ACCESS: 1233013 HIT: 1233013 MISS:
                                                                     O MSHR_MERGE:
cpu0->cpu0_L1I RF0
                         ACCESS:
                                        O HIT:
                                                       0 MISS:
                                                                     O MSHR MERGE:
                                                                                          0
F) cpu0->cpu0_L1I PREFETCH ACCESS:
                                        O HIT:
                                                       0 MISS:
                                                                      O MSHR_MERGE:
                                                                                          0
                                        O HIT:
   cpu0->cpu0_L1I WRITE
                           ACCESS:
                                                       0 MISS:
                                                                      O MSHR_MERGE:
                                                                                          0
   cpu0->cpu0_L1I TRANSLATION ACCESS:
                                         O HIT:
                                                       O MISS:
                                                                      O MSHR MERGE:
   cpu0->cpu0_L1I PREFETCH REQUESTED:
                                       O ISSUED:
                                                        O USEFUL:
                                                                         O USELESS:
cpu0->cpu0_L1I AVERAGE MISS LATENCY: - cycles
% cpu0->cpu0_L1D TOTAL ACCESS: 11544491 HIT: 10731017 MISS: 813474 MSHR_MERGE: 175484
FV cpu0->cpu0_L1D LOAD
                         ACCESS: 8597481 HIT: 7968727 MISS: 628754 MSHR_MERGE: 148325
۶۸ cpu0->cpu0_L1D RF0 ACCESS:
                                       O HIT:
                                                     O MISS:
                                                                    O MSHR_MERGE:
                                                                                          0
                                        O HIT:
69 cpu0->cpu0_L1D PREFETCH ACCESS:
                                                     0 MISS:
                                                                      O MSHR_MERGE:
                                                                                          0
                         ACCESS: 2946708 HIT: 2762280 MISS:

√ cpu0->cpu0_L1D WRITE

                                                                184428 MSHR_MERGE:
                                                                                      27151

    cpu0->cpu0_L1D TRANSLATION ACCESS:
                                     302 HIT:
                                                   10 MISS:
                                                                  292 MSHR_MERGE:
                                                                                          8
   cpu0->cpu0_L1D PREFETCH REQUESTED:
                                        O ISSUED:
                                                       O USEFUL:
                                                                         O USELESS:
YT cpu0->cpu0_L1D AVERAGE MISS LATENCY: 94.52 cycles
Vf cpu0->cpu0_ITLB TOTAL
                          ACCESS: 988104 HIT:
                                                    988104 MISS:
                                                                       O MSHR_MERGE:
VΔ cpu0->cpu0_ITLB LOAD
                            ACCESS:
                                      988104 HIT:
                                                    988104 MISS:
                                                                       O MSHR_MERGE:
V9 cpu0->cpu0_ITLB RF0
                            ACCESS: 0 HIT:
                                                    O MISS:
                                                                       O MSHR_MERGE:
YY cpu0->cpu0_ITLB PREFETCH ACCESS: 0 HIT: 0 MISS:
                                                                       O MSHR_MERGE:
```

```
VA cpu0->cpu0_ITLB WRITE ACCESS:
                                         O HIT:
                                                           O MISS:
                                                                          O MSHR_MERGE:
                                           O HIT:
                                                           O MISS:
V9 cpu0->cpu0_ITLB TRANSLATION ACCESS:
                                                                          O MSHR MERGE:
                                                           O USEFUL:
A. cpu0->cpu0_ITLB PREFETCH REQUESTED:
                                           O ISSUED:
                                                                             O USELESS:
A\ cpu0->cpu0_ITLB AVERAGE MISS LATENCY: - cycles
AY cpu0->cpu0_DTLB TOTAL
                            ACCESS: 10991125 HIT: 10737610 MISS: 253515 MSHR_MERGE:
                             ACCESS: 10991125 HIT: 10737610 MISS: 253515 MSHR_MERGE:
ملا cpu0->cpu0_DTLB LOAD
                                                                                          39114
ملا cpu0->cpu0_DTLB RFO
                             ACCESS:
                                           O HIT:
                                                           O MISS:
                                                                          O MSHR_MERGE:
                                                                                              0
AΔ cpu0->cpu0_DTLB PREFETCH
                             ACCESS:
                                            O HIT:
                                                           O MISS:
                                                                          O MSHR_MERGE:
    cpu0->cpu0_DTLB WRITE
                             ACCESS:
                                            O HIT:
                                                           O MISS:
                                                                          O MSHR_MERGE:
AV cpu0->cpu0_DTLB TRANSLATION ACCESS:
                                            O HIT:
                                                          0 MISS:
                                                                          O MSHR_MERGE:
AA cpu0->cpu0_DTLB PREFETCH REQUESTED:
                                                                             O HISELESS:
                                          O ISSUED:
                                                           O USEFUL:
A9 cpu0->cpu0_DTLB AVERAGE MISS LATENCY: 5.585 cycles
9. cpu0->LLC TOTAL ACCESS: 409072 HIT: 154771 MISS: 254301 MSHR_MERGE:
9 cpu0->LLC LOAD
                      ACCESS: 164952 HIT: 50233 MISS: 114719 MSHR_MERGE:
%Y cpu0->LLC RFO ACCESS:
                                  115280 HIT: 58241 MISS:
                                                               57039 MSHR_MERGE:
                                   O HIT:
97 cpu0->LLC PREFETCH ACCESS:
                                                 O MISS:
                                                                    O MSHR_MERGE:
                                                                                         0
    cpu0->LLC WRITE ACCESS:
                                   128588 HIT:
                                                  46296 MISS:
                                                                82292 MSHR_MERGE:
                                                                                         0
                                 252 HIT:
0 ISSUED
    cpu0->LLC TRANSLATION ACCESS:
                                                  1 MISS:
                                                                 251 MSHR_MERGE:
    cpu0->LLC PREFETCH REQUESTED:
                                     O ISSUED:
                                                      O USEFUL:
                                                                        0 USELESS:
    cpu0->LLC AVERAGE MISS LATENCY: 201 cycles
    DRAM Statistics
\ \ \ Channel O RQ ROW_BUFFER_HIT:
                                   4728
     ROW_BUFFER_MISS: 167088
     AVG DBUS CONGESTED CYCLE: 8.784
\.\ Channel O WQ ROW_BUFFER_HIT:
                                  22917
1.0
     ROW BUFFER MISS:
                         81957
1.9
     FULL:
              378
\·∀ Channel O REFRESHES ISSUED:
```

Miss Rate = 
$$\frac{\text{\# of misses}}{\text{\# of total accesses}} \times 100 = \frac{254301}{409072} \times 100 = \boxed{62.16\%}$$

$$\text{Hit Rate} = \frac{\text{\# of hits}}{\text{\# of total accesses}} \times 100 = \frac{154771}{409072} \times 100 = \boxed{37.84\%}$$

Cumulative IPC = 
$$\boxed{1.024}$$

همان طور که انتظارش را داشتیم و می دانستیم این سیاست spatial locality-unfriendly است، به Hit Rate و IPC به شدت کمتری منجر شد.

### FIFO 4

### ۱.۴ پیاده سازی الگوریتم

این سیاست بلاک اخراجی را بر اساس یک صف پیدا می کند و می توان گفت تفاوت اصلی آن با LRU در این است که زمان hit هیچ عملی رخ نمی دهد. ۲.۴ شبیه سازی

پس تابع find\_victim آن تفاوت چندانی با LRU ندارد و باز هم باید در آرایه کمترین عضو را اخراج کنیم:

```
long myFIFO::find_victim(...)

{
    long set_offset = set * NUM_WAY;
    long victim_way = 0;
    uint64_t min_cycle = arrival_cycles[set_offset];

for (long i = 1; i < NUM_WAY; i++) {
        if (arrival_cycles[set_offset + i] < min_cycle) {
            min_cycle = arrival_cycles[set_offset + i];
            victim_way = i;
        }

}

assert(victim_way >= 0);
    assert(victim_way < NUM_WAY);
    return victim_way;
}</pre>
```

پس تابع update\_replacement\_state عملا خالی می شود و سایر توابع که اشاره نشده اند هم نسبت به LRU بی تفاوت باقی می مانند:

### ۲.۴ شبیه سازی

# نتایج خام شبیه سازی:

۲.۴ شبیه سازی

```
\W Heartbeat CPU 0 instructions: 30000003 cycles: 7597874 heartbeat IPC: 3.982 cumulative IPC: 3.948 (Simulation
        time: 00 hr 00 min 53 sec)
\\ Heartbeat CPU 0 instructions: 40000003 cycles: 10110279 heartbeat IPC: 3.98 cumulative IPC: 3.956 (Simulation
        time: 00 hr 01 min 12 sec)
\\ Heartbeat CPU 0 instructions: 50000004 cycles: 12624616 heartbeat IPC: 3.977 cumulative IPC: 3.961 (Simulation
         time: 00 hr 01 min 29 sec)
   Warmup finished CPU 0 instructions: 60000000 cycles: 15140851 cumulative IPC: 3.963 (Simulation time: 00 hr 01
   Warmup complete CPU 0 instructions: 60000000 cycles: 15140851 cumulative IPC: 3.963 (Simulation time: 00 hr 01
         min 47 sec)
   Heartbeat CPU 0 instructions: 60000004 cycles: 15140852 heartbeat IPC: 3.974 cumulative IPC: 4 (Simulation
        time: 00 hr 01 min 47 sec)
   Heartbeat CPU 0 instructions: 70000005 cycles: 22857611 heartbeat IPC: 1.296 cumulative IPC: 1.296 (Simulation
         time: 00 hr 02 min 16 sec)
   Heartbeat CPU 0 instructions: 80000005 cycles: 30052388 heartbeat IPC: 1.39 cumulative IPC: 1.341 (Simulation
        time: 00 hr 02 min 45 sec)
   Heartbeat CPU 0 instructions: 90000007 cycles: 37556448 heartbeat IPC: 1.333 cumulative IPC: 1.338 (Simulation
         time: 00 hr 03 min 15 sec)
   Simulation finished CPU 0 instructions: 40000001 cycles: 30711843 cumulative IPC: 1.302 (Simulation time: 00
        hr 03 min 46 sec)
   Simulation complete CPU 0 instructions: 40000001 cycles: 30711843 cumulative IPC: 1.302 (Simulation time: 00
        hr 03 min 46 sec)
YA ChampSim completed all CPUs
   === Simulation ===
TA CPU 0 runs /Users/mahdiyarsalavati/Downloads/bzip2_183B.trace.xz
T. Region of Interest Statistics
٣١
TY CPU 0 cumulative IPC: 1.302 instructions: 40000001 cycles: 30711843
TT CPU O Branch Prediction Accuracy: 88.8% MPKI: 19.68 Average ROB Occupancy at Mispredict: 21.57
TY Branch type MPKI
TO BRANCH_DIRECT_JUMP: 0.0478
   BRANCH_INDIRECT: 0
TY BRANCH_CONDITIONAL: 19.63
TA BRANCH DIRECT CALL: 0
٣9 BRANCH INDIRECT CALL: 0
* BRANCH_RETURN: 0
ff cpu0->cpu0_STLB TOTAL
                              ACCESS: 214421 HIT:
                                                        214270 MISS:
                                                                           151 MSHR MERGE:
YY cpu0->cpu0_STLB LOAD
                              ACCESS: 214421 HIT:
                                                        214270 MISS:
                                                                          151 MSHR_MERGE:
   cpu0->cpu0_STLB RFO
                              ACCESS:
                                            O HIT:
                                                            O MISS:
                                                                            O MSHR MERGE:
   cpu0->cpu0_STLB PREFETCH
                              ACCESS:
                                              O HIT:
                                                             O MISS:
                                                                             O MSHR MERGE:
   cpu0->cpu0_STLB WRITE
                              ACCESS:
                                             O HIT:
                                                             O MISS:
                                                                            O MSHR_MERGE:
                                                                                                   0
                                                           O MISS:
fv cpu0->cpu0_STLB TRANSLATION ACCESS:
                                             O HIT:
                                                                            O MSHR MERGE:
                                                                                                   0
*A cpu0->cpu0_STLB PREFETCH REQUESTED:
                                           O ISSUED:
                                                             O USEFUL:
                                                                               O USELESS:
                                                                                                   ٥
FR cpu0->cpu0_STLB AVERAGE MISS LATENCY: 790.3 cycles
۵۰ cpu0->cpu0_L2C TOTAL
                           ACCESS: 816986 HIT: 536439 MISS: 280547 MSHR_MERGE:
                                      480430 HIT: 315429 MISS: 165001 MSHR_MERGE:
a\ cpu0->cpu0_L2C LOAD
                            ACCESS:
                           ACCESS:
                                      157246 HIT:
                                                        41982 MISS: 115264 MSHR_MERGE:
cpu0->cpu0_L2C RF0
                                                                                                  0
                           ACCESS:
                                         O HIT:
   cpu0->cpu0_L2C PREFETCH
                                                           O MISS:
                                                                           O MSHR_MERGE:
                                                                                                  0
۵۴ cpu0->cpu0_L2C WRITE
                             ACCESS:
                                        179026 HIT:
                                                       178996 MISS:
                                                                           30 MSHR_MERGE:
                                      284 HIT:
۵۵ cpu0->cpu0_L2C TRANSLATION ACCESS:
                                                         32 MISS:
                                                                        252 MSHR MERGE:
Δ9 cpu0->cpu0_L2C PREFETCH REQUESTED:
                                          O ISSUED:
                                                            O USEFUL:
                                                                               O USELESS:
                                                                                                   0
ΔY cpu0->cpu0_L2C AVERAGE MISS LATENCY: 108.3 cycles
                           ACCESS: 1207573 HIT: 1207573 MISS:
                                                                           O MSHR_MERGE:
۵۸ cpu0->cpu0_L1I TOTAL
۵۹ cpu0->cpu0_L1I LOAD ACCESS: 1207573 HIT: 1207573 MISS: 0 MSHR_MERGE:
```

۲.۴ شبیه سازی

```
F: cpu0->cpu0 L1I RFO ACCESS: 0 HIT: 0 MISS: 0 MSHR MERGE:
                                      O HIT:
                           ACCESS:
                                                        O MISS:
%\ cpu0->cpu0_L1I PREFETCH
                                                                      O MSHR MERGE:
                                        O HIT:
FY cpu0->cpu0_L1I WRITE ACCESS:
                                                      0 MISS:
                                                                     O MSHR_MERGE:
                                                      O MISS:
FW cpu0->cpu0_L1I TRANSLATION ACCESS:
                                        O HIT:
                                                                     O MSHR MERGE:
                                       O ISSUED:

cpu0->cpu0_L1I PREFETCH REQUESTED:
                                                        O USEFUL:
                                                                         O USELESS:
cpu0->cpu0_L1I AVERAGE MISS LATENCY: - cycles
    cpu0->cpu0_L1D TOTAL ACCESS: 11529610 HIT: 10702986 MISS: 826624 MSHR_MERGE:
                                                                                      188662
    cpu0->cpu0_L1D LOAD
                           ACCESS:
                                   8582608 HIT: 7960590 MISS:
                                                                622018 MSHR_MERGE:
                                                                                     141587
                                      O HIT:
    cpu0->cpu0_L1D RFO
                           ACCESS:
                                                    0 MISS:
                                                                    O MSHR_MERGE:
                                                                                        0
                                        O HIT:
                                                      O MISS:
    cpu0->cpu0_L1D PREFETCH ACCESS:
                                                                     O MSHR_MERGE:
                                                                                          0
V· cpu0->cpu0_L1D WRITE
                         ACCESS: 2946700 HIT: 2742386 MISS: 204314 MSHR_MERGE:
                                                                                       47067

    cpu0->cpu0_L1D TRANSLATION ACCESS:
                                      302 HIT: 10 MISS: 292 MSHR_MERGE:
YY cpu0->cpu0_L1D PREFETCH REQUESTED: 0 ISSUED:
                                                      O USEFUL:
                                                                       O USELESS:
YT cpu0->cpu0_L1D AVERAGE MISS LATENCY: 56.36 cycles
                          ACCESS: 966913 HIT: 966913 MISS:
Vf cpu0->cpu0_ITLB TOTAL
                                                                     O MSHR_MERGE:
                            ACCESS: 966913 HIT: 966913 MISS:
                                                                     O MSHR_MERGE:
V∆ cpu0->cpu0_ITLB LOAD
    cpu0->cpu0_ITLB RF0
                                                   O MISS:

        VF
        cpu0->cpu0_ITLB RFO
        ACCESS:
        0 HIT:

        VY
        cpu0->cpu0_ITLB PREFETCH
        ACCESS:
        0 HIT:

        VA
        cpu0->cpu0_ITLB WRITE
        ACCESS:
        0 HIT:

                                                                      O MSHR_MERGE:
                                                        O MISS:
                                                                       O MSHR_MERGE:
O MISS:
                                                                      O MSHR MERGE:
                                                       O MISS:
                                                                       O MSHR_MERGE:
                                                                                           0
                                                        0 USEFUL:
                                                                          O USELESS:
A cpu0->cpu0_ITLB AVERAGE MISS LATENCY: - cycles
AY cpu0->cpu0_DTLB TOTAL ACCESS: 10975330 HIT: 10721088 MISS: 254242 MSHR_MERGE:
                                                                                       39822
                           ACCESS: 10975330 HIT: 10721088 MISS: 254242 MSHR_MERGE:
ملا cpu0->cpu0_DTLB LOAD
                                                                                       39822
    cpu0->cpu0_DTLB RF0
                            ACCESS:
                                     O HIT:
                                                    0 MISS:
                                                                    O MSHR_MERGE:
                                                                                          0
    cpu0->cpu0_DTLB PREFETCH
                            ACCESS:
                                          O HIT:
                                                        O MISS:
                                                                       O MSHR_MERGE:
                                         O HIT:
    cpu0->cpu0_DTLB WRITE
                            ACCESS:
                                                        O MISS:
                                                                       O MSHR_MERGE:
AV cpu0->cpu0_DTLB TRANSLATION ACCESS:
                                                       O MISS:
                                         O HIT:
                                                                       O MSHR_MERGE:
                                                                                           0
                                      O ISSUED:
AA cpu0->cpu0_DTLB PREFETCH REQUESTED:
                                                        O USEFUL:
                                                                        O USELESS:
A9 cpu0->cpu0_DTLB AVERAGE MISS LATENCY: 5.558 cycles
9. cpu0->LLC TOTAL ACCESS: 409084 HIT: 321335 MISS: 87749 MSHR_MERGE:
                     ACCESS: 165001 HIT: 121941 MISS: 43060 MSHR_MERGE:
9 cpu0->LLC LOAD

        %Y cpu0->LLC RFO
        ACCESS:
        115264 HIT:
        77311 MISS:
        37953 MSHR_MERGE:

% cpu0->LLC PREFETCH ACCESS: 0 HIT: 0 MISS:
                                                              O MSHR_MERGE:
                                                                                      0
    cpu0->LLC WRITE ACCESS:
                                 128567 HIT:
                                               122082 MISS:
                                                               6485 MSHR_MERGE:
                                                                                      0
                               252 HIT:
                                               1 MISS:
    cpu0->LLC TRANSLATION ACCESS:
                                                               251 MSHR_MERGE:
                                                                                      0
                                                   O USEFUL:
    cpu0->LLC PREFETCH REQUESTED:
                                   O ISSUED:
                                                                    0 USELESS:
    cpu0->LLC AVERAGE MISS LATENCY: 297.8 cycles
99 DRAM Statistics
\.\ Channel O RQ ROW_BUFFER_HIT:
                                  3180
1.1
     ROW_BUFFER_MISS: 77820
     AVG DBUS CONGESTED CYCLE: 11.93
\.\ Channel O WQ ROW_BUFFER_HIT:
                                 12400
     ROW BUFFER MISS:
1.0
1.8
    FULL: 0
\.\ Channel O REFRESHES ISSUED:
```

Miss Rate = 
$$\frac{\text{\# of misses}}{\text{\# of total accesses}} \times 100 = \frac{87749}{409084} \times 100 = \boxed{21.45\%}$$

$$\text{Hit Rate} = \frac{\text{\# of hits}}{\text{\# of total accesses}} \times 100 = \frac{321335}{409084} \times 100 = \boxed{78.55\%}$$

### Cumulative IPC = $\boxed{1.302}$

همان طور که دیده می شود این سیاست از MRU به مراتب نتایج قابل قبول تری داشته اما در مقایسه با دو سیاست LRU و LRU بسیار به آن ها شباهت دارد.

### ۵ مقابسهٔ عملکردها

تمامی شبیه سازی های انجام شده روی لایهٔ LLC یعنی آخرین لایهٔ کش پیش از DRAM انجام شده و شرایط تست به جز Replacement Policy ها یکسان بوده است.

مشخصات لایه های مختلف کش استفاده شده:

Table 1: Cache Hierarchy Parameters

| Cache Level | Size              | Associativity | Latency   |
|-------------|-------------------|---------------|-----------|
| L1I         | $32~\mathrm{KB}$  | 8-way         | 4 cycles  |
| L1D         | $48~\mathrm{KB}$  | 12-way        | 5 cycles  |
| L2          | $512~\mathrm{KB}$ | 8-way         | 10 cycles |
| $_{ m LLC}$ | 2  MB             | 16-way        | 20 cycles |

### مقایسهٔ پارامتر Cumulative IPC



مقايسهٔ پارامتر Hit Rate



می توان علت اصلی کارایی مطلوب LRU را به این دلیل دانست که از اصول Locality Spatial و LRU و LRU و LRU و LRU و می توان علت اصلی کارایی مطلوب LRU و جود دارند. البته شایان ذکر است که روش هایی مانند شبه LRU و جود دارند

که پیچیدگی کمتری دارد. می توان ضعف LFU را در پیچیده بودن آن دانست. MRU هرچند ممکن است برای چینش های خاصی از Instruction ها مناسب باشد اما همان طور که در این شبیه سازی ها دیدیم، بدترین کارایی مربوط به MRU می شود.

# ۶ بخش امتیازی: پیاده سازی سیاست به وسیلهٔ پیش بینی تایم باقی مانده تا اخراج هر بلاک Mockingjay

در این سیاست سه جزء اساسی وجود دارد:

- Sampled Cache
- RDP = Reuse Distance Predictor
- ETR = Estimate Time Remaining

روند کلی به این صورت است که ابتدا یک مجموعه از ست ها را که به صورت عادلانه در LLC پخش شده اند را انتخاب کرده و به عنوان سمپل های خود در نظر می گیریم و در Sampled Cache قرار می دهیم. در این ساختمان داده همچنین آخرین کلاکی که در آن درخواست دسترسی به آن بلاک را دریافت کردیم و نیز به همراه سایر اطلاعات مورد نیاز که در ادامه آن ها را شرح خواهیم داد در ساختمان داده ذخیره می کنیم.

پس از این با گرفتن هر Hit جدید فاصلهٔ بین کلاک قبلی که بلاک را دیده ایم تا الان محاسبه می کنیم و نتیجه را به همراه آدرس بلاک در اختیار RDP قرار می دهیم.

حال ماژول RDP وظیفه دارد تا با اطلاعاتی که از قبل پیش بینی کرده و فاصلهٔ جدیدی که دریافت کرده، پیش بینی قبلی اش را مورد ارزیابی قرار دهد.

برای این کار باید به outlier ها توجه کنیم تا پیش بینی ما دچار خطای زیادی نشود و مقدار تغییرات را حساب شده در پیش بینی خود تاثیر دهیم.

در نهایت هرگاه بلاک جدیدی وارد کش می شود مقدار اولیهٔ ETR خود را از RDP دریافت کرده و در هر کلاک از تمامی ETR های داخل کش یک واحد کم می شود. در نهایت در موقع اخراج بلاکی باید اخراج شود که بیشترین مقدار قدر مطلقی را دارد. چرا که هر چه این مقدار بیشتر باشد یعنی تا فراخوانی مجدد آن بلاک فاصلهٔ بیشتری داریم.

همچنین شایان ذکر است اگر با دو مقدار مساوی ماکزیمم مواجه شدیم و مقدار اصلی آنها یکی منفی و دیگری مثبت بود، باید آنی را که منفی است اخراج کنیم چرا که در واقع overdue شده است.

حال با جزئیات به این سه ماژول و پیاده سازی آن ها می پردازیم:

#### Sampled Cache \.9

ابتدا باید مشخص کنیم که چه ست هایی را قرار است به عنوان نمونه یاد بگیریم. در مجموع فرض کنید قرار است ۳۲ نمونه ست را یاد بگیریم. پس بهتر است ست های ۰ و ۳۲ و ۶۴ و ... را انتخاب کنیم.

پس از این باید ببینیم ست فراخوانی شدهٔ جدید آیا در لیست سمپل های ما قرار دارد یا خیر. اگر قرار ندارد که کاری نیاز نداریم انجام بدهیم. NA Sampled Cache N.9

اما اگر قرار داشته باشد، باید حال در همین کش sample شدهٔ خودمان آیا از پیش قرار داشته یا خیر.

اگر از پیش قرار داشته، کافی است فاصله اش را از فرمول زیر حساب کرده:

reused distance = current time - last time

و سپس این فاصله را در اختیار RDP گذاشته تا بر اساس آن پیش بینی اش را دقیق تر نماید. در ادامه باید last time و شمارهٔ PC این entry را آپدیت کنیم.

حال اگر از قبل در کش Sampled این entry وجود نداشت یعنی با miss مواجه هستیم و حالا باید یکی از مقادیر موجود در کش Sampled این ERU استفاده کرده و قربانی را اخراج می کنیم. باید این را ذکر کنیم که این قربانی را می توان SCAN دانست یعنی تنها یک بار مورد استفاده قرار گرفته و در ادامه دیگر به آن دسترسی انجام نشده به همین دلیل فاصلهٔ آن را  $\infty$ قرار می دهیم.

مي توان اين توضيحات فارسي را به شكل يك الگوريتم اين گونه نشان داد:

Sampled Cache \.\footnote{S}

### Algorithm 1 Sample Cache

1: function SCA(address, PC)

Require: Memory address, Program Counter (PC)

```
2:
         set\_index \leftarrow (address \div \# \ of \ blocks) \ mod \ \# \ of \ sets
         x \leftarrow \text{total number of sets}
 3:
         y \leftarrow \text{number of samples}
 4:
         \text{sampleList} \leftarrow [0, \frac{x}{y}, 2\frac{x}{y}, 3\frac{x}{y}, 4\frac{x}{y}, \dots] \quad [5 \text{ ways}]
 5:
         \mathbf{if} \ \mathrm{set\_index} \in \mathrm{sampleList} \ \mathbf{then}
 6:
 7:
              tag \leftarrow setTag(address)
              entry \leftarrow SampleCache.Find(set\_index, tag)
 8:
              if entry then
 9:
                   lastTime \leftarrow entry\_timestamp
10:
                   PC \leftarrow entry.PC
11:
                   reused\_distance \leftarrow currentTime - lastTime
12:
                   RDP_train(PC, reused_distance)
13:
                   entry timestamp \leftarrow current time
14:
                   entry.PC \leftarrow PC
15:
16:
              else
                   victim \leftarrow SampleCache.Find\_victim(set\_index)
17:
                   victim PC \leftarrow victim.PC
18:
                   RDP\_train(victim\_PC, \infty)
                                                                                                       ▷ This is a scan
19:
                   victim valid bit \leftarrow 1
20:
                   victim tag \leftarrow tag
21:
                   victim.PC \leftarrow PC
22:
23:
                   victim\_last\_Time \leftarrow current\_Time
```

Sampled Cache \.\forall

```
حال بر اساس همین الگوریتم که بر آمده از مقالهٔ معرفی شده است، کد C را می توانیم این گونه بازنویسی کنیم:
```

```
void SampledCache::handle_access(uint64_t full_addr, uint64_t
      pc_signature, int set_in_llc, int current_timestamp) {
      uint32_t internal_set = set_in_llc % NUM_SETS;
      uint64_t tag = full_addr >> 12;
      int hit_way = -1;
      for (int i = 0; i < NUM_WAYS; ++i) {</pre>
          if (sets[internal_set][i].valid && sets[internal_set][i].tag ==
              tag) {
              hit_way = i;
              break;
          }
      }
      if (hit_way != -1) {
          auto& entry = sets[internal_set][hit_way];
          int time_elapsed = (current_timestamp >= entry.timestamp) ? (
              current_timestamp - entry.timestamp) : (current_timestamp -
              entry.timestamp + 256);
          rdp.train(entry.pc_signature, time_elapsed);
          entry.pc_signature = pc_signature;
          entry.timestamp = current_timestamp;
      } else {
          int victim_way = -1;
          int max_age = -1;
          for (int i = 0; i < NUM_WAYS; ++i) {</pre>
              if (!sets[internal_set][i].valid) {
                  victim_way = i;
                  break;
              }
              int age = (current_timestamp >= sets[internal_set][i].
                  timestamp) ? (current_timestamp - sets[internal_set][i].
                  timestamp) : (current_timestamp - sets[internal_set][i].
                  timestamp + 256);
```

TN RDP Y.9

#### RDP 7.9

حال به سراغ RDP مي رويم كه شامل دو بخش است. RDP و train

تابع predict صرفا با استفاده از بیت های پایینی PC مقادیر پیش بینی شده را بر می گرداند.

اما دربارهٔ train همان طور که گفته شد بر اساس اختلاف فاصلهٔ دو درخواست از یک entry یکسان عمل می کند و زمان درخواست بعدی را با الگوریتم سادهٔ زیر پیش بینی می کند:

### Algorithm 2 RDP Train Algorithm

Require: Program Counter (PC), observed distance

```
1: function RDP_Train(PC, observed_distance)
2:
       entry \leftarrow RDP.Find(PC)
3:
       old Prediction \leftarrow entry.predicted distance
       diff \leftarrow observed\_distance - old\_Prediction
4:
       nudge \leftarrow \min\left(1, \frac{|\text{diff}|}{16}\right)
5:
6:
       if observed_distance > old_prediction then
7:
           entry.predicted distance \leftarrow entry.predicted distance + nudge
8:
       else
9:
           entry.predicted\_distance \leftarrow entry.predicted\_distance - nudge
```

```
حال به راحتی می توان این شبه کد را به زبان C تبدیل کرد:
```

```
int RDP::temporal_difference(int init, int sample) {
```

ETR V.9

```
if (sample > init) {
    int diff = (sample - init) / 16;
    return min(init + max(1, diff), INF_RD);
}
if (sample < init) {
    int diff = (init - sample) / 16;
    return max(init - max(1, diff), 0);
}
return init;
}

void RDP::train(uint64_t pc_signature, int sample) {
    uint32_t index = pc_signature % PREDICTOR_SIZE;
    rdp_table[index] = temporal_difference(rdp_table[index], sample);
}</pre>
```

ETR **7.9** 

با توجه به توضیحات داده شده به راحتی می توان الگوریتم این بخش را نیز به شکل زیر نوشت:

TT ETR T.S

### Algorithm 3 ETR-Based Victim Selection

```
Require: triggering_cpu, instr_id, set, current_set, ip, full_addr, type
```

Ensure: Victim way index or NUM\_WAY if no victim found

```
1: function FIND_VICTIM(triggering_cpu, instr_id, set, current_set, ip, full_addr, type)
        for i \leftarrow 0 to NUM WAY -1 do
 2:
            if current\_set[i].valid = false then
 3:
 4:
                return i
                                                                          ▷ Return first invalid way
 5:
        pc\_signature \leftarrow get\_pc\_signature(ip, false)
 6:
        predicted\_rd \leftarrow rdp.predict(pc\_signature)
 7:
        if type \neq WRITE \land (predicted_rd > MAX_RD_THRESHOLD) then
 8:
            \mathbf{return}\ \mathrm{NUM}\underline{\quad}\mathrm{WAY}
                                                                             ▷ No victim found case
        victim\_way \leftarrow 0
 9:
10:
        max\_abs\_etr \leftarrow -1
11:
        for i \leftarrow 0 to NUM WAY -1 do
12:
            current\_etr \leftarrow etr\_counters[set][i]
13:
            current\_abs\_etr \leftarrow |current\_etr|
14:
            if current_abs_etr > max_abs_etr then
15:
                max_abs_etr \leftarrow current_abs_etr
16:
                victim_way \leftarrow i
17:
            else if current_abs_etr = max_abs_etr then
                if etr_counters[set][victim_way] \geq 0 \wedge \text{current\_etr} < 0 then
18:
                                                                  ▷ Prefer negative ETR when tied
19:
                    \text{victim\_way} \leftarrow i
20:
        return victim_way
```

TF ETR T.9

و کد C متناظر به این شکل است:

```
long myMOCKINGJAY::find_victim(...) {
       for (long i = 0; i < NUM_WAY; ++i) {</pre>
           if (!current_set[i].valid) {
               return i;
           }
      }
      uint64_t pc_signature = get_pc_signature(ip.to<uint64_t>(), false);
      int predicted_rd = rdp.predict(pc_signature);
       if (type != access_type::WRITE && (predicted_rd > MAX_RD_THRESHOLD))
          {
           return NUM_WAY;
      }
      long victim_way = 0;
      int max_abs_etr = -1;
۱۵
       for (long i = 0; i < NUM_WAY; ++i) {</pre>
           int current_etr = etr_counters[set][i];
           int current_abs_etr = abs(current_etr);
           if (current_abs_etr > max_abs_etr) {
               max_abs_etr = current_abs_etr;
               victim_way = i;
           } else if (current_abs_etr == max_abs_etr) {
               if (etr_counters[set][victim_way] >= 0 && current_etr < 0) {</pre>
                   victim_way = i;
               }
           }
       return victim_way;
```

در آخر نیز باید اشاره کنیم با هر hit باید یک عدد از ETR ها کم شود به شرط آنکه آن SCAN یک Scanpled Cache نباشد. همچنین باید چک کنیم که آیا فراخوانی اخیر جزوی از sampled Cache های ما است یا خیر و اگر هست باید آن را در اختیار sampled Cache نیز قرار بدهیم:

۴.۶ مقاسهٔ عملکر د

```
if (way >= NUM_WAY) return;
       if (type == access_type::WRITE) return;
       uint64_t pc_signature = get_pc_signature(ip.to<uint64_t>(), hit);
      if (hit) {
           int predicted_rd = rdp.predict(pc_signature);
           etr_counters[set][way] = (predicted_rd > MAX_RD_THRESHOLD) ?
               INF_ETR : predicted_rd / GRANULARITY;
      }
       etr_clock[set]++;
       if (etr_clock[set] >= GRANULARITY) {
14
           etr_clock[set] = 0;
           for (int i = 0; i < NUM_WAY; ++i) {</pre>
               if (abs(etr_counters[set][i]) < INF_ETR) {</pre>
                   etr_counters[set][i]--;
               }
           }
      }
۲1
      if (is_sampled_set(set)) {
           set_timestamps[set] = (set_timestamps[set] + 1) % 256;
           sampled_cache.handle_access(full_addr.to<uint64_t>(),
              pc_signature, set, set_timestamps[set]);
      }
  }
۲٧
```

### ۴.۶ مقايسهٔ عملکرد

با مبنا قرار دادن همان دستور قبلی با ۶۰ میلیون دستور warmup و ۴۰ میلیون دستور شبیه سازی و با همان trace گذشته، مقادیر IPC و Hit Rate را مقایسه می کنیم:



۲.۶ مقایسهٔ عملکرد



اما خالی از لطف نیست تا این سیاست ها را روی یک trace دیگر مانند lbm\_۱۰۴B که ساختار پیچیده ای دارد نیز انجام دهیم:



در کل می توان گفت در توزیع های مختلف داده عملکرد مشابهی با LRU داشته اما زمانی که الگوی موجود در داده پیچیده باشد مانند Ibm، عملکرد بهتری در مقایسه با دیگر سیاست ها نشان می دهد.

از دیدگاه پیچیدگی می توان گفت در میان این ۵ سیاست، از همه پیچیدگی بیشتری داشته و حافظهٔ بیشتری نسبت به آنها اشغال می کند. چرا که دارای ۳ بخش است که هر یک باید داده هایی را ذخیره کنند.

اما با این حال به دلیل آن که پیش بینی زمان انجام فراخوانی ها بسیار کمک کننده است، نسبت به سایر سیاست ها کارایی نامطلوبی نداشته و در تست های مختلف با توزیع داده های گوناگون کارایی مناسبی دارد.