# Arhitektura računara

dr.sc. Amer Hasanović





# **Pregled**

- Pipeline hazardi nastavak
  - RAW hazard nakon load operacije
  - Kontrolni hazard

U predavanju korišteni segmenti iz prezentacije autora M. Mudawar, PhD: http://faculty.kfupm.edu.sa/coe/mudawar/





# Primjer RAW hazard

## Instrukcije:

```
lw $4, 100($9)
add $7, $5, $6
sub $8, $4, $7
```







# Kašnjenje usljed load instrukcije

- Load instrukcija ima kašnjenje koje se ne može riješiti proslijeđivanjem
- U primjeru
  - lw instrukcija nema podatak sve do kraja CC4
  - and instrukcija zahtijeva podatak na početku CC4
  - proslijeđivanje je moguće odraditi tek za instrukciju or





# Detektovanje RAW hazarda nakon load

- Za detektovanje hazarda potrebni su uslovi:
  - load instrukcija je u ID/EX registru
  - Instrukcija koja treba podatak pročitan od load instrukcije je u IF/ID register
- tj:

```
if ((ID/EX.MemRead == 1) and (ID/EX.Rw ≠ 0) and ((ID/EX.Rw == IF/ID.Rs) or (ID/EX.Rw == IF/ID.Rt))) Stall
```

- Rješava se ubacivanjem bubble (mjehurića) nakon load instrukcije
  - Mjehurić je suštinski nop operacija koja troši jedan ciklus





# Pipeline interlock

- Pipeline interlock hardver za detekciju i tretman load hazarda
  - Originalni MIPS je bez pipeline interlock hardvera
  - Zadržava stare vrijednosti PC i IF/ID registara
    - ne dohvata se nova instrukcija, a instrukcija nakon load odgođena je za jedan ciklus
- Implementira se unošenjem mjehurića (bubble) u ID/EX registre





# Pipeline interlock implementacija



# Kompajler optimiziranje koda

- •Kompajleri tokom prevođenja koda mogu izvršiti preinake u redosljedu izvođenja kako bi se izbjegla odgađanja instrukcija u cjevovodu
- •Neka je dat C kod cegment:

$$a = b + c$$
:  $d = e - f$ :

### Neoptimiziran kod

# lw \$10,(\$1) #\$1 = adr b lw \$11,(\$2) #\$2 = adr c add \$12,\$10,\$11 # stall sw \$12,(\$3) #\$3 = adr a lw \$13,(\$4) #\$4 = adr e lw \$14,(\$5) #\$5 = adr f sub \$15,\$13,\$14 # stall sw \$15,(\$6) #\$6 = adr d Fakultet elektrotehnike Univerziteta u Tuzli

### Optimiziran kod

| lw  | \$10,0(\$1)                   |
|-----|-------------------------------|
| lw  | <b>\$11</b> , 0( <b>\$2</b> ) |
| lw  | \$13,0(\$4)                   |
| lw  | <b>\$14</b> , 0(\$5)          |
| add | \$12,\$10,\$11                |
| SW  | \$12,0(\$3)                   |
| sub | \$15,\$13, <b>\$1</b> 4       |
| SW  | \$14,0(\$6)                   |



# Kontrolni hazard: branch instrukcija

inst1 beq \$5,\$6,oznaka inst2 beg = 1Next **Branch Target Address** PC Imm<sub>26</sub> lmm16 zero = 1 PCSrc = 1 Instruction Memory Rs Register Instruction Rt File Address SUB rom MEM stage Forwarding oznaka: \$8, (\$7) lw beq \$5, \$6, oznaka Do trenutka kada instrukcija beq stigne u inst1

ALU fazu, inst1 je u fazi dekodiranja a inst2 je u fazi preuzimanja.



inst2



# Dvociklusno kašnjenje usljed branch

- Inst1 i Inst2 će biti dohvaćene
- Rezultat tih instrukcija treba biti odbačen u slučaju da je potrebno izvršiti grananje
- U suprotnom, instrukcije se trebaju izvršiti normalno







# Reduciranje kašnjenja usljed branch

- Kašnjenje usljed branch instrukcije moguće je svesti na jedan ciklus
- Grananje je moguće odrediti već u fazi dekodiranja
  - Next PC blok se pomjera u ID fazu
  - Komparator se dodaje u Next PC logiku
- Sada se preuzima samo jedna instrukcija prije odluke o grananju.
- Tretman hazarda:
  - Varijanta 1: U slučaju da se izvršava grananje preuzeta instrukcija konvertuje se u nop resetovanjem IF/ID registra (predict not taken)
  - Varijanta 2: Preuzeta instrukcija se uvijek izvršava bez obzira na rezultat uslova grananja (delayed branch)



# Datapath modifikacije







### Next PC blok



# Zakašnjela branch instrukcija (delayed branch)

 Promjeniti definiciju instrukcije branch na način da se eventualno grananje obavlja tek nakon slijedeće instrukcije

Nakon branch instrukcije dodaje se jedan slot za kašnjenje

delay slot

branch instrukcija

branch delay slot (slijedeća instrukcija)

- Kompajler obično popunjava slot
  - selektiranjem nezavisne funkcije
  - od prije grananja
- U slučaju da ne pronađe nezavisnu instrukciju
  - kompajler popunjava slot sa nop instrukcijom



label:

. . .

beq \$s1,\$s0,label

add \$t2,\$t3,\$t4



Fakultet elektrotehnike Univerziteta u Tuzli

# Primjer

### Bez delay slota

\$8, \$9,\$10

add \$1 ,\$2,\$3

sub \$4, \$5,\$6

beq \$1, \$4, Exit

xor \$10, \$1,\$11

### Sa delay slotom

add \$1 ,\$2,\$3

sub \$4, \$5,\$6

beq \$1, \$4, Exit

\$8, \$9,\$10

xor \$10, \$1,\$11



