# Arhitektura računara

dr.sc. Amer Hasanović





## **Pregled**

- CPU
  - Jednosiklusni Datapath i Kontrola

U predavanju korišteni segmenti iz prezentacije autora M. Mudawar, PhD: http://faculty.kfupm.edu.sa/coe/mudawar/



## Kombinovani Datapath za R i I tip



Drugi mux selektira drugi ALU ulaz između BusB izlaza registar fajla i konstante Imm16 iz instrukcije

#### Kontrolni signali

- ♦ ALUCtrl nastaje na osnovu polja Op ili funct
- ♦ RegWrite omogućava zapisivanje ALU result
- ♦ RegDst 0 za Rt, 1 za Rd
- ♦ ALUSrc 0 za BusB, 1 za Imm16





#### Kontroliranje kombinovanog Datapath-a



## Datapath sa pristupom memoriji



ALU računa memorijsku adresu

- Dodatni kontrolni signali
  - ♦ MemRead za load instrukciju
  - ♦ MemWrite za store instrukciju

Treći mux selektira između izlaza iz memorije ili izlaza iz ALU jedinice

BusB je podatak koji se zapisuje u memoriju za slučaj store instrukcije







## Izvršavanje load instrukcije



ALUSrc = '1' bira konstantu iz instrukcije za drugi input u ALU jedinicu

MemtoReg = '1' postavlja pročitani podatak iz memorije za ulaz na BusW

ALUCtrl = 'ADD' da bi se sračunala adresa u memoriji za čitanje: Reg(Rs) + sign-extend(Imm16)

RegWrite = '1' indicira da se vrši pisanje vrijednosti BusW u registar definiran sa RW

# Izvršavanje store instrukcije



ALUSrc = '1' bira konstantu iz instrukcije za drugi input u ALU jedinicu

MemtoReg = 'x' jer nije bitno koji podatak se dovodi kao ulaz za BusW

ALUCtrl = 'ADD' da bi se sračunala adresa u pemoriji za čitanje: Reg(Rs) + sign-extend(Imm16)

RegWrite = '0' jer se ne vrši pisanje u registre tokom ove instrukcije

#### Datapath sa jump i branch instrukcijama



- Dodatni kontrolni signali
  - ♦ J, Beq, Bne

  - PCSrc = 1 u slučaju kada se obavlja J ili branch promjena PC-a

Za Branch instrukciju, ALU obavlja oduzimanje



## Next PC blok implementacija



Na Imm26 dodaju se najviša četiri bita iz PC

PCSrc = J ili (Beq i Zero) ili (Bne i Zero)





## Izvršavanje jump instrukcije



J = 1 selektira lmm26 kao adresu grananja

PCSrc = 1 da bi se izvršilo grananje MemRead, MemWrite i RegWrite su 0

RegDst, ExtOp, ALUSrc, ALUCtrl, i MemtoReg su proizvoljne vrijednostj.

## Izvršavanje branch instrukcije



Beq ili Bne je 1

ALUSrc = '0' a ALUCtrl = 'SUB' jer ALU radi oduzimanje

MemRead, MemWrite i RegWrite su 0

Next PC logika određuje vrijednost PCSrc na osnovu zero signala

RegDst, ExtOp i MemtoReg su proizvoljne vrijednosti

## Kontrola datapath-a



Main kontrolni blok ulazi

Main kontrolni blok izlazi

♦ 10 kontrolnih signala za Datapath

#### ALU kontrolni blok ulaz:

- ♦ 6-bitno opcode polje iz instrukcije
- ♦ 6-bitno funct polje iz instrukcije

ALU kontrolni blok izlaz:

♦ ALUop kontrolni signal za ALU



## Jednociklusni CPU



#### Main blok kontrolni signali za dizajn

| Ор    | Reg<br>Dst | Reg<br>Write | Ext<br>Op | ALU<br>Src | Beq | Bne | J | Mem<br>Read | Mem<br>Write | Mem<br>toReg |
|-------|------------|--------------|-----------|------------|-----|-----|---|-------------|--------------|--------------|
| R-tip | 1 = Rd     | 1            | Х         | 0=BusB     | 0   | 0   | 0 | 0           | 0            | 0            |
| addi  | 0 = Rt     | 1            | 1=sign    | 1=Imm      | 0   | 0   | 0 | 0           | 0            | 0            |
| slti  | 0 = Rt     | 1            | 1=sign    | 1=lmm      | 0   | 0   | 0 | 0           | 0            | 0            |
| andi  | 0 = Rt     | 1            | 0=zero    | 1=lmm      | 0   | 0   | 0 | 0           | 0            | 0            |
| ori   | 0 = Rt     | 1            | 0=zero    | 1=lmm      | 0   | 0   | 0 | 0           | 0            | 0            |
| xori  | 0 = Rt     | 1            | 0=zero    | 1=lmm      | 0   | 0   | 0 | 0           | 0            | 0            |
| lw    | 0 = Rt     | 1            | 1=sign    | 1=lmm      | 0   | 0   | 0 | 1           | 0            | 1            |
| SW    | X          | 0            | 1=sign    | 1=lmm      | 0   | 0   | 0 | 0           | 1            | X            |
| beq   | X          | 0            | X         | 0=BusB     | 1   | 0   | 0 | 0           | 0            | X            |
| bne   | X          | 0            | X         | 0=BusB     | 0   | 1   | 0 | 0           | 0            | X            |
| j     | X          | 0            | X         | X          | 0   | 0   | 1 | 0           | 0            | X            |





## ALU blok kontrolni signali za dizajn

| Inp             | out                | Output | ALUop |  |  |
|-----------------|--------------------|--------|-------|--|--|
| Op <sup>6</sup> | funct <sup>6</sup> | ALUop  | kod   |  |  |
| R-type          | add                | ADD    | 0000  |  |  |
| R-type          | sub                | SUB    | 0010  |  |  |
| R-type          | and                | AND    | 0100  |  |  |
| R-type          | or                 | OR     | 0101  |  |  |
| R-type          | xor                | XOR    | 0110  |  |  |
| R-type          | slt                | SLT    | 1010  |  |  |
| addi            | X                  | ADD    | 0000  |  |  |
| slti            | X                  | SLT    | 1010  |  |  |
| andi            | X                  | AND    | 0100  |  |  |
| ori             | X                  | OR     | 0101  |  |  |
| xori            | X                  | XOR    | 0110  |  |  |
| lw              | X                  | ADD    | 0000  |  |  |
| SW              | X                  | ADD    | 0000  |  |  |
| beq             | X                  | SUB    | 0010  |  |  |
| bne             | X                  | SUB    | 0010  |  |  |
| j               | X                  | X      | X     |  |  |



