# Forelesning 5 Diverse komponenter/større system

# Hovedpunkter

- Komparator
- Dekoder/enkoder
- MUX/DEMUX
- Kombinert adder/subtraktor
- · ALU
- En minimal RISC CPU

# Komparator

Komparator - sammenligner to 4 bits tall A og B

3 utganger: A=B, A>B og A<B</li>

Eksempel: 4-bits komparator

Utgang A=B

Slår til hvis  $A_0=B_0$  og  $A_1=B_1$  og  $A_2=B_2$  og  $A_3=B_3$ 

Kan skrives:  $(A_0 \oplus B_0)' (A_1 \oplus B_1)' (A_2 \oplus B_2)' (A_3 \oplus B_3)'$ 

# Komparator - eksempel

### Utgang A>B slår til hvis:

```
(A_3 > B_3) eller

(A_2 > B_2 \text{ og } A_3 = B_3) eller

(A_1 > B_1 \text{ og } A_2 = B_2 \text{ og } A_3 = B_3) eller

(A_0 > B_0 \text{ og } A_1 = B_1 \text{ og } A_2 = B_2 \text{ og } A_3 = B_3)
```

#### Kan skrives:

$$(A_3B_3') + (A_2B_2') (A_3 \oplus B_3)' + (A_1B_1') (A_2 \oplus B_2)' (A_3 \oplus B_3)' + (A_0B_0') (A_1 \oplus B_1)' (A_2 \oplus B_2)' (A_3 \oplus B_3)'$$

# Komparator - eksempel

#### Utgang A<B slår til hvis:

```
(A_3 < B_3) eller

(A_2 < B_2 \text{ og } A_3 = B_3) eller

(A_1 < B_1 \text{ og } A_2 = B_2 \text{ og } A_3 = B_3) eller

(A_0 < B_0 \text{ og } A_1 = B_1 \text{ og } A_2 = B_2 \text{ og } A_3 = B_3)
```

#### Kan skrives:

$$(A_3'B_3) + (A_2'B_2) (A_3 \oplus B_3)' + (A_1'B_1) (A_2 \oplus B_2)' (A_3 \oplus B_3)' + (A_0'B_0)(A_1 \oplus B_1)' (A_2 \oplus B_2)' (A_3 \oplus B_3)'$$

# Komparator - eksempel



### Dekoder

Dekoder - tar inn et binært ord, gir ut alle mintermer

Eksempel: 3bit inn / 8bit ut



### Dekoder - sannhetstabell

### Eksempel: 3bit inn

| Innganger | Ut    | Utganger |       |       |       |       |       |       |  |
|-----------|-------|----------|-------|-------|-------|-------|-------|-------|--|
| x y z     | $D_0$ | $D_1$    | $D_2$ | $D_3$ | $D_4$ | $D_5$ | $D_6$ | $D_7$ |  |
| 000       | 1     | 0        | 0     | 0     | 0     | 0     | 0     | 0     |  |
| 001       | 0     | 1        | 0     | 0     | 0     | 0     | 0     | 0     |  |
| 010       | 0     | 0        | 1     | 0     | 0     | 0     | 0     | 0     |  |
| 0 1 1     | 0     | 0        | 0     | 1     | 0     | 0     | 0     | 0     |  |
| 100       | 0     | 0        | 0     | 0     | 1     | 0     | 0     | 0     |  |
| 1 0 1     | 0     | 0        | 0     | 0     | 0     | 1     | 0     | 0     |  |
| 1 1 0     | 0     | 0        | 0     | 0     | 0     | 0     | 1     | 0     |  |
| 1 1 1     | 0     | 0        | 0     | 0     | 0     | 0     | 0     | 1     |  |

### Dekoder - varianter

Enable input: Enable aktiv - normal operasjon. Enable inaktiv - alle utganger disablet

NAND logikk: Inverterte utganger



| E | $\boldsymbol{A}$ | B | $D_0$ | $D_1$ | $D_2$ | $D_3$ |
|---|------------------|---|-------|-------|-------|-------|
| 1 | X                | X | 1     | 1     | 1     | 1     |
| 0 | 0                | 0 | 0     | 1     | 1     | 1     |
| 0 | 0                | 1 | 1     | 0     | 1     | 1     |
| 0 | 1                | 0 | 1     | 1     | 0     | 1     |
| 0 | 1                | 1 | 1     | 1     | 1     | 0     |

### Eksempel

Aktiv "lav" enable inngang

### Dekoder - parallellkobling

Eksempel: Lager en 4x16 dekoder fra 2stk 3x8 dekodere med enable innganger



# Dekoder – generering av logiske funksjoner

Dekoder – elektrisk sannhetstabell. Kan generere generelle logiske funksjoner direkte fra mintermene på utgangen



### Enkoder

Enkoder - motsatt av dekoder

Eksempel: 8x3 enkoder

| Innganger |       |       |       |       |       |       |       | Utganger |                             |
|-----------|-------|-------|-------|-------|-------|-------|-------|----------|-----------------------------|
| $D^0$     | $D_1$ | $D_2$ | $D_3$ | $D_4$ | $D_5$ | $D_6$ | $D_7$ | x y z    | $x = D_4 + D_5 + D_6 + D_7$ |
| 1         | 0     | 0     | 0     | 0     | 0     | 0     | 0     | 000      | $y = D_2 + D_3 + D_6 + D_7$ |
| 0         | 1     | 0     | 0     | 0     | 0     | 0     | 0     | 001      | $z = D_1 + D_3 + D_5 + D_7$ |
| 0         | 0     | 1     | 0     | 0     | 0     | 0     | 0     | 010      | 2 - 01 · 03 · 05 · 07       |
| 0         | 0     | 0     | 1     | 0     | 0     | 0     | 0     | 0 1 1    | Antar at det ikke           |
| 0         | 0     | 0     | 0     | 1     | 0     | 0     | 0     | 100      |                             |
| 0         | 0     | 0     | 0     | 0     | 1     | 0     | 0     | 101      | eksisterer andre            |
| 0         | 0     | 0     | 0     | 0     | 0     | 1     | 0     | 1 1 0    | inngangskombinasjoner       |
| 0         | 0     | 0     | 0     | 0     | 0     | 0     | 1     | 1 1 1    |                             |

### Enkoder

### Eksempel

$$x = D_4 + D_5 + D_6 + D_7$$
  
 $y = D_2 + D_3 + D_6 + D_7$   
 $z = D_1 + D_3 + D_5 + D_7$ 



### Prioritets-enkoder

Problem i enkodere: Hva hvis man får flere "1" ere inn samtidig?

Løsning: Prioritets-enkoder

Hvis flere "1"ere
inn - ser kun på
inngang med høyst
indeks (prioritet)

Eksempel: 8x3 prioritets-enkoder

|       |       | Utganger |       |       |       |       |       |       |
|-------|-------|----------|-------|-------|-------|-------|-------|-------|
| $D_0$ | $D_1$ | $D_2$    | $D_3$ | $D_4$ | $D_5$ | $D_6$ | $D_7$ | хуz   |
| 1     | 0     | 0        | 0     | 0     | 0     | 0     | 0     | 000   |
| X     | 1     | 0        | 0     | 0     | 0     | 0     | 0     | 001   |
| X     | X     | 1        | 0     | 0     | 0     | 0     | 0     | 010   |
| X     | X     | X        | 1     | 0     | 0     | 0     | 0     | O 1 1 |
| X     | X     | X        | X     | 1     | 0     | 0     | 0     | 100   |
| X     | X     | X        | X     | X     | 1     | 0     | 0     | 1 0 1 |
| X     | X     | X        | X     | X     | X     | 1     | 0     | 1 1 0 |
| X     | X     | X        | X     | X     | X     | X     | 1     | 1 1 1 |

### Prioritets-enkoder

Eksempel: 4x2 prioritets-enkoder med "valid" utgang



"V" signaliserer at minst en inngang er "1"

# Multiplekser

Multiplekser (MUX) - velger hvilke innganger som slippes ut

Hver inngang kan bestå av ett eller flere bit



### MUX

### Eksempel: 2-1 MUX



 $I_0$   $I_1$   $I_1$   $I_1$   $I_1$   $I_2$   $I_3$   $I_4$   $I_5$   $I_5$ 

## MUX



| $s_1$ | $s_0$ | Y     |
|-------|-------|-------|
| 0     | 0     | $I_0$ |
| 0     | 1     | $I_1$ |
| 1     | 0     | $I_2$ |
| 1     | 1     | $I_3$ |

(b) Function table

### MUX

# Eksempel: 2-1 MUX



# Demultiplekser

Demultiplekser - motsatt av multiplekser



### Kombinert adder/subtraktor



M=0: adder / M=1: subtraktor / V: overflow bit

### ALU

ALU -Arithmetic Logic Unit

Generell regneenhet

Eksempel:
SN74LS181
4bit utbyggbar
ALU
30 forskjellige
operasjoner

#### logic diagram (positive logic)



### **ALU - SN74LS181**

|    | CEL E | STION |    |                    | ACTIVE-HIGH DA                   | TA                                 |  |  |
|----|-------|-------|----|--------------------|----------------------------------|------------------------------------|--|--|
|    | SELEC | CTION |    | M = H              | M = L; ARITHMETIC OPERATIONS     |                                    |  |  |
| S3 | S2    | S1    | SO | LOGIC<br>FUNCTIONS | C <sub>n</sub> = H<br>(no carry) | C <sub>n</sub> = L<br>(with carry) |  |  |
| L  | L     | L     | L  | F = A              | F = A                            | F = A PLUS 1                       |  |  |
| L  | L     | L     | н  | F = A + B          | F = A + B                        | F = (A + B) PLUS 1                 |  |  |
| L  | L     | н     | L  | F = AB             | F = A + B                        | F = (A + B) PLUS 1                 |  |  |
| L  | L     | н     | н  | F = 0              | F = MINUS 1 (2's COMPL)          | F = ZERO                           |  |  |
| L  | н     | L     | L  | F = AB             | F = A PLUS AB                    | F = A PLUS AB PLUS 1               |  |  |
| L  | н     | L     | н  | F=B                | F = (A + B) PLUS AB              | F = (A + B) PLUS AB PLUS 1         |  |  |
| L, | н     | н     | L  | F = A ⊕ B          | F = A MINUS B MINUS 1            | F = A MINUS B                      |  |  |
| L  | н     | н     | н  | F = AB             | F = AB MINUS 1                   | F = AB                             |  |  |
| н  | L     | L     | L  | F = A + B          | F = A PLUS AB                    | F = A PLUS AB PLUS 1               |  |  |
| н  | L     | L     | н  | F = A ⊕ B          | F = A PLUS B                     | F = A PLUS B PLUS 1                |  |  |
| н  | L     | н     | L  | F=B                | F = (A + B) PLUS AB              | F = (A + B) PLUS AB PLUS 1         |  |  |
| н  | L     | н     | н  | F = AB             | F = AB MINUS 1                   | F = AB                             |  |  |
| Н  | н     | L     | L  | F = 1              | F = A PLUS A†                    | F = A PLUS A PLUS 1                |  |  |
| н  | н     | L     | н  | F = A + B          | F = (A + B) PLUS A               | F = (A + B) PLUS A PLUS 1          |  |  |
| н  | н     | н     | L  | F = A + B          | F = (A + B) PLUS A               | F = (A + B) PLUS A PLUS 1          |  |  |
| н  | н     | н     | н  | F = A              | F = A MINUS 1                    | F = A                              |  |  |

### CPU

- CPU Central Processing Unit
- · "Hjernen" i en vanlig seriell datamaskin
- Von Neuman prinsippet all data som skal behandles må innom CPU'en
- En CPU styres av programkode. Denne koden består av et sett med lavnivå (maskinkode) instruksjoner
- Maskinkode-instruksjoner er det laveste nivået man kan programmere på
- Programmering direkte i maskinkode kan i teorien gi optimale programmer (hastighet/plass), men blir fort ekstremt tungvint og uoversiktlig for større program

### RISC - CPU

- RISC Reduced Instruction Set Computer (få maskinkode-instruksjoner)
- RISC-prinsippet brukes idag i alle moderne CPU'er.
   (CISC instruksjoner (x86-64) blir oversatt on chip)
- Dess færre maskinkodeinstruksjoner man har til rådighet dess flere mellomoperasjoner må man utføre
- Dess færre maskinkodeinstruksjoner man har dess raskere kan de utføres (til en viss grad)
- RISC prosessorer tar i utgangspunktet mindre plass enn CISC (Compleks Instruction Set Computer) prosessorer

### En minimal RISC - CPU

- Vi vil nå presentere en ekstrem RISC prosessor med kun 6 instruksjoner. (Pentium4 CISC har >200)
- Den følgende RISC prosessoren er kraftig forenklet, men er fullt funksjonell, og med mer minne kan den utføre alle oppgaver man kan forvente av en vanlig CPU
- Den følgende RISC prosessoren kunne ha vært forenklet ytterligere men dette er ikke gjort av pedagogiske grunner

#### Komplett CPU: 4-bit databuss / 3bit adressebuss



### Virkemåte

- · Alle delene til CPU klokkes av ett felles klokkesignal
- Innholdet i programtelleren angir adressen til neste instruksjon i programminnet.
- Programtelleren øker instruksjonsadressen med 1 for hver klokkeperiode (hvis den ikke skal gjøre et hopp)
- Når en ny instruksjon (kontrollord) lastes ut av programminnet vil de 6 første bittene i kontrollordet (OP-koden) direkte styre hva som skjer i systemet:
- Siste del av kontrollordet (3bit) brukes til å angi adresse i dataminnet for hvor data skal inn/ut evt. adresse i programminnet for hopp

# Kontrollord (OP kode)

- Bit nr. 8 (load) styrer en MUX som velger om data inn til dataminne skal komme utenifra (IO) eller fra Y register
- Bit nr. 7 (branchNZ) (hopp hvis resultat ikke er 0) avgjør om programteller skal telle opp eller laste inn ny adresse (parallell load) hvis siste beregning i ALU ikke gir 0
- Bit nr. 6 (write) styrer om dataminnet skal lese ut data eller skrive inn ny data. (data som blir lest inn vil samtidig være tilgjengelig ut i dette systemet)

# Kontrollord (ALU)

#### ALU-en utfører 3 operasjoner samtidig

- 1) Addisjon av nåværende data med forrige data (fra X registret)
- 2) Bitvis NAND av nåværende data med forrige data
- 3) Høyre shift av nåværende data
- Bit nr. 5 (shift) velger det høyre-shiftede resultatet ut fra ALU-en
- Bit nr. 4 (NAND) velger det bitvis NANDede resultatet ut fra ALU-en
- Bit nr. 3 (ADD) velger addisjons resultatet ut fra ALUen

30

### Kontrollord (adressedel)

- Bit nr. 2 (A2) bit nr.2 i adresse for hopp
- Bit nr. 1 (A1) bit nr.1 i adresse for hopp / data
- Bit nr. 0 (A0) bit nr.0 i adresse for hopp / data

### En minimal RISC - CPU

#### Kommentarer:

- Ordbredden på databussen er her satt til 4bit. Man kan uten videre utvide denne til 32-64bit hvis behov
- Antall ord i data/programminnet (her valgt til 4/6) kan utvides til hva man måtte ønske
- Lengden på OP-koden kan reduseres hvis man bruker binær koding
- ALU-en kan utvides med flere direkte regneoperasjoner for å spare mellomregninger
- Osv. (mange muligheter for å utvidelser).

### Komplett CPU: Funksjonell Diglog-implementasjon



### Maskinkode-instruksjoner (kontrollordet i programminnet)

| Bit nr.                                                                       | 8    | 7        | 6 | 5      | 4    | 3   | 2         | 1         | 0         |
|-------------------------------------------------------------------------------|------|----------|---|--------|------|-----|-----------|-----------|-----------|
|                                                                               | Load | BranchNZ | W | ShiftR | NAND | ADD | <b>A2</b> | <b>A1</b> | <b>A1</b> |
| Hent data fra angitt<br>minneadresse og<br>utfør ADD med<br>forrige data      | 0    | 0        | 0 | 0      | 0    | 1   | X         | A1        | A0        |
| Hent data fra angitt<br>minneadresse og<br>utfør BIT-NAND<br>med forrige data | 0    | 0        | 0 | 0      | 1    | 0   | X         | A1        | A0        |
| Hent data fra angitt<br>minneadresse og shift<br>data ett bit til høyre       | 0    | 0        | 0 | 1      | 0    | 0   | X         | A1        | A0        |
| Skriv data til angitt<br>minneadresse                                         | 0    | 0        | 1 | X      | X    | X   | X         | A1        | A0        |
| Load data fra IO til angitt minneadresse                                      | 1    | 0        | 1 | X      | X    | X   | X         | A1        | A0        |
| Hopp til angitt<br>programadresse hvis<br>forrige data ikke ble 0             | 0    | 1        | 0 | X      | X    | X   | A2        | A1        | A0        |

# RISC program-eksempler

Eksempel 1: Ta inn to tall fra IO, adder tallene og gi svaret til IO. Løsning:

O. Les inn første tall fra IO, og legg det i dataminne nr. 00

Maskinkode: 101 000 000

1. Les inn neste tall fra IO, og legg det i dataminne nr. O1

Maskinkode: 101 000 001

- 2. Hent ut siste tall fra dataminne (legges i X reg)

  Maskinkode: 000 000 001
- 3. Les ut første tall fra dataminne 00, og utfør ADD med forrige tall (som er innholdet i dataminne 01)

  Maskinkode: 000 001 000
- 4. Skriv resultat til (for eksempel) dataminne nr. 10

Maskinkode: 001 000 010

(Databussen er direkte synlig for IO)

# RISC program-eksempler

Eksempel 2: Implementasjon av for-løkke

```
int k;  // velger dataadresse 01  
int n;  // velger dataadresse 10  
k = IO.inInt();  // Henter k fra IO  
for (n=0; n < k; n++)  
...;  // Her kan man legge hva som helst  
// k = k-1, hopper tilbake hvis k \neq 0  
// Neste instruksjon
```

\*Vår RISC kan ikke subtrahere direkte. Legger derfor først inn 1111 (2er komplement for -1) i dataminne 00. Kan så addere -1 til k underveis i løkken<sub>36</sub>

# RISC program-eksempler

#### Eksempel 2: Implementasjon av for-løkke

- O. Les inn "-1" (1111) fra IO (for enkelhetens skyld) og legg det i dataminne nr. 00. Maskinkode: 101 000 000
- 1. Les inn "k" fra IO, og legg det i dataminne nr. 01. Maskinkode: 101 000 001
- 2. Hent fram "-1" fra dataminne. Maskinkode: 000 000 000
- 3. Hent fram "k" fra dataminne og ADD med forrige data (-1). Maskinkode: 000 001 001
- 4. Lagre resultat til "k". Maskinkode: 001 000 001
- 5. Hopp til program linje nr. 2 så lenge resultatet ikke er 0. Maskinkode: 010 001 010

# Hovedpunkter

- Komparator
- Dekoder/enkoder
- MUX/DEMUX
- Demultiplekser
- Kombinert adder/subtraktor
- · ALU
- En minimal RISC CPU