## Практическое Задание №4

Практическое задание №4 состоит из 13 упражнений:

- Первое в папке 04\_01\_signed\_add\_with\_overflow
- Второе в папке 04\_02\_signed\_add\_with\_saturation
- Третье в папке 04\_03\_signed\_or\_unsigned\_mul
- Четвёртое в папке 04\_04\_four\_ways\_of\_doing\_shift
- Пятое в папке 04\_05\_circular\_shifts
- Шестое в папке 04\_06\_arithmetic\_shift\_or\_signed\_divide\_by\_power\_of\_2
- С седьмого по десятое в папке 04\_07\_10\_sqrt\_formula\_pipe
- Одиннадцатое в папке 04\_11\_sqrt\_formula\_distributor
- Двенадцатое в папке 04\_12\_float\_discriminant\_distributor
- Тринадцатое в папке 04\_13\_put\_in\_order

В большинстве упражнений есть секция Example с модулем для примера, и секция Task с описанием задания и местом, где необходимо описать ваше решение.

## Предисловие

В процессе работы с упражнениями 1-6, возможно запустить проверку решения только отдого задания с помощью команды

iverilog -g2005-sv \*.sv && vvp a.out в папке задания.

В файле содержащем Testbench любого из заданий можно убрать комментарий у строк \$dumpfile; и \$dumpvars; для генерации dump.vcd файла. В файле будут содержаться текстовые описания временной диаграммы, описывающей изменения на всех проводах и регистрах во время симуляции.

Можно воспользоваться командой gtkwave dump.vcd для просмотра файла, либо добавить опцию --wave или -w к скрипту run\_.

Так же, возможно использовать более современную программу <u>Surfer</u> для просмотра временных диаграмм.

Surfer доступен на системах Linux, Windows и macOS, а так же в качестве расширения редактора VS Code.

## Упражнение 1. Знаковое сложение с переполнением

#### Задание:

Реализуйте модуль, который складывает два числа со знаком и детектирует переполнение. Под "знаковым числом" мы подразумеваем числа представленные в "дополненном коде" (<u>two's complement</u>).

Выходной бит "переполнения" должен быть равен 1, если значение sum (положительное или отрицательное) двух входных аргументов не помещается в 4 бита.

В противном случае значение "переполнения" должно быть 0.

## Упражнение 2. Знаковое сложение с насыщением

#### Задание:

Реализуйте модуль, который складывает два знаковых числа с насыщением.

"Сложение с насыщением" означает:

- Если результат не помещается в 4 бита, а аргументы положительные, результирующая сумма должна стать максимальным положительным числом.
- Если результат не помещается в 4 бита, а аргументы отрицательные, результирующая сумма должна стать минимальным отрицательным числом.

## Упражнение 3. Знаковое и беззнаковое умножение

#### Задание:

Реализуйте параметризованный модуль, который выдает результат умножения с учётом знаков или без учёта знаков в зависимости от входного бита 'signed\_mul'.

## Упражнение 4. Четыре способа побитового сдвига

### Задание:

Реализуйте параметризованный модуль, который сдвигает беззнаковое входное число на S бит вправо

используя четыре разных способа: логический сдвиг вправо, конкатенацию, цикл for внутри always\_comb,

и цикл for внутри generate.

## Упражнение 5. Циклический побитовый сдвиг

## Задание:

Реализуйте модуль, который сдвигает входящие S битов вправо циклически, по кругу, используя только оператор побитовой конкатенации (фигурные скобки { и } ) и срезы (slice, оператор квадратные скобки [ и ] ).

"Циклически" означает  $ABCDEFGH \rightarrow FGHABCDE$ , когда N = 8 и S = 3.

Во второй подзадаче используйте только следующие операции: логический сдвиг вправо (>>), логический сдвиг влево (<<), "или" ( | ) и константы.

# Упражнение 6. Арифметический сдвиг или деление на степень двойки

### Задание:

Реализуйте арифметический сдвиг вправо тремя разными способами.

Арифметический сдвиг вправо (>>>) отличается от логического сдвига (>>) заполнением начальных бит правильным значением, в зависимости от знака.

## Например:

-4 равно 8'b11111100 в дополненном коде, а значит (-4 >>> 2 будет равно (-1) = 8'b11111111.

# Упражнения 7-10. Конвейерное вычисление формул с квадратным корнем

## Введение

Директория 04\_07\_10\_sqrt\_formula\_pipe содержит набор упражнений посвящённый вычислению Формулы 1 и Формулы 2 с использованием квадратных корней в конвейеризованном виде. Это лучшая по производительности версия задания 03\_04\_05\_sqrt\_formula\_fsms.

Рекомендуется ознакомиться с обсуждением этого задания в статье Юрия Панчула, опубликованной в Журнале FPGA-Systems :: FSM :: Issue ALFA (state\_0). Выпуск находится по ссылке <a href="https://fpga-systems.ru/fsm#state">https://fpga-systems.ru/fsm#state</a> 0.

## Упражнение 7

#### Задание:

Реализуйте конвейерный модуль formula\_1\_pipe, который вычисляет результат по формуле, определенной в файле formula\_1\_fn.svh.

## Требования:

- 1. Модуль formula\_1\_pipe должен быть конвейерным
  - Он должен быть способен принимать новый набор аргументов a, b и c, поступающих в каждом такте
  - Он также должен быть способен выдавать новый результат каждый такт с фиксированной латентностью
- 2. В вашем решении должно быть создано ровно 3 экземпляра конвейерного модуля isqrt, каждый из которых будет вычислять целочисленный квадратный корень для своего аргумента.
- 3. Ваше решение должно экономить динамическое энергопотребление за счет правильного подключения valid сигналов.

## PIPELINED SQRT (A) + SQRT (B) + SQRT (C) WITH 3 ISQRT PIPELINED MODULES



## Упражнение 8

#### Задание:

Реализуйте модуль formula\_1\_pipe\_aware\_fsm с помощью конечного автомата (FSM), который управляет входными данными и использует выходные данные одного конвейерного модуля isqrt.

Предполагается, что модуль formula\_1\_pipe\_aware\_fsm должен быть создан внутри модуля formula\_1\_pipe\_aware\_fsm\_top вместе с единственным экземпляром isqrt.

Результирующая структура должна вычислять формулу, определенную в файле formula\_1\_fn.svh.

Moдуль [formula\_1\_pipe\_aware\_fsm] не должен создавать никаких экземпляров модуля [isqrt], он должен использовать только порты ввода и вывода, подключенные к экземпляру isqrt на более высоком уровне иерархии экземпляров.

Все вычисления пути передачи данных, за исключением вычисления квадратного корня, должны быть реализованы внутри модуля formula\_1\_pipe\_aware\_fsm. Таким образом, этот модуль является не только конечным автоматом, но и комбинацией FSM с каналом передачи данных для добавлений и промежуточными регистрами данных.

Обратите внимание, что модуль formula\_1\_pipe\_aware\_fsm сам по себе не является конвейерным. Он должен быть способен принимать новые аргументы a, b и c, поступающие через каждые N+3 такта.

Для достижения этой задержки предполагается, что FSM использует факт, что isqrt является конвейерным.

## IMPLEMENTING A FORMULA WITH FSM THAT CONTROLS ONE ISQRT MODULE



## Упражнение 9. Сдвиговый регистр с valid сигналом

## Задание:

Реализуйте вариант модуля сдвигового регистра, который перемещает передачу данных только в том случае, если эта передача действительна (сигнал valid активен).

## SHIFT REGISTER

## WITH VALID BIT FOR WIDE DATA



## Упражнение 10

## Задание:

Реализуйте конвейерный модуль  $formula_2\_pipe$ , который вычисляет результат по формуле, определенной в файле  $formula_2\_fn.svh$ .

### Требования:

- 1. Модуль formula\_2\_pipe должен быть конвейерным.
  - Он должен быть способен принимать новый набор аргументов a, b и c, поступающих в каждом такте.
  - Он также должен быть способен выдавать новый результат каждый такт с фиксированной задержкой после принятия аргументов.
- 2. В вашем решении должно быть создано ровно 3 экземпляра конвейерного модуля isqrt.
- 3. Ваше решение должно экономить динамическое энергопотребление за счет правильного подключения сигналов валидности.

При правильной конвейерной обработке, выравнивания данных по тактам, используйте модуль shift\_register\_with\_valid для создания задержки в N и 2N+1 тактов.

PIPELINED SQRT (A + SQRT (B + SQRT (C)))H WITH 3 ISQRT PIPELINED MODULES AND SHIFT REGISTERS



## Упражнение 11. Распределитель вычислений. Формулы с корнями

## Задание:

Реализуйте модуль, который будет вычислять Формулу 1 или Формулу 2 на основе значений параметров.

Модуль *должен* быть конвейерным. Он обязан принимать новую тройку аргументов **a**, **b**, **c**, поступающих в каждом такте.

Идея задания состоит в реализации аппаратного распределитель задач, который будет принимать тройку аргументов и назначать задачу вычисления формулы 1 или формулы 2 с этими аргументами свободному внутреннему модулю из прошлых заданий.

Первым шагом к решению упражнения является заполнение файлов 03\_04 и 03\_05.

### Примечание 1: \

Необходимо самостоятельно выяснить задержку в тактах для модуля formula\_1\_isqrt по временной диаграмме.

В случае трудностей с временной диаграммой, можно считать, что она равна 50 тактам.

#### Примечание 2: \

Упражнение предполагает идеализированный распределитель (с 50 внутренними вычислительными блоками), однако на практике инженеры редко используют более 10 модулей одновременно. Обычно используют 3-5 блоков и глобальную остановку (stall) в случае высокой нагрузки.

## Рекомендация: \

Создайте достаточное количество модулей "formula\_1\_impl\_1\_top", "formula\_1\_impl\_2\_top" или "formula\_2\_top" для достижения желаемой производительности.







# Упражнение 12. Распределитель вычислений. Вещественный дискриминант

#### Задание:

Реализуйте модуль, который будет вычислять дискриминант на основе тройки входных вещественных чисел а, b, с.

Модуль *обязан* быть конвейерным. Он должен быть способен принимать новую тройку аргументов в каждом тактовом цикле,

а также через некоторое время выдавать результат в каждом такте.

Идея упражнения аналогична упражнению 04\_11. Основное отличие заключается в базовом модуле 03\_08\_float\_discriminant вместо модулей формул.

#### Примечание 1: \

Повторно используйте свой файл "03\_08\_float\_discriminant.sv" из Домашнего задания 3.

#### Примечание 2: \

Задержка модуля "float\_discriminant" должна быть определена по временной диаграмме.

## Упражнение 13. Упорядочивание результатов

#### Задание:

Реализуйте модуль, который принимает множество выходных данных с массива вычислительных блоков и выводит их один за другим по порядку.

Bxoдные сигналы up\_vlds и up\_data поступают из неконвейерных вычислительных блоков. Эти внешние вычислители имеют переменную задержку.

Порядок входящих up\_vlds не является фиксированным, при этом задача состоит в том, чтобы выводить down\_vld и данные по порядку, одни за другими.

### Комментарий: \

Идея блока отчасти похожа на блок parallel\_to\_serial из Домашнего задания 2, но в данном упражнении блок должен придерживаться правильного порядка вывода.

#### Архитектурная диаграмма



