| Apeniuos y NonibieGiupo. Div. | Apellidos | y Nombre: | Brupo: | DNI: |
|-------------------------------|-----------|-----------|--------|------|
|-------------------------------|-----------|-----------|--------|------|

# Examen E1 (temas 2 y 3)

- Duración del examen: 1:15 horas
- · La solución de cada ejercicio se debe escribir en el espacio reservado en el mismo enunciado
- No se puede utilizar: calculadora, móbil, apuntes.
- · La solución del examen se publicará en Atenea el 5 de Octubre y las notas el 15 de Octubre

#### Pregunta 1: (1.5 puntos)

Cada fila de la tabla contiene la representación digital en un sistema convencional del mismo número natural en distintas bases: 1) base 2 con un vector de 8 bits, 2) base 16 con un vector de 2 dígitos hexadecimales, 3) el valor decimal  $x_{II}$ . Complete las casillas vacías.

| binario  | hexa | x <sub>u</sub> |
|----------|------|----------------|
|          | 99   |                |
|          |      | 100            |
| 11011100 |      |                |

### Pregunta 2: (2 puntos)

Deduzca el número de bits necesarios (n) para representar en binario los siguientes valores y el rango de valores representables con los n bits.

| x <sub>u</sub>  | n | rango |
|-----------------|---|-------|
| 33              |   |       |
| 1000            |   |       |
| 2 <sup>20</sup> |   |       |
| 15 <sup>2</sup> |   |       |

#### Pregunta 3: (1 punto: 0.5 cada apartado)

Un sistema combinacional tiene un vector de entrada de 16 bits  $X = x_{15},...,x_0$  y un vector de salida de n bits  $W = w_{n-1},...,w_0$ . El vector de salida W codifica en binario la posición del bit más significativo cuyo valor es 1. Por ejemplo, si X = 0011000111110101, entonces W representa en binario la posición 13. Suponga que el vector X tiene al menos un bit con valor 1.

a) Especifique el tamaño mínimo de la ROM para sintetizar el circuito (número de palabras y longitud de la palabra).

número de palabras bits por palabra

b) Indique en decimal la dirección de la palabra de la ROM cuyo contenido es irrelevante.

dirección

1

Pregunta 4: (1.5 puntos: a) 0.7, b) 0.8)

La figura muestra el esquema de un circuito combinacional. El retardo de propagación Tp de cada puerta XOR-2 es 20 ut.



a) Deduzca los caminos críticos y el retardo de propagación del circuito.

camino crítico

retardo propagación

**b)** El retardo del circuito se puede reducir si aplicamos la propiedad asociativa de la función xor  $a \oplus b \oplus c \oplus d = (a \oplus b) \oplus (c \oplus d)$  para obtener la salida  $w_0$ . Utilizando únicamente puertas XOR-2, dibuje el subcircuito en forma de árbol que calcula la salida  $w_0$ . Indique el retardo de propagación del circuito equivalente propuesto.

x<sub>3</sub> — x<sub>2</sub> — x<sub>1</sub> ——

gación

retardo propa-

Wn

**Pregunta 5:** (2 puntos: 1 punto cada apartado)

- a) Deduzca la tabla de verdad del circuito de la figura.
- b) Los retardos de propagación de los elementos del circuito son: NOT 1 ut; AND-22 ut; OR-22 ut; MUX-2-13 ut. Suponga que antes del instante t=8 las entradas del circuito son x=0, y=0, z=1 y que el resto de señales del circuito son estables. Suponga que en el instante t=8 las entradas x e y cambian a x=1, y=1. Complete el cronograma de la figura e indique el retardo de propagación.

| retardo |  |
|---------|--|
|---------|--|



## Pregunta 6: (2 puntos: a) 0.4, b) 0.8, c) 0.8)

Se quiere completar el diseño de un circuito combinacional con entradas  $x_3$ ,  $x_2$ ,  $x_1$ ,  $x_0$  y salidas  $w_3$ ,  $w_2$ ,  $w_1$ ,  $w_0$ . La figura de la derecha muestra la tabla de verdad. Se han obtenido las funciones lógicas de las salidas  $w_3$ ,  $w_2$  y  $w_0$ , que son las siguientes:

$$w_3 = x_3$$
  $w_2 = x_3 \oplus x_2$   $w_0 = x_1 \oplus x_0$ 

a) Exprese la salida  $w_1$  como suma de minterms. Utilice la nomenclatura  $m_i$  para indicar el minterm i (0 <= i <= 15).

| х3 | x <sub>2</sub> | x <sub>1</sub> | $x_0$ | $w_3$ | $w_2$ | $w_1$ | $w_0$ |
|----|----------------|----------------|-------|-------|-------|-------|-------|
| 0  | 0              | 0              | 0     | 0     | 0     | 0     | 0     |
| 0  | 0              | 0              | 1     | 0     | 0     | 0     | 1     |
| 0  | 0              | 1              | 0     | 0     | 0     | 1     | 1     |
| 0  | 0              | 1              | 1     | 0     | 0     | 1     | 0     |
| 0  | 1              | 0              | 0     | 0     | 1     | 1     | 0     |
| 0  | 1              | 0              | 1     | 0     | 1     | 1     | 1     |
| 0  | 1              | 1              | 0     | 0     | 1     | 0     | 1     |
| 0  | 1              | 1              | 1     | 0     | 1     | 0     | 0     |
| 1  | 0              | 0              | 0     | 1     | 1     | 0     | 0     |
| 1  | 0              | 0              | 1     | 1     | 1     | 0     | 1     |
| 1  | 0              | 1              | 0     | 1     | 1     | 1     | 1     |
| 1  | 0              | 1              | 1     | 1     | 1     | 1     | 0     |
| 1  | 1              | 0              | 0     | 1     | 0     | 1     | 0     |
| 1  | 1              | 0              | 1     | 1     | 0     | 1     | 1     |
| 1  | 1              | 1              | 0     | 1     | 0     | 0     | 1     |
| 1  | 1              | 1              | 1     | 1     | 0     | 0     | 0     |
|    |                |                |       |       |       |       |       |

z

0 0

0 0

0 1 1 0

1 1

b) Aplicando el método de Karnaugh, deduzca la expresión mínima de la salida w<sub>1</sub>. Indique las agrupaciones de 1.

|      |    |    | $x_1x_0$ |    |    |    |  |  |
|------|----|----|----------|----|----|----|--|--|
|      |    |    | 00       | 01 | 11 | 10 |  |  |
|      |    | 00 |          |    |    |    |  |  |
| x3x2 | 22 | 01 |          |    |    |    |  |  |
|      | Š  | 11 |          |    |    |    |  |  |
|      |    | 10 |          |    |    |    |  |  |



c) La figura muestra el esquema del circuito sintetizado con 3 decodificadores (Dec-2-4) y 3 puertas OR. Complete el diseño añadiendo: 1) las conexiones de entrada





de los decodificadores, 2) las conexiones entre las salidas de los decodificadores y las puertas OR. Para ello, exprese primero  $w_2$  y  $w_0$  en forma de suma de productos mínimos.