## Examen 3. (temas 8, 9, 10 y 11)

Duración del examen: 1 hora 30 minutos. La solución se tiene que escribir en el espacio reservado para ello en el enunciado. No podéis utilizar calculadora, móvil, apuntes, etc. La solución se publicará mañana por la tarde y las notas el 10 de mayo.

#### Ejercicio 1 (3 puntos)

Completad la tabla en la que cada fila es un apartado diferente que contiene 4 columnas para una misma instrucción: 1) Instrucción en ensamblador SISA, 2) Instrucción en lenguaje máquina (LM) en hexadecimal, 3) algunos bits de la palabra de control del SISC Harvard uniciclo (UCG+UPG+IOkey-print+MEM), ver pag. 4, (poned x siempre que no se sepa el valor del bit al no saber cómo se han implementado las x en la ROM de la Lógica de Control) y 4) estado del computador después de ejecutar la instrucción suponiendo que el estado antes de su ejecución es: PC=0x03DE; Ri=2\*i para i=0,... 7;  $MEM_{w}$  [@] =@+2 para @=0, 2, 4, 6... (2^16) -2. Escribid solo el contenido, en hexadecimal, de los registros (incluido el PC), palabras de la memoria de datos, MEM, (si se modifica un byte debe indicarse el valor de la palabra a la que pertenece) y puertos de entrada salida, IN[p] y OUT[p], que se modifican al ejecutar cada instrucción).

| 15 41 61 | <u>5</u> 2 | 1100  | 8 7 9    | υς 4 κ α τ − 0 | Name                              | Mnemonic                                     |  |  |  |  |  |
|----------|------------|-------|----------|----------------|-----------------------------------|----------------------------------------------|--|--|--|--|--|
| 0 0 0    | 0 0        | aaa   | bbb      | dddfff         | Logic and Aritmetic<br>Operations | AND, OR, XOR, NOT,<br>ADD, SUB, SHA, SHL     |  |  |  |  |  |
| 000      | 0 1        | aaa   | bbb      | dddfff         | Compare Signed and<br>Unsigned    | CMPLT, CMPLE, -, CMPEQ, CMPLTU, CMPLEU, -, - |  |  |  |  |  |
| 0 0 1    | 1 0        | ааа   | d d d    | 1 n n n n n    | Add Immediate                     | ADDI                                         |  |  |  |  |  |
| 0 0 1    | 1 1        | ааа   | d d d    | 1              | Load                              | LD                                           |  |  |  |  |  |
| 010      | 0 0        | a a a | bbb      | nnnnn          | Store                             | ST                                           |  |  |  |  |  |
| 010      | 0 1        | ааа   | d d d    | n n n n n n    | Load Byte                         | LDB                                          |  |  |  |  |  |
| 011      | 1 0        | ааа   | bbb      | n n n n n n    | Store Byte                        | STB                                          |  |  |  |  |  |
| 011      | 1 1        |       |          |                |                                   | Branch future extension                      |  |  |  |  |  |
| 100      | 0 0        | aaa   | 0<br>n r | nnnnnn         | Branch on Zero                    | BZ                                           |  |  |  |  |  |
|          |            |       | 1        |                | Branch on Not Zero                | BNZ                                          |  |  |  |  |  |
|          |            | d d d | 0        |                | Move Immediate                    | MOVI                                         |  |  |  |  |  |
| 100      | 0 1        | ааа   | n r      | n n n n n n    | Move Immediate High               | MOVHI                                        |  |  |  |  |  |
|          |            | d d d |          |                |                                   |                                              |  |  |  |  |  |
| 101      | 1 0        | d d d | 0<br>n r | . n n n n n    | Input                             | IN                                           |  |  |  |  |  |
|          |            | aaa   |          |                | Output                            | OUT                                          |  |  |  |  |  |
| 1 0 1    | 1 1        | xxx   | xxx      | xxxxxx         |                                   | Future extensions                            |  |  |  |  |  |
| 112      | хх         |       |          |                |                                   |                                              |  |  |  |  |  |

|            | 1) Ensamblador  | 2) LM  | 3) Bits Pal. Control |     |      | Pal.  | Control     | 4) Estado después de su ejecución |
|------------|-----------------|--------|----------------------|-----|------|-------|-------------|-----------------------------------|
|            |                 | (Hexa) | OP                   | WrD | Byte | TknBr | N<br>(hexa) |                                   |
| a)         | MOVHI R6, 0xB6  |        |                      |     |      |       |             |                                   |
| <b>b</b> ) | STB 0x34(R4),R0 |        |                      |     |      |       |             |                                   |
| c)         |                 | 89F8   |                      |     |      |       |             |                                   |
| d)         |                 | 392E   |                      |     |      |       |             |                                   |

### Ejercicio 2 (2 puntos)

Dado el computador SISC Harvard uniciclo (formado por UCG+UPG+IO<sub>key-print</sub>+MEM), ver pag. 4, escribid un fragmento de código ensamblador SISA que lea un dato del teclado (que se interpreta como un número natural), lo multiplique por 2 elevado a R3<3..0>u (siendo R3<3..0>u el valor de los 4 bits de menor peso del registro R3 interpretados como un número natural) y lo escriba en la posición de memoria cuya dirección se obtiene sumándole 12 al contenido de R5. Usad las direcciones de simbólicas de los puertos de entrad/salida. El acceso al puerto de datos del teclado tiene un efecto lateral sobre su registro de estado. El código solo debe modificar la memoria y los registros R0 y R1 que se usarán como registros temporales. El código no puede tener más de 7 instrucciones. Si tiene más se obtendrá un 0.

E3 (3 de mayo de 2018) IC-17-18-Q2

#### Ejercicio 3 (3.5 puntos)

**3.a)** (2 puntos) Completad el fragmento de grafo de estados de la UC de **propósito específico** para que junto con la UPG formen un procesador que realice lo que indica el código en C. Completad los arcos que faltan, sus etiquetas (z, !z, o nada) y las casillas de cada palabra de control especificada con mnemotécnicos a la derecha de cada nodo del grafo. El contenido de los registros se interpreta como números naturales.

```
if (R3 > 50)
      while (R0 >= R2) {
         R0 = R0 / 2;
          R3 = R3 - 1;
                           /* OR bit a bit */
  else R3 = R2 | R3;
  R4 = R0 + R3;
                   CMP
                   CMP
                                         R0
                                   R0,
                   SU
                              R3,
                              R3,
                                         R3
                              R4,
                   AD
                                         R3
                     RD-IN
                       1 0
MUX
     In/Alu
                       D
                   WrD
      WrD X
                                            \sqrt{3} @D
      Clk
                     REGFILE
                   @A
   @A 3 X
                           @B
                                            ◯3 @B
                           В
WR-OUT
                                            \searrow N
     -\<u>\</u>
```

**3.b)** (1.5 puntos) Completad el programa en lenguaje ensamblador SISA para que el procesador formado por la unidad de control de propósito general (PC + secuenciador + memoria de instrucciones + lógica de control) junto con la UPG realicen la misma funcionalidad que el procesador del apartado 3a. El código solamente escribe en los registros R0, R3, R4 (para implementar la funcionalidad descrita) y R7 (para valores temporales).



E3 (3 de mayo de 2018) IC-17-18-Q2

#### Ejercicio 4 (1,5 puntos)

Escribid el contenido de las filas que se muestran de la tabla de la ROM del bloque ROM-CTRL-LOGIC del computador SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM). La figura muestra parte de la lógica de control. Indicad con x los valores de los bits que pueden ser indistintamente 0 o 1.



| Dirección |                |                |       |          |     |    |        |      |       |     |      |      | C        | onte     | enic | lo  |      |      |     |    |    |    |       |       |
|-----------|----------------|----------------|-------|----------|-----|----|--------|------|-------|-----|------|------|----------|----------|------|-----|------|------|-----|----|----|----|-------|-------|
| <15>      | <u> &lt;14</u> | <u> &lt;13</u> | I<12> | <u>×</u> | Bnz | Bz | Wr-Mem | RdIn | WrOut | WrD | Byte | Rb/N | -/i/l/a1 | -/i/l/a0 | 0P1  | OP0 | MxN1 | M×N0 | MxF | F2 | F1 | F0 | Mx@D1 | Mx@D0 |
| 0         | 0              | 1              | 0     | Х        |     |    |        |      |       |     |      |      |          |          |      |     |      |      |     |    |    |    |       |       |
| 0         | 1              | 0              | 1     | Х        |     |    |        |      |       |     |      |      |          |          |      |     |      |      |     |    |    |    |       |       |
| 1         | 0              | 0              | 1     | 1        |     |    |        |      |       |     |      |      |          |          |      |     |      |      |     |    |    |    |       |       |

ADDI LDB MOVHI E3 (3 de mayo de 2018) IC-17-18-Q2

# Estructura a bloques del SISC Harvard uniciclo (UCG+UPG+IO<sub>key-print</sub>+MEM)





#### Funcionalidad de la ALU

|                | F              |                | OP  |             |               |            |  |  |  |  |  |
|----------------|----------------|----------------|-----|-------------|---------------|------------|--|--|--|--|--|
| b <sub>2</sub> | b <sub>1</sub> | b <sub>0</sub> | 1 1 | 1 0         | 0 1           | 00         |  |  |  |  |  |
| 0              | 0              | 0              |     | Х           | CMPLT (X, Y)  | AND (X, Y) |  |  |  |  |  |
| 0              | 0              | 1              |     | Y           | CMPLE (X, Y)  | OR (X, Y)  |  |  |  |  |  |
| 0              | 1              | 0              |     | MOVHI(X, Y) |               | XOR(X, Y)  |  |  |  |  |  |
| 0              | 1              | 1              |     |             | CMPEQ (X, Y)  | NOT (X)    |  |  |  |  |  |
| 1              | 0              | 0              |     |             | CMPLTU (X, Y) | ADD (X, Y) |  |  |  |  |  |
| 1              | 0              | 1              |     |             | CMPLEU (X, Y) | SUB (X, Y) |  |  |  |  |  |
| 1              | 1              | 0              |     |             |               | SHA(X, Y)  |  |  |  |  |  |
| 1              | 1              | 1              |     |             |               | SHL(X, Y)  |  |  |  |  |  |