## Universidade de Aveiro Departamento de Eletrónica, Telecomunicações e Informática

Exame de Introdução aos Sistemas Digitais

20/01/2017

## **Notas Importantes!**

- Duração: 2h30m. Durante o teste não é permitida a utilização de calculadoras, telemóveis ou outros dispositivos eletrónicos.
- Responda no enunciado. Escreva nome e Nº nas folhas (1), (4) e (5).

4 5 Nº mec: Nome 6 8 1. [10 valores] Para cada questão proposta, existem quatro alternativas de resposta, das quais apenas uma é correta. Deve escolher marcando 'x' na célula correspondente da 10 tabela ao lado. No caso de se enganar, pode corrigir desenhando um círculo a cheio 11 sobre o 'x'. A cotação por pergunta é de 0.5 valores para as questões 1-14 e de 1 valor 12 para as questões 15-17. Questões não respondidas valem 0. Cada questão errada (ou de resposta ambígua) desconta 1/4 da cotação, até ao limite mínimo de 0 valores. a b С 1.1. Num sistema de numeração em que  $\sqrt{61}$ =7, a base é: a) b = 16c) b = 9b) b = 8d) nenhuma das anteriores 1.2. A representação do número 0.ABC<sub>16</sub> em base 8 é: a) 0.4725 c) 0.5236

1.3. No sistema 'complemento para 2' com 16 bits, o limite superior da gama de representação, em notação hexadecimal, é:

d) nenhuma das anteriores

a) 7FFF

b) 0.5274

c) FFFF

b) 8000

- d) nenhum dos anteriores
- 1.4. A palavra 11111111 em código binário natural corresponde, em código de Gray, a:
- a) 00000001

c) 10101010

b) 10000000

- d) nenhuma das anteriores
- 1.5. Considere que se acrescenta um bit de paridade a números em código BCD 'excesso para 3'. Qual das seguintes afirmações está errada?
- a) A distância de Hamming mínima torna-se 2
- c) Torna-se possível detetar erros que afetem um só bit
- b) Há casos em que a distância de Hamming é 4
- d) O código passa a ser contínuo
- 1.6. Qual das expressões booleanas seguintes está errada?

a) 
$$(x \oplus y)' = x \cdot y + x' \cdot y'$$

c) 
$$(x \oplus y) \oplus 1 = x \cdot y + x' \cdot y'$$

b) 
$$x \oplus y' = x. y + x'. y'$$

d) 
$$(x \oplus y) \oplus 0 = x.y + x'.y'$$

1.7. Recorde a relação genérica entre complementaridade e dualidade. Sejam então as funções booleanas  $f(x,y,w,z) = x \cdot y + z \cdot (w' + x + y')$  e  $g(x,y,w,z) = x' \cdot y' + z' \cdot (w + x' + y)$ . Verifica-se que:

a) 
$$g = f'$$

c) 
$$a^D = f$$

b) 
$$g = f^D$$

c) 
$$g^D = f'$$
  
d)  $g^D = f$ 

- 1.8. Considere a função f(A,B,C,D) explicitada no mapa de Karnaugh.
- Identifique os Implicantes Primos (IP) de f. A afirmação errada é: a) f tem 0 IP essenciais
- b) f tem 8 IP

- c) f tem 8 IP não essenciais
- d) f tem 1 IP essencial

| AB   |    |    |    |    |
|------|----|----|----|----|
| CD \ | 00 | 01 | 11 | 10 |
| 00   | 0  | 0  | 1  | 1  |
| 01   | 0  | 1  | 1  | 0  |
| 11   | 1  | 1  | 0  | 0  |
| 10   | 1  | 0  | 0  | 1  |

- 1.9. Analise o circuito da figura. A função F(X, Y, W, Z) que ele realiza é:
- a) F = (X + Y).(W + Z) c) F = (X + Y').(W + Z)
- b) F = (X' + Y).(W + Z)
- d) nenhuma das anteriores



- 1.10. A expressão  $A \cdot C \cdot D + A' \cdot B' \cdot D' + A \cdot C + A \cdot B' + A \cdot B \cdot C'$
- a) pode ser simplificada para  $A' + B \cdot D$
- c) pode ser simplificada para  $A + B' \cdot D'$
- b) pode ser simplificada para  $A + B \cdot D'$
- d) pode ser simplificada para A + D'
- 1.11. Um *multiplexer* 16:1 **não pode** realizar-se com:
- a) 8 multiplexers 2:1 + 2 multiplexers 4:1
- c) 2 multiplexers 8:1 + 1 multiplexer 2:1

b) 5 multiplexers 4:1

- d) 4 multiplexers 4:1 + 3 multiplexers 2:1
- 1.12. Considerando o circuito da figura, F(A, B, C, D) pode ser expressa como:
- a) A.B.C + A'.B.D + C.D
- c)  $(A \oplus C)' \cdot B + D$
- b)  $(A \oplus C) \cdot B + D$
- d)  $D + (A \oplus C)$



- 1.13. Conectando um contador binário de 3 bits em cascata com um contador BCD obtém-se um contador com módulo total de:
- a) 7

c) 64

b) 40

- d) 80
- 1.14. Num registo de deslocamento de 8 bits os flip-flops têm os seguintes parâmetros temporais:  $t_{su} = 15ns$ ,  $t_h=5ns$ ,  $t_{pHL}=t_{pLH}=25ns$ . Nestas condições, a frequência máxima de funcionamento é:
- a) 40 MHz

c) 5 MHz

b) 25 MHz

d) 3.125 MHz

- 1.15. Se EN = 1, o *flip-flop* D da figura fica em modo:
- a) TOGGLE
- c) RESET
- b) HOLD
- d) SET

(Note que TOGGLE designa inversão do estado)



1.16. Um determinado circuito sequencial síncrono com entrada x e saída y é descrito pelo diagrama de estados da figura. Sendo Q a variável de estado (Q=0 em S0), numa implementação baseada em flip-flops D as equações de excitação e saída são, respetivamente:

a) 
$$D = x \oplus Q$$
;  $y = x + Q$ 

c) 
$$D = x + Q$$
;  $y = x \oplus Q$ 

b) 
$$D = x' + Q$$
;  $y = x \oplus Q$ 

b) 
$$D = x' + Q$$
;  $y = x \oplus Q$  d)  $D = x + Q$ ;  $y = x' + Q$ 



- 1.17. O circuito da figura inclui um registo de deslocamento de 4 bits, que faz deslocamento no sentido Q0  $\rightarrow$  Q3. Assumindo que o estado inicial é Q3Q2Q1Q0 = 1011, o estado do circuito após 2 períodos de relógio será:
- a) Q3Q2Q1Q0 = 0111
- c) Q3Q2Q1Q0 = 0000
- b) Q3Q2Q1Q0 = 0110
- d) Q3Q2Q1Q0 = 0001



| N° mec: Nome |
|--------------|
|--------------|

- 2. [3 valores] Pretende-se implementar um circuito com entrada  $(x_3, x_2, x_1, x_0)$  em código BCD<sub>8421</sub> e saída  $(y_3, y_2, y_1, y_0)$  em código auto-complementar BCD<sub>642-3</sub>. Note ainda que nas primeiras 5 palavras do código de saída se deve ter  $y_3 = 0$ .
- 2.1. (1). Construa a tabela de verdade deste bloco de transcodificação.
- 2.2. (2). Adotando uma estratégia de projeto de custo mínimo, implemente a saída  $y_2$  usando apenas um multiplexer 4:1 e portas elementares de duas entradas. Admita que dispõe das entradas e seus complementos e das constantes "0" e "1". As entradas de seleção do multiplexer devem obrigatoriamente ligar-se às entradas  $(x_3, x_2)$ . Justifique sucintamente a sua solução.

3. [2 valores] Um determinado circuito combinatório tem 6 entradas  $(x_3, x_2, x_1, x_0, A, B)$  e uma saída F. O circuito comporta-se de acordo com algoritmo descrito a seguir. Implemente-o com base em 2 blocos combinatórios conhecidos e portas elementares. Minimize o número de componentes.

```
if (x_3 = 1)

F = A \oplus B;

elseif (x_2 = 1)

F = (A \oplus B)';

elseif (x_1 = 1)

F = A.B;

else

F = (A.B)';

endif
```

Nº mec: Nome

- 4. [5 valores] Considere o circuito sequencial síncrono da figura, com 2 entradas (a,b) e uma saída y.
- 4.1. (2). Deduza a tabela de transição de estados/saída e o correspondente diagrama de estados/saída. Para ilustrar o funcionamento, obtenha a sequência de valores de Q e y correspondentes à seguinte sequência das entradas:

a 10111 b 00110



- 4.2 (1) Este circuito corresponde a uma versão série dum bloco aritmético. Qual? Justifique a sua resposta, identificando o papel desempenhado nesse bloco pelas entradas (a,b), pela variável de estado (Q) e pela saída (y).
- 4.3 (2) Mostre, através dum diagrama de estados, que o circuito da figura abaixo permite dois ciclos de contagem, sendo a selecção do ciclo desejado feita através da entrada *S*. Identifique esses ciclos de contagem.

