# Progetto finale di Reti Logiche

# Weger Marco - Matricola n° 888201

# Anno Accademico 2019/2020

# Contenuto

| 1 | Intr         | roduzione                                             | 1  |  |  |  |  |  |  |
|---|--------------|-------------------------------------------------------|----|--|--|--|--|--|--|
|   | 1.1          | Obiettivi aggiuntivi                                  | 1  |  |  |  |  |  |  |
|   | 1.2          | Obiettivo velocità                                    | 1  |  |  |  |  |  |  |
|   | 1.3          | Obiettivo codice semplice e riutilizzabile            | 2  |  |  |  |  |  |  |
|   | 1.4          | Funzionamento in sintesi                              | 2  |  |  |  |  |  |  |
|   | 1.5          | Note aggiuntive sulla specifica                       | 3  |  |  |  |  |  |  |
| 2 | Architettura |                                                       |    |  |  |  |  |  |  |
|   | 2.1          | Macchina a stati finiti                               | 4  |  |  |  |  |  |  |
|   | 2.2          | Schema funzionale                                     | 5  |  |  |  |  |  |  |
| 3 | Sint         | esi                                                   | 7  |  |  |  |  |  |  |
|   | 3.1          | Registri sintetizzati                                 | 7  |  |  |  |  |  |  |
|   | 3.2          | Area occupata                                         |    |  |  |  |  |  |  |
|   | 3.3          | Report di timing                                      |    |  |  |  |  |  |  |
|   | 3.4          | Warnings                                              |    |  |  |  |  |  |  |
|   | 3.5          | Note aggiuntive sulla sintesi                         |    |  |  |  |  |  |  |
| 4 | Sim          | ulazioni                                              | 9  |  |  |  |  |  |  |
|   | 4.1          | Indirizzo non nella working-zone (test bench fornito) | 9  |  |  |  |  |  |  |
|   |              | 4.1.1 Dati                                            | 9  |  |  |  |  |  |  |
|   |              | 4.1.2 Risultati in pre sintesi                        | 9  |  |  |  |  |  |  |
|   |              | 4.1.3 Risultati in post sintesi                       | 10 |  |  |  |  |  |  |
|   | 4.2          | Indirizzo nella working-zone (test bench fornito)     | 10 |  |  |  |  |  |  |
|   |              | 4.2.1 Dati                                            | 10 |  |  |  |  |  |  |
|   |              | 4.2.2 Risultati in pre sintesi                        | 11 |  |  |  |  |  |  |
|   |              | 4.2.3 Risultati in post sintesi                       | 12 |  |  |  |  |  |  |
|   | 4.3          | Altri test bench                                      | 12 |  |  |  |  |  |  |
| 5 | Cor          | aclusione                                             | 13 |  |  |  |  |  |  |

#### 1 Introduzione

Per questo progetto mi sono posto l'obiettivo di descrivere un componente che rispetti le specifiche sia in pre sintesi che in post sintesi. Ho voluto scrivere del codice di facile lettura e che si adatti in modo semplice e rapido a qualsiasi tipo di modifica del pattern e/o della dimensione della memoria e del suo contenuto (più dettagli verranno forniti in seguito). Per quanto riguarda la frequenza di clock non sono andato alla ricerca di una massimizzazione in quanto la specifica fissa il periodo di clock a 100 ns.

#### 1.1 Obiettivi aggiuntivi

Dopo essermi assicurato di rispettate le richieste della specifica fornita mi sono posto i seguenti obiettivi:

- 1. Minimizzare il tempo trascorso dal momento che il segnale di start viene ricevuto al momento di invio del segnale di done;
- 2. Disattivare il segnale di enable della memoria tra le varie esecuzioni;
- 3. Descrivere un componente in grado di funzionare anche nel caso ci fossero reset asincroni durante l'esecuzione di una codifica;
- 4. Rendere il componente adattabile ad un'eventuale modifica della lunghezza dell'indirizzo della cella di memoria tramite una costante;
- 5. Rendere il componente adattabile ad un'eventuale modifica della dimensione di una singola cella di memoria tramite una costante (ADDR);
- Rendere il componente adattabile ad un'eventuale modifica del numero di elementi in una working-zone tramite una costante (WZ\_OFFSET);
- Rendere il componente adattabile ad un'eventuale modifica del numero di working-zone tramite una costante (WZ\_NUM).

Al fine di raggiungere i sopracitati obiettivi ho assunto che l'indirizzo da codificare e l'indirizzo codificato vengano sempre salvati in successione in celle immediatamente consecutive all'ultimo indirizzo di working-zone (ad esempio se ci fossero 16 working-zone, RAM(16) conterrebbe l'indirizzo da codificare e RAM(17) l'indirizzo codificato).

Tutte le ottimizzazioni descritte in seguito sono state valutate sulla base dei dati forniti dalla specifica e non tengono conto dell'eventuale crescita sproposita delle costanti sopracitate.

#### 1.2 Obiettivo velocità

La limitazione più stringente in termini di velocità è data dall'accesso alla RAM e dai suoi ritardi. Al fine di minimizzare i tempi di letture e confronti ho optato per un componente che al momento della lettura di una cella imposti

contemporaneamente la successiva richiesta. In questo modo posso garantire l'esecuzione dei confronti tra l'indirizzo e le N working-zone in N+1 cicli di clock. Occorreranno poi 2 cicli di clock per la scrittura del dato codificato in memoria e la notificazione di elaborazione completata. Un ulteriorie ciclo di clock mi è servito a garantire che il segnale  $o\_en$  non rimanga attivo tra un'esecuzione e la successiva. Ricapitolando, nel caso pessimo in cui l'indirizzo letto non si trova in nessuna delle work-zone:

$$T_{\text{esecuzione}} = (N+1) \cdot T_{\text{clock}} + 3 \cdot T_{\text{clock}}$$

Nella valutazione del tempo di esecuzione va preso in considerazione il fatto che il segnale di start potrebbe arrivare sul fronte di discesa del clock, qualora succedesse l'esecuzione ritarderà di  $T_{\rm clock}/2$ . Nella specifica forntia l'esecuzione massima dovrà durare 1200 ns (nel caso in cui  $i\_start$  fosse allineato al fronte di salita del clock), 1250 ns altrimenti.

### 1.3 Obiettivo codice semplice e riutilizzabile

Ho deciso di realizzare una macchina a stati finiti al fine di rendere il codice facilmente comprensibile ed eventualmente modificabile, anche parzialmente. Tutti i segnali sono gestiti da un'unica entity ad eccezione di un contatore generico utilizzato per scandire le working-zone. Le seguenti costanti garantiscono un alto livello di riutilizzabilità (tra parentesi i valori assegnati da specifica):

- SIZE MEM (16): dimensione dell'indirizzo di memoria;
- SIZE\_ADDR (8): dimensione di una cella di memoria;
- SIZE WZ (4): estensione della singola working-zone;
- COUNT\_WZ (3): dimensione del vettore WZ\_NUM;
- N WZ (8): numero di working-zone.

Viene naturale notare la relazione tra *COUNT\_WZ* e *N\_WZ*, nonostante ciò ho voluto esplicatre costanti differenti in modo da far fronte a situazioni in cui il numero di working-zone non è potenza di 2.

#### 1.4 Funzionamento in sintesi

Una soluzione che memorizza tramite registri i valori delle working-zone avrebbe migliorato i tempi di esecuzione compromettendo l'adattabilità del componente a situazione con un maggior numero di working-zone e/o una RAM più grande; pertando ho optato per scandire la memoria a ogni esecuzione. La singola esecuzione di una codifica può essere descritta attraverso un numero finito di step (che poi diventeranno una macchina a stati finiti):

1. Reset ed attesa del segnale di start (*i\_start=1*);

- 2. Abilitazione della memoria e richiesta dell'indirizo da codificare (salvato in un registro);
- 3. Richiesta della i-esima working-zone e confronto con l'indirizzo salvato, eventuale codifica e passaggio a step successivo (passo ripetuto per i compreso tra 0 e il numero di working-zone);
- 4. Scrittura dell'indirizzo codificato in memoria;
- 5. Invio segnale di elaborazione completata (o\_done=1) e attesa feedback (i\_start=0), il dato è disponibile fin dal momento in cui o\_done viene portato a 1;

#### 1.5 Note aggiuntive sulla specifica

Non sono stati considerati casi di working-zone sovrapposte in modo parziale o totale. Il componente scandisce in modo sequenziale le working-zone quindi viene identifica come valida quella nell'indirizzo RAM più basso (la scansione parte dall'indirizzo 0). Per la sintesi è stata scelta l'FPGA xc7a200tfbg484-1.

# 2 Architettura

#### 2.1 Macchina a stati finiti

Il funzionamento del componente è scandito dalla macchina a stati finiti in figura 1, la funzionalità di ogni singolo stato è descritta nella tabella 1. La macchina è sincronizzata con il segnale  $i\_clk$  e sensibile al segnale  $i\_start$ .



 ${\bf Figura~1:~} {\bf macchina~a~stati~finiti~implementata.}$ 

| Stato | Descrizione                                                           |
|-------|-----------------------------------------------------------------------|
| RST   | Stato di reset della macchina. Da qui partono eventuali rieseccu-     |
|       | zioni senza reset. Tutti i segnali vengono settati al loro valore di  |
|       | default (compreso o_done che potrebbe trovarsi alto) e il compo-      |
|       | nente si prepara a leggere il l'indirizzo da codificare. La memoria   |
|       | è disattivata.                                                        |
| MEM   | Utilizzato esclusivamente per abilitare la memoria prima di           |
|       | iniziare le letture.                                                  |
| ADDR  | L'indirzzo da codificare viene prelevato e salvato in un apposito     |
|       | registro. Il contatore che scandisce le working-zone viene resettato  |
|       | e la memoria viene preparata per la lettura della prima working-      |
|       | zone.                                                                 |
| WZ    | Unico stato ciciclico della macchina. La condizione di uscita dal ci- |
|       | clo è il raggiungimento dell'ultima working-zone (caso in cui l'indi- |
|       | rizzo non subirà modifiche) oppure l'identificazione della working-   |
|       | zone di appartenza (indirizzo da codificare). Nell'ultima esecuzio-   |
|       | ne dello stato la memoria viene preparata per la scrittura del dato   |
|       | (codificato o meno).                                                  |
| WRITE | Il segnale o_we viene alzato per permettere alla memoria di           |
|       | prelevare il dato $(o\_we)$ .                                         |
| DONE  | Viene notificato il termine dell'esecuzione tramite o_done per poi    |
|       | tornare nello stato RST in attesa di una nuova esecuzione.            |

Tabella 1: stati della macchina a stati finiti implementata.

#### 2.2 Schema funzionale

Analizzando i componenti più significativi dello schema prodotto da Vivado si possono notare le seguenti informazioni:

- il segnale  $o\_data$  (il valore finale dell'elaborazione) è derivato da 3 multiplexer:
  - next\_addr\_i: discrimina l'appartenza o meno alla working-zone;
  - next\_addr0\_i: discrimina l'eventuale offset nella working-zone;
  - current\_addr\_i: è comandato dall'enable della memoria;
- i segnali a singolo bit o\_done, o\_en e o\_we sono gestiti dagli omonimi flip flop;
- la macchina a stati finiti è gestita da un registro a 3 bit (current\_state\_reg);
- l'indirizzo da codificare è memorizzato in un registro di 7 bit (current\_addr\_reg);
- tutti i flip flop utilizzati sono di tipo D;
- il multiplexer che governa il segnale  $o\_address$  è gestito da segnali costanti ad eccezione dei bit che ne scandiscono i valori da 0 a 9 ( $o\_address\_i\__1$ ).



Figura 2: schema funzionale completo prodotto da Vivado.

#### 3 Sintesi

#### 3.1 Registri sintetizzati

Analizzando il report di sintesi e lo schema prodotto si può notare che gli stati della macchina sono codificati con la notazione "one hot" al fine di velocizzare le transizioni. Di seguito sono ricapitolati i registri sintetizzati.

| N° bit | N° registri | Modulo  | Contenuto                                     |  |
|--------|-------------|---------|-----------------------------------------------|--|
| 8      | 1           | main    | Salvataggio dell'indirizzo da confrontare con |  |
|        |             |         | le working-zone.                              |  |
| 1      | 3           | main    | Gestione di segnali a singolo bit: o_done,    |  |
|        |             |         | o_en, o_we.                                   |  |
| 6      | 1           | main    | Codifica lo stato corrente della macchina     |  |
|        |             |         | secondo la notazione "one hot".               |  |
| 3      | 1           | counter | Contatore a 3 bit usato per scandire le       |  |
|        |             |         | working-zone.                                 |  |

Tabella 2: registri sintetizzati e loro contenuto.

#### 3.2 Area occupata

Tramite le funzionalità di reportistica di VIVADO si possono analizzare il numero di LUT e di Flip Flop (a singolo bit) utilizzati.

| Risorsa       | Utilizzo | Disponibilità | Utilizzo in % |
|---------------|----------|---------------|---------------|
| Look Up Table | 30       | 134600        | 0,02229       |
| Flip Flop     | 20       | 269200        | 0,00743       |

**Tabella 3:** area utilizzata dal componente in relazione all'FPGA citata nella sezione 1.5.

#### 3.3 Report di timing

La specifica non richiede la valutazione del Worst Negative Slack (WNS) di conseguenza verrà considerato massimo. Analizzando i test bench forniti ho notato che la RAM ha un ritardo di esecuzione ( $T_{\rm RAM}$ ) di 1 ns. Dalle precendenti considerezanio segue il minimo periodo calcolabile:

$$T_{\rm min} = T_{\rm RAM} + T_{\rm clock} - WNS \approx 1ns + 100ns - 100ns = 1ns$$

Ne consegue la massima frequenza di clock:  $f_{\text{max}} = 1/T_{\text{min}} \approx 1 Ghz$ .

# 3.4 Warnings

Tutti i warning che si sono presentati durante lo sviluppo del componente sono stati risolti senza particolari difficoltà.

# 3.5 Note aggiuntive sulla sintesi

Per la sintesi ho usato la versione 2019.2 di XILINX VIVADO con i settaggi di default.

# 4 Simulazioni

Oltre a testare il componente con i test bench forniti dalla specifica ho ritenuto opportuno valutare alcuni casi critici del funzionamento del componente (descritti nella sezione 4.3).

#### 4.1 Indirizzo non nella working-zone (test bench fornito)

Da questo test bench mi aspetto che tutta la memoria venga scandita e infine ADDR venga proposto senza variazioni. Potremo inoltre valutare il tempo massimo per una singula esecuzione.

#### 4.1.1 Dati

• Working-zone: [4,13,22,31,37,45,77,91];

• ADDR: 42.

#### 4.1.2 Risultati in pre sintesi

Figura 3: valori dei segnali della entity durante la simulazione pre sintesi.

Questo primo test mi conferma il corretto valore dei segnali in seguito al reset. Trascuriamo per semplicità il fatto che il segnale di start arrivi sul fronte di discesa del clock e valutiamo i segnali ad ogni ciclo:

- 1. Il segnale *enable\_wire* viene alzato, mi aspetto che al prossimo clock venga caricato l'ADDR in *mem\_o\_data*;
- 2. ADDR viene salvato nell'registro locale, alla memoria viene richiesta la prima WZ;
- 3. Il confronto tra ADDR e WZ0 non è positivo, si passa al successivo;
- 4. Il confronto tra ADDR e WZ1 non è positivo, si passa al successivo;
- 5. Il confronto tra ADDR e WZ2 non è positivo, si passa al successivo;
- 6. Il confronto tra ADDR e WZ3 non è positivo, si passa al successivo;
- 7. Il confronto tra ADDR e WZ4 non è positivo, si passa al successivo;

- 8. Il confronto tra ADDR e WZ5 non è positivo, si passa al successivo;
- 9. Il confronto tra ADDR e WZ6 non è positivo, si passa al successivo;
- 10. Il confronto tra ADDR e WZ7 non è positivo, i confronti sono terminati quindi mem\_address viene correttamento portato a 9 (indirizzo dove deve scrivere) e in mem\_i\_data viene messo 42 (ADDR non modificato);
- 11. Il segnale mem\_we viene alzato per scrivere in memoria il valore finale;
- 12. La scrittura è terminata, si alza o\_done.

Una volta riportato  $tb\_start$  a '0' il componente torna in modo corretto nella situazione iniziale (ulteriori test riguardanti esecuzioni in successione nella sezione 4.3). Il tempo di esecuzione, come mi aspettavo, è di 12 cicli di clock.

#### 4.1.3 Risultati in post sintesi

Figura 4: valori dei segnali della entity durante la simulazione post sintesi.



Non avendo latch e/o segnali indefiniti il test post sintesi è equivalente alla situazione in pre sintesi a meno di alcuni *dont-care* che precedeno il reset iniziale (trascurabili).

#### 4.2 Indirizzo nella working-zone (test bench fornito)

Da questo test bench possiamo verificare che i confronti con le working-zone e la codifica dell'indirizzo avvengano correttamente.

#### 4.2.1 Dati

- Working-zone: [4,13,22,31,37,45,77,91];
- ADDR: 33.

L'indirizzo si trova nella quarta working-zone quindi in output mi aspetto 180 (1-011-0100).

#### 4.2.2 Risultati in pre sintesi

Figura 5: valori dei segnali della entity durante la simulazione pre sintesi.



Trascuriamo per semplicità il fatto che il segnale di start arrivi sul fronte di discesa del clock e valutiamo i segnali ad ogni ciclo:

- 1. Il segnale *enable\_wire* viene alzato, mi aspetto che al prossimo clock venga caricato l'ADDR in *mem\_o\_data*;
- ADDR viene salvato nell'registro locale, alla memoria viene richiesta la prima WZ;
- 3. Il confronto tra ADDR e WZ0 non è positivo, si passa al successivo;
- 4. Il confronto tra ADDR e WZ1 non è positivo, si passa al successivo;
- 5. Il confronto tra ADDR e WZ2 non è positivo, si passa al successivo;
- 6. Il confronto tra ADDR e WZ3 è positivo,  $mem\_address$  viene correttamento portato a 9 (indirizzo dove deve scrivere) e in  $mem\_i\_data$  viene messo 180 (ADDR nella quarta working-zone con offset 3);
- 7. Il segnale mem\_we viene alzato per scrivere in memoria il valore finale;
- 8. La scrittura è terminata, si alza o\_done.

Una volta riportato  $tb\_start$  a '0' il componente torna in modo corretto nella situazione iniziale (ulteriori test riguardanti esecuzioni in successione nella sezione 4.3). Il tempo di esecuzione è di 8 cicli di clock, quattro in meno rispetto al test bench precedenze dato che non sono stati necessari gli ultimi confronti.

#### 4.2.3 Risultati in post sintesi

Figura 6: valori dei segnali della entity durante la simulazione post sintesi.



Non avendo latch e/o segnali indefiniti il test post sintesi è equivalente alla situazione in pre sintesi a meno di alcuni *dont-care* che precedeno il reset iniziale (trascurabili).

#### 4.3 Altri test bench

Ho realizzato ulteriori test al fine di verificare le seguenti situazioni:

- ADDR nella prima working-zone (confine);
- ADDR nell'ultima working-zone (confine);
- ADDR nella working-zone con offset 0 (confine);
- ADDR nella working-zone con offset 3 (confine);
- riesecuzione di una codifica senza invio del segnale di reset;
- invio del segnale di reset nel mentre di un'esecuzione.

Tutti i test bench, compresi quelli nelle sezioni 4.1 e 4.2, hanno dato esito positivo sia in pre che in post sintesi. I test bench sono stati infine eseguiti in post implementazione confermando i risultati precedenti. Non sono state fatte ulteriori analisi sulla situazione in post implementazione.

# 5 Conclusione

Ricapitolando ho descritto un componente con le seguenti caratteristiche:

- funzionante in pre/post sintesi e in post implementazione;
- ottimizzato sotto il punto di vista dell'area utilizzata;
- ottimizzato sotto il punto di vista del tempo di esecuzione;
- altamente personalizzabile e configurabile mediante l'uso di costanti;
- utilizzo di LUT $^1$  par al 0,02229%;
- utilizzo di  $\mathrm{FF}^1$  par al 0,00743%.

 $<sup>^{1}\</sup>mathrm{Calcoli}$ basati sulla dimensione della FPGA citata nella sezione 1.5