# Progetto di Reti Logiche A. A. 2023/24

# Marco Zanzottera

# 20 marzo 2024

# Indice

| 1 | Introduzione             |                                                                      |    |  |  |  |  |  |  |
|---|--------------------------|----------------------------------------------------------------------|----|--|--|--|--|--|--|
|   | 1.1                      | Specifica                                                            | 2  |  |  |  |  |  |  |
| 2 | Architettura             |                                                                      |    |  |  |  |  |  |  |
|   | 2.1                      | Modulo 1 - State Manager                                             | 5  |  |  |  |  |  |  |
|   | 2.2                      | Modulo 2 - Current Address                                           | 9  |  |  |  |  |  |  |
|   | 2.3                      | Modulo 3 - Current Value                                             | 10 |  |  |  |  |  |  |
|   | 2.4                      | Modulo 4 - Current Credibility                                       | 10 |  |  |  |  |  |  |
|   | 2.5                      | Modulo 5 - Zero Evaluator                                            | 11 |  |  |  |  |  |  |
|   | 2.6                      | Modulo 6 - Multiplexer                                               | 12 |  |  |  |  |  |  |
|   | 2.7                      | Modulo 7 - End Address Computer                                      | 13 |  |  |  |  |  |  |
|   | 2.8                      | Modulo 8 - End Evaluator                                             | 13 |  |  |  |  |  |  |
| 3 | Risultati sperimentali 1 |                                                                      |    |  |  |  |  |  |  |
|   | 3.1                      | Sintesi                                                              | 15 |  |  |  |  |  |  |
|   | 3.2                      | Simulazioni                                                          |    |  |  |  |  |  |  |
|   |                          | 3.2.1 Test bench 1                                                   | 16 |  |  |  |  |  |  |
|   |                          | 3.2.2 Test bench 2 - Doppia elaborazione                             | 16 |  |  |  |  |  |  |
|   |                          | 3.2.3 Test bench 3 - Re-inizializzazione a i_rst=0                   | 19 |  |  |  |  |  |  |
|   |                          | 3.2.4 Test bench 4 - Nessuna modifica in memoria fuori dai           |    |  |  |  |  |  |  |
|   |                          | valori specificati                                                   | 21 |  |  |  |  |  |  |
|   |                          | 3.2.5 Test bench 5 - Primo valore letto dalla sequenza 0             | 22 |  |  |  |  |  |  |
|   |                          | 3.2.6 Test bench $6$ - Decremento valore di credibilità fino a $0$ . | 23 |  |  |  |  |  |  |
| 4 | Cor                      | nclusioni                                                            | 25 |  |  |  |  |  |  |

### 1 Introduzione

In questo progetto di Reti Logiche verrà sviluppato un modulo hardware, in grado di soddisfare la specifica fornita mantenendo un tempo di clock inferiore a  $20\,\mathrm{ns}$ .

# 1.1 Specifica

**Memoria** Viene fornita una memoria con  $2^{16} = 65536$  indirizzi di memoria, indicizzabile da 0 a 65535 tramite il segnale o\_mem\_addr di 16 bit. Ogni cella di memoria contiene una parola da 8 bit (1 byte).

È possibile accedere alla memoria in lettura e in scrittura: i segnali di controllo coinvolti sono o\_mem\_en e o\_mem\_we.

Si hanno poi due segnali i\_mem\_data e o\_mem\_data da 8 bit, rispettivamente utilizzati per leggere o scrivere il dato.

Il dato viene letto dalla posizione o\_mem\_addr e portato su i\_mem\_data quando, sul fronte di salita del clock, o\_mem\_en=1 e o\_mem\_we=0.

Il dato presente in o\_mem\_data viene scritto in posizione o\_mem\_addr quando, sul fronte di salita del clock, o\_mem\_en=1 e o\_mem\_we=1.

Quando o\_mem\_en=0 non si stanno effettuando letture o scritture sulla memoria.

Ingressi Oltre ai segnali in ingresso relativi al collegamento con la memoria (contraddistinti dal prefisso i\_), vengono forniti dei segnali in ingresso al sistema da sviluppare:

- i\_clk, segnale di clock con un periodo di 20 ns;
- i\_rst, segnale di reset che quando posto a 1 inizializza il sistema prima di ricevere il segnale di inizio, in modo asincrono: non dipende dal segnale di clock;
- i\_start, segnale di inizio che viene posto a 1 quando il sistema deve iniziare a operare sulla memoria;
- i\_k, segnale a 10 bit che rappresenta in binario naturale la lunghezza della sequenza di byte sulla quale il sistema deve operare. È possibile operare su un numero di elementi che va da 0 a  $2^{10} 1 = 1023$ ;
- i\_add, segnale a 16 bit che rappresenta l'indirizzo di memoria del primo elemento della sequenza;

**Uscite** Oltre ai segnali in uscita relativi al collegamento con la memoria (contraddistinti dal prefisso o\_), viene fornito un segnale in uscita al sistema da sviluppare:

• o\_done, segnale che viene posto a 0 quando i\_rst=1 e a 1 quando il sistema ha terminato di operare sulla sequenza di i\_k elementi a partire dall'indirizzo di memoria i\_add. A seguito di o\_done=1 il segnale i\_start viene abbassato ed è possibile porre nuovamente o\_done=0, rendendo il sistema pronto per operare su una nuova sequenza;

**Comportamento** A seguito dell'inizializzazione con segnale di reset i\_rst, al sistema viene fornito il segnale di start i\_start = 1. Fino a quando i\_start = 1, è garantito che i\_k e i\_add non cambino.

Se il sistema ha ricevuto in ingresso  $\mathtt{i}_{-\mathtt{k}}=0,$  nulla deve essere scritto sulla memoria.

Se il sistema ha ricevuto in ingresso  $i_k > 0$ , procederà a leggere e scrivere sulla memoria secondo il seguente criterio:

- 1. Viene letto dalla memoria il dato all'indirizzo specificato da i\_add;
- Se viene letto 0 come primo valore, si scrive il valore di credibilità 0 (00000000) all'indirizzo di memoria i\_add + 1;
- Se viene letto come primo valore un numero > 0, si scrive il valore di credibilità 31 (00011111) all'indirizzo i\_add + 1;
- Si prosegue leggendo l'indirizzo i\_add + 2 dalla memoria se è minore di i\_add + 2 · i\_k, altrimenti si termina;
- 5. Se viene letto come valore un numero > 0, si scrive il valore di credibilità 31 (00011111) all'indirizzo successivo a quello da cui è avvenuta la lettura;
- 6. Se viene letto come valore 0, lo si sovrascrive con il precedente valore letto e si scrive il valore di credibilità precedente decrementato di 1 all'indirizzo successivo a quello da cui è avvenuta la lettura. Se il precedente valore di credibilità era 0, rimane 0;
- 7. Si prosegue leggendo i byte a indirizzi di memoria a distanza 2, fino a quando sono minori di  $i\_add + 2 \cdot (i\_k)$ , altrimenti si termina;
- 8. Si ritorna al passo 5.

 $\mathbf{Esempio} \quad \mathtt{i\_add} = \mathtt{0x0002} \ \mathtt{i\_k} = \mathtt{0x09}$ 

|        |      | 000 | $02 i_k = 0x$ |      |
|--------|------|-----|---------------|------|
| Prin   |      |     | Dop           | 0    |
| addr   | word |     | addr          | word |
| 0x0000 | 0x13 |     | 0x0000        | 0x13 |
| 0x0001 | 0x00 |     | 0x0001        | 0x00 |
| 0x0002 | 0x00 |     | 0x0002        | 0x00 |
| 0x0003 | 0x00 |     | 0x0003        | 0x00 |
| 0x0004 | 0x47 |     | 0x0004        | 0x47 |
| 0x0005 | 0x00 |     | 0x0005        | 0x1F |
| 0x0006 | 0x64 |     | 0x0006        | 0x64 |
| 0x0007 | 0x00 |     | 0x0007        | 0x1F |
| 0x0008 | 0xDA |     | 0x0008        | 0xDA |
| 0x0009 | 0x00 |     | 0x0009        | 0x1F |
| 0x000A | 0x37 |     | 0x000A        | 0x37 |
| 0x000B | 0x00 |     | 0x000B        | 0x1F |
| 0x000C | 0x00 |     | 0x000C        | 0x37 |
| 0x000D | 0x00 |     | 0x000D        | 0x1E |
| 0x000E | 0x00 |     | 0x000E        | 0x37 |
| 0x000F | 0x00 |     | 0x000F        | 0x1D |
| 0x0010 | 0x00 |     | 0x0010        | 0x37 |
| 0x0011 | 0x00 |     | 0x0011        | 0x1C |
| 0x0012 | 0x00 |     | 0x0012        | 0x37 |
| 0x0013 | 0x00 |     | 0x0013        | 0x1B |
| 0x0014 | 0x00 |     | 0x0014        | 0x00 |
| 0x0015 | 0x00 |     | 0x0015        | 0x00 |
| 0x0016 | 0x00 |     | 0x0016        | 0x00 |
| 0x0017 | 0x00 |     | 0x0017        | 0x00 |
| 0x0018 | 0x00 |     | 0x0018        | 0x00 |
| 0x0019 | 0x00 |     | 0x0019        | 0x00 |
| 0x001A | 0x23 |     | 0x001A        | 0x23 |
| 0x001B | 0x00 |     | 0x001B        | 0x00 |
| 0x001C | 0x59 |     | 0x001C        | 0x59 |
| 0x001D | 0x00 |     | 0x001D        | 0x00 |
| 0x001E | 0x33 |     | 0x001E        | 0x33 |
| 0x001F | 0x00 |     | 0x001F        | 0x00 |
| 0x0020 | 0x00 |     | 0x0020        | 0x00 |
| 0x0021 | 0x00 |     | 0x0021        | 0x00 |
| 0x0022 | 0x00 |     | 0x0022        | 0x00 |
| 0x0023 | 0x00 |     | 0x0023        | 0x00 |

### 2 Architettura

Il progetto è realizzato ad alto livello con un approccio strutturale: tramite VHDL vengono specificati i moduli di cui è composto e come questi siano collegati tra loro e con ingressi e uscite esterne.

Ogni modulo implementa una parte delle funzionalità necessarie alla realizzazione del sistema, ed è realizzato con uno o più degli approcci tra dataflow, strutturale e comportamentale, in base alla complessità del modulo considerato.

I moduli utilizzati sono 8, dei quali è possibile vederne i collegamenti dallo schema in Figura 2.1.

## 2.1 Modulo 1 - State Manager

Il primo modulo (Figura 2.2) si occupa della gestione dello stato in cui l'intero sistema si può trovare. È realzzato con un approccio comportamentale, è quindi una collezione di process che implementano una macchina a stati.

Il primo process si occupa di aggiornare lo stato corrente in relazione al fronte di salita del clock, mentre il secondo process implementa la funzione di transizione e il terzo la funzione di uscita.

La macchina a stati è una macchina di Mealy, in quanto le uscite non dipendono dal solo stato corrente, ma anche dall'ingresso.

In Figura 2.3 sono riportati gli stati, e siccome la macchina a stati ha più di un ingresso, tale schema è da interpretarsi in maniera diversa dai classici diagrammi degli stati.

Il segnale i\_rst di reset, asincrono, può portare in qualsiasi momento la macchina nello stato IDLE. Tutte le altre transizioni di stato avvengono invece sul fronte di salita del ciclo di clock.

Se un arco non ha etichette, la transizione di stato avviene sempre. Se un arco ha un'etichetta, la transizione di stato allo stato indicato avviene solo se sul fronte di salita i segnali indicati, con le opportune operazioni logiche, vengono valutati logicamente come veri. Altrimenti, se nessuna etichetta di un arco dello stato corrente è vera, lo stato della macchina non cambia.

Gli stati della macchina sono 6:

- IDLE: Lo stato in cui la macchina è portata a seguito di inizializzazione con i\_rst, è uno stato passivo che indica la predisposizione della macchina a poter iniziare ad effettuare un'elaborazione;
- READ: Lo stato in cui si entra a seguito di un segnale i\_start alto, oppure a seguito dello stato WRITECREDIBILITY. È uno dei quattro stati in cui la macchina sta effettuando l'elaborazione (READ, EVALREAD, WRITEVALUE, WRITECREDIBILITY). In questo stato si preparano i segnali necessari a poter richiedere alla memoria la lettura di un byte da un certo indirizzo;
- EVALREAD: Lo stato in cui si entra dopo READ se i\_finish è basso. Siccome la memoria è sincrona, per poterne leggere il contenuto è necessario preparare i segnali all'interrogazione in un certo periodo di clock, per poi ottenere il risultato nel ciclo di clock successivo. In questo stato viene valutato se è necessario sovrascrivere il valore letto: per specifica deve essere fatto solo se il valore letto è 0. La valutazione è effettuata mediante



Figura 2.1: Schema architetturale del progetto



Figura 2.2: Interfaccia del modulo 1

i segnali i\_memory\_value\_is\_zero e i\_current\_value\_is\_zero, che devono essere contemporaneamente alto e basso per portare nello stato WRITEVALUE, altrimenti la transizione porta allo stato WRITECRE-DIBILITY. Sempre in base a questa condizione viene scelto se il prossimo indirizzo di memoria non deve cambiare oppure deve avanzare di una posizione. Questo stato viene utilizzato anche per segnalare ad altri moduli del sistema che la memoria sta esponendo un certo valore in lettura, permettendo ad esempio la sua memorizzazione;

- WRITEVALUE: Lo stato in cui si sovrascrive il valore 0 in memoria con un valore diverso da 0 memorizzato dal sistema. La transizione di questo stato è incondizionata verso WRITECREDIBILITY;
- WRITECREDIBILITY: Lo stato in cui si scrive il valore di credibilità in memoria;
- DONE: Lo stato in cui si segnala che il processo è terminato, utilizzando l'apposito segnale o\_done. Si raggiunge questo stato dallo stato di READ, a seguito di un segnale i\_finish alto che determina la fine dell'elaborazione, generato da un altro modulo del sistema. Tramite questo stato si può tornare in stato di IDLE a seguito del segnale i\_start basso, rendendo il sistema nuovamente pronto a gestire una nuova elaborazione;

Il modulo, per gestire gli altri moduli, produce in uscita diversi segnali, riportati in Tabella 2.1.

| stato            | o_done | o_mem_we | o_mem_en | o_write_cred | o_next_addr                                             | o_eval_read |
|------------------|--------|----------|----------|--------------|---------------------------------------------------------|-------------|
| IDLE             | 0      | -        | 0        | -            | 0                                                       | 0           |
| READ             | 0      | 0        | 1        | -            | 0                                                       | 0           |
| EVALREAD         | 0      | -        | 0        | -            | i_memory_value_is_zero<br>or<br>i_current_value_is_zero | 1           |
| WRITEVALUE       | 0      | 1        | 1        | 0            | 1                                                       | 0           |
| WRITECREDIBILITY | 0      | 1        | 1        | 1            | 1                                                       | 0           |
| DONE             | 1      | -        | 0        | _            | 0                                                       | 0           |

Tabella 2.1: Uscite del modulo 1



Figura 2.3: Diagramma degli stati del modulo  $1\,$ 



Figura 2.4: Interfaccia del modulo 2



Figura 2.5: Diagramma degli stati del modulo 2

#### 2.2 Modulo 2 - Current Address

Il secondo modulo (Figura 2.4) si occupa di inizializzare e gestire l'avanzamento dell'indirizzo di memoria corrente. È realzzato con un approccio comportamentale, è quindi una collezione di process che implementano una macchina a stati.

Il primo process si occupa di aggiornare lo stato corrente e l'indirizzo di memoria in relazione al fronte di salita del clock, mentre il secondo process implementa la funzione di transizione e la gestione dell'inizializzazione e dell'avanzamento dell'indirizzo di memoria corrente.

La macchina a stati è una macchina di Moore, in quanto l'uscita è l'indirizzo corrente.

I due possibili stati per la macchina sono uno stato di IDLE e uno di STORE, come mostrato in Figura 2.5.

Nello stato IDLE il modulo è inattivo, con indirizzo corrente zero. Passando dallo stato IDLE allo stato store, viene immagazzinato nell'indirizzo corrente il valore esposto da i\_add. Nello stato STORE il modulo è attivo, e se il segnale i\_next\_addr è alto l'indirizzo corrente viene incrementato di una posizione sul fronte di salita del clock, altrimenti non subisce variazioni.



Figura 2.6: Interfaccia del modulo 3



Figura 2.7: Interfaccia del modulo 4

### 2.3 Modulo 3 - Current Value

Il terzo modulo (Figura 2.6) si occupa di inizializzare e gestire l'ultimo valore letto dalla memoria diverso da zero. È realzzato con un approccio comportamentale, è quindi una collezione di process che implementano un registro di memoria a 8 bit.

Il primo process si occupa di aggiornare il valore corrente in relazione al fronte di salita del clock, mentre il secondo process implementa la gestione del valore corrente, sovrascrivendo il precedente solo quando i\_eval è alto e il valore letto da memoria non è zero.

Se i\_start è basso, il valore corrente è costantemente impostato a zero. Il modulo opera come descritto solo quando i\_start è alto.

### 2.4 Modulo 4 - Current Credibility

Il quarto modulo (Figura 2.7) si occupa di inizializzare e gestire il valore di credibilità corrente. È realzzato con un approccio comportamentale, è quindi



Figura 2.8: Interfaccia e architettura del modulo 5

una collezione di process che implementano un registro di memoria a 8 bit e la logica con la quale aggiornarne il contenuto.

Il primo process si occupa di aggiornare la credibilità corrente in relazione al fronte di salita del clock, mentre il secondo process implementa la gestione della credibilità corrente.

Se i\_start è basso, la credibilità corrente è impostata a zero. Se invece i\_start è alto, viene valutato il segnale i\_eval: nel caso in cui sia basso, il valore di credibilità non cambia, mentre se è alto si considera il segnale i\_memory\_value\_is\_zero. Se il segnale i\_memory\_value\_is\_zero è alto, la credibilià viene decrementata di uno, fino ad un minimo di zero, altrimenti viene impostata a 31.

## 2.5 Modulo 5 - Zero Evaluator

Il quinto modulo, ricevuto in ingresso un segnle ad N (generic VHDL) bit, produce 1 in uscita sul segnale o\_value\_is\_zero solo quando tutti i bit in ingresso sono 0.

È realizzato con un approccio dataflow, che è possibile vedere in Figura 2.8. È stata utilizzata la libreria use IEEE.STD\_LOGIC\_MISC per l'operazione or\_reduce(), che effettua l'or di un vettore di bit (std\_logic\_vector). Senza questa



Figura 2.9: Interfaccia e architettura del modulo 6

libreria avrei creato il modulo per un N fissato e un numero fisso di or, oppure avrei utilizzato un process per mantenere il parametro generico N.

Viene utilizzato nel sistema due volte: la prima (Modulo 5A) riceve in ingresso il segnale i\_mem\_data ed è collegato in uscita a Modulo 1 e Modulo 3, la seconda (Modulo 5B) riceve in ingresso il segnale prodotto dal Modulo 3 (valore corrente) e porta l'uscita al Modulo 1.

# 2.6 Modulo 6 - Multiplexer

Il sesto modulo è un multiplexer che permette di selezionare quale ingresso di N (generic VHDL) bit portare in uscita su un vettore di N bit, usando un ingresso di selezione i\_ctrl: per i\_ctrl basso, viene portato in uscita i\_0, mentre per i\_ctrl alto i\_1.

È realizzato con un approccio dataflow, che è possibile vedere in Figura 2.9. Viene utilizzato nel sistema per selezionare cosa scrivere in memoria (segnale di controllo prodotto dal Modulo 1), se un valore precedentemente letto (ricevuto dal Modulo 3) nel caso all'ultima lettura della memoria sia stato letto 0 o una credibilità corrente (ricevuta dal Modulo 4). L'uscita è collegata direttamente a o\_mem\_data.



Figura 2.10: Interfaccia e architettura del modulo 7

## 2.7 Modulo 7 - End Address Computer

Il settimo modulo si occupa di calcolare l'indirizzo di memoria al quale il sistema deve interrompere l'elaborazione della sequenza.

È realizzato con un approccio dataflow, che è possibile vedere in Figura 2.10. Considerando che l'indirizzo finale è dato dalla formula i\_add + 2i\_k, prima viene effettuato uno shift logico a sinistra (equivalente a moltiplicare per due) dell'ingresso i\_k, e poi questo viene sommato con i'ingresso i\_add.

#### 2.8 Modulo 8 - End Evaluator

L'ottavo modulo si occupa di valutare quando il sistema deve terminare l'elaborazione.

È realizzato con un approccio dataflow, che è possibile vedere in Figura 2.11. Il modulo effettua la sottrazione tra i\_0 e i\_1, portando in uscita il bit più significativo negato. L'uscita ha quindi valore alto quando il risultato della sottrazione è positivo (MSB del risultato a 0), cioè quando i\_0 è maggiore o uguale a i\_1. Se invece i\_0 è minore di i\_1, l'uscita del modulo è 0.

Nel sistema l'ingresso i\_0 proviene dal Modulo 2 (indirizzo corrente), l'ingresso i\_1 proviene dal Modulo 7 (indirizzo finale), mentre l'uscita è collegata al Modulo 1, che la vede come segnale di ingresso i\_finish.



Figura 2.11: Interfaccia e architettura del modulo  $8\,$ 

# 3 Risultati sperimentali

#### 3.1 Sintesi

La scheda utilizzata per effettuare la sintesi è quella di esempio riportata sulle regole del progetto: Artix-7 FPGA xc7a200tfbg484-1. Il progetto viene sintetizzato senza errori, e dopo aver impostato come constraint il clock a 20 ns si ottengono i seguenti risultati:

```
>report_timing

[...]
Timing Report

Slack (MET): 16.312ns (required time - arrival time)

[...]

>report_utilization

[...]
1. Slice Logic
```

| Site Type   Used           |   |
|----------------------------|---|
| ice LUTs*   69             |   |
| LUT as Logic 69            | 1 |
| LUT as Memory 0            | i |
| ice Registers 39           | , |
| Register as Flip Flop   39 | , |
| Register as Latch 0        | i |
| Muxes 0                    | i |
| Muxes 0                    |   |
| Muxes                      | 0 |

Dai quali possiamo desumere che il percorso critico del componente hardware ha una latenza di 20-16.312=3.688 ns, che quindi rispetta la specifica di operazione con ciclo di clock di  $20\,\mathrm{ns}$ , e che il numero di Latch sintetizzati è pari a 0, in quanto spesso vengono sintetizzati Latch quando si utilizza un approccio comportamentale e non si specifica un'uscita per ogni ramo del processo.

#### 3.2 Simulazioni

Di seguito sono riportate le simulazioni effettuate, tutte superate sia in presintesi che in post-sintesi funzionale. Le simulazioni sono ottenute modificando la simulazione di esempio, per andare a verificare il comportamento del componente in casi non verificati ma previsti dalla specifica. Per ogni testbench sono quindi riportate le modifiche rispetto al primo test tramite comando:

#### **3.2.1** Test bench 1

Questo è il caso di test fornito, e dopo un'attenta analisi del codice, queste sono le funzionalità e casi testati:

- Mentre i\_rst è alto, viene assicurato che i\_done rimanga basso.
- Dopo che il segnale i\_rst è tornato basso, ma prima che il segnale i\_start diventi alto, viene verificato che il segnale o\_done non venga portato alto.
- Al termine dell'elaborazione (quando o\_done viene portato alto), si verifica che non siano contemporaneamente alti o\_mem\_en e o\_mem\_we. Non deve essere infatti possibile scrivere in memoria al termine dell'elaborazione.
- Si verifica che al termine dell'elaborazione il contenuto della memoria tra i\_add e i\_add+2i\_k-1 sia stato modificato secondo specifica, sovrascrivendo i valori letti con la lettura precedente se questi erano 0 e scrivendo l'opportuno valore di credibilità.
- Si verifica che non appena il segnale i\_start viene portato basso, il segnale i\_done sia ancora alto. Nel caso di test proposto questo viene verificato correttamente, anche se il messaggio di report indicato

```
"TEST FALLITO o_done !=0 after reset before start" è sbagliato, dovrebbe essere
"TEST FALLITO o_done !=1 after start set to 0 at elaboration end"
```

Con questo test vengono testate le funzionalità di base del modulo hardware, nel caso in cui la sequenza di elaborazione includa come primo valore letto un valore diverso da 0, e ci siano successivamente alcuni valori da leggere uguali a 0, che diminuiscono il valore di credibilità (senza mai arrivare a 0). Non viene inoltre esplorata la possibilità di richiedere un'elaborazione ulteriore al termine della prima elaborazione.

### 3.2.2 Test bench 2 - Doppia elaborazione

Questo caso di test estende il caso precedentemente definito dal test bench 1 (3.2.1), chiedendo al sistema prima un'elaborazione a partire da i\_add = 0x04D2 e i\_k = 0xE, per poi chiedere una successiva elaborazione di una sequenza a partire da i\_add = 0x05D2 e i\_k = 0xE. Tra le due elaborazioni intercorre una pausa di 50 ns, nei quali il segnale i\_start è mantenuto basso e vengono caricati i valori specificati di i\_add e i\_k.

```
1 --- ./project_tb.vhd

2 +++ ./project_tb_2.vhd

3 @@ -1,14 +1,14 @@

4 --- TB EXAMPLE PFRL 2023-2024

5 +-- TB 2 PFRL 2023-2024
```

```
6
7
    library ieee;
8
    use ieee.std_logic_1164.all;
9
    use ieee.numeric_std.all;
10
    use std.textio.all;
11
12 -entity project_tb is
13 -end project_tb;
14 +entity project_tb_2 is
15 +end project_tb_2;
16
   -architecture project_tb_arch of project_tb is
17
  +architecture project_tb_arch_2 of project_tb_2 is
19
         constant CLOCK_PERIOD : time := 20 ns;
20
         signal tb_clk : std_logic := '0';
21
         signal tb_rst , tb_start , tb_done : std_logic;
22
   @@ -32,6 +32,7 @@
         signal memory_control : std_logic := '0';
23
24
25
         constant SCENARIO_ADDRESS: integer := 1234;
26 +
         constant SCENARIO_ADDRESS_2 : integer := 1490;
27
28
         component project_reti_logiche is
29
             port (
30 @ 00 -135,6 +136,14 @ 0
                 wait until rising_edge(tb_clk);
31
32
             end loop;
33
34 +
             for i in 0 to SCENARIO_LENGTH*2-1 loop
35
                 init_o_mem_addr <= std_logic_vector (
       to_unsigned(SCENARIO_ADDRESS_2+i, 16));
36
                 init_o_mem_data <= std_logic_vector(
       to_unsigned(scenario_input(i),8));
37
  +
                 init_o_mem_en <= '1';
                 init\_o\_mem\_we \ <= \ '1';
38 +
39 +
                 wait until rising_edge(tb_clk);
40 +
             end loop;
41 +
42
             wait until falling_edge(tb_clk);
43
44
             memory_control <= '1'; — Memory controlled by
                the component
   @@ -152,6 +161,21 @@
45
46
47
             tb_start \ll '0';
48
49
             tb_add <= std_logic_vector(to_unsigned(
       SCENARIO_ADDRESS_2, 16));
50 +
                  <= std_logic_vector(to_unsigned())</pre>
             tb_k
       SCENARIOLENGTH, 10);
```

```
51 +
52 +
            wait until falling_edge(tb_done);
53 +
54 +
             tb\_start <= '1';
55 +
            while tb_done /= '1' loop
56 +
                 wait until rising_edge(tb_clk);
57 +
58 +
            end loop;
59 +
60 +
            wait for 5 ns;
61 +
62 +
             tb\_start <= '0';
63 +
64
            wait;
65
66
        end process;
67 @@ -183,6 +207,22 @@
            wait until falling_edge(tb_start);
68
             assert tb_done = '1' report "TEST FALLITO o_done
69
                 !{=}0 after reset before start" severity
                failure;
70
            wait until falling_edge(tb_done);
71 +
72 +
            wait until rising_edge(tb_start);
73 +
             while tb_done \neq '1' loop
74 +
75 +
                 wait until rising_edge(tb_clk);
76 +
            end loop:
77 +
78 +
             assert tb_o_mem_en = '0' or tb_o_mem_we = '0'
       report "TEST FALLITO o_mem_en !=0 memory should not be
        written after done." severity failure;
79 +
80 +
             for i in 0 to SCENARIO_LENGTH*2-1 loop
81 +
                 assert RAM(SCENARIO_ADDRESS_2+i) =
       std_logic_vector(to_unsigned(scenario_full(i),8))
       report "TEST FALLITO @ OFFSET=" & integer 'image(i) & "
        expected= " & integer 'image(scenario_full(i)) & "
       actual=" & integer 'image(to_integer(unsigned(RAM(i))))
        severity failure;
            end loop;
82 +
83 +
            wait until falling_edge(tb_start);
84 +
            assert tb_done = '1' report "TEST FALLITO o_done
85 +
        !=0 after reset before start" severity failure;
86 +
            wait until falling_edge(tb_done);
87
             assert false report "Simulation Ended! TEST
88
                PASSATO (EXAMPLE)" severity failure;
89
        end process;
```

#### 3.2.3 Test bench 3 - Re-inizializzazione a i\_rst=0

Questo caso di test estende il caso precedentemente definito dal test bench 1 (3.2.1), considerando che il segnale i\_rst possa essere portato a 1 prima che il modulo completi l'elaborazione. Scegliendo opportunamente un tempo di 540 ns tra il fronte di salita del segnale i\_rst, è possibile fermare l'elaborazione dopo la scrittura del settimo valore di credibilità, andando poi a verificare che la prima parte della sequenza sia stata elaborata correttamente, mentre la seconda non abbia subito modifiche. Alla salita del segnale i\_rst il segnale i\_start viene portato basso.

Avvertenza: questo test dipende dalla specifica implementazione qui realizzata, in quanto interrompe la sequenza con un reset tenendo conto dei nanosecondi necessari al componente per elaborare la sequenza (3 stati per la lettura di un valore diverso da 0, 3 stati per la lettura di un valore nullo).

```
- ./project_{	t tb.vhd}
  +++ ./project_tb_3.vhd
   @@ -5,10 +5,10 @@
3
    use ieee.numeric_std.all;
4
5
    use std.textio.all;
6
7
  -entity project_tb is
8 -end project_tb;
9 +entity project_tb_3 is
10 +end project_tb_3;
11
   -architecture project_tb_arch of project_tb is
   +architecture project_tb_arch_3 of project_tb_3 is
13
14
        constant CLOCK_PERIOD : time := 20 ns;
15
        signal tb_clk : std_logic := '0';
16
        signal tb_rst, tb_start, tb_done : std_logic;
17
      -27,7 +27,7 @@
        type scenario_type is array (0 to SCENARIO_LENGTH
18
            *2-1) of integer;
19
20
        signal scenario_input : scenario_type := (128, 0,
            100\,,\quad 0\,,\ 1\,,\quad 0\,,\ 0\,,\quad 0\,,\ 5\,,\quad 0\,,\ 23\,,\quad 0\,,\ 200\,,\quad 0\,,
21
        signal scenario_full : scenario_type := (128, 31,
       64, 31, 64, 30, 64, 29, 64, 28, 64, 27, 64, 26, 100,
       31, 1, 31, 1, 30, 5, 31, 23, 31, 200, 31, 200, 30);
22
        signal scenario_full : scenario_type := (128, 31,
       64, 31, 64, 30, 64, 29, 64, 28, 64, 27, 64, 26, 100,
       0, 1, 0, 0, 0, 5, 0, 23, 0, 200, 0, 0, 0);
23
24
        signal memory_control : std_logic := '0';
25
26
   @@ -144,13 +144,16 @@
27
             tb_start <= '1':
28
```

```
29
30 -
             while tb_done /= '1' loop
31 -
                 wait until rising_edge(tb_clk);
32
             end loop;
33 -
34 -
             wait for 5 ns;
             wait for 540 ns;
35 +
36
37
             tb_start \ll '0';
38 +
             tb_rst <= '1';
39 +
40 +
            — Wait some time for the component to reset...
41 +
42 +
             wait for 50 ns;
43 +
             tb_rst <= '0';
44 +
45
46
             wait;
47
48 @ 0 -170,20 +173,17 @ 0
49
50
             wait until rising_edge(tb_start);
51
             while tb_done /= '1' loop
52 -
53 -
                 wait until rising_edge(tb_clk);
             end loop;
54
55
  +
             wait until tb_rst = '1';
56 +
             wait for 25 ns;
             assert tb_done = '0' report "TEST FALLITO o_done
57
  +
        !=0 during reset" severity failure;
58
             wait until tb_rst = '0';
59
             assert tb_o_mem_en = '0' or tb_o_mem_we = '0'
60
       report "TEST FALLITO o_mem_en !=0 memory should not be
        written after done." severity failure;
61 +
             assert tb_o_mem_en = '0' or tb_o_mem_we = '0'
       report "TEST FALLITO o_mem_en !=0 memory should not be
        written after reset." severity failure;
62
63
             for i in 0 to SCENARIOLENGTH*2-1 loop
64
                 assert RAM(SCENARIO_ADDRESS+i) =
                    std_logic_vector(to_unsigned(
                    scenario_full(i),8)) report "TEST FALLITO
                     @ OFFSET=" & integer 'image(i) & "
                    expected= " & integer 'image(scenario_full
                    (i)) & "actual="& integer'image(
                    to_integer(unsigned(RAM(i)))) severity
                    failure;
65
             end loop;
66
```

```
67 - wait until falling_edge(tb_start);
68 - assert tb_done = '1' report "TEST FALLITO o_done
!=0 after reset before start" severity failure;
69 - wait until falling_edge(tb_done);
70 -
71 assert false report "Simulation Ended! TEST
PASSATO (EXAMPLE)" severity failure;
72 end process;
```

# 3.2.4 Test bench 4 - Nessuna modifica in memoria fuori dai valori specificati

Questo caso di test estende il caso precedentemente definito dal test bench 1 (3.2.1), andando a verificare che al termine dell'elaborazione non solo le celle di memoria interessate fossero state aggiornate, ma anche a verificare che nessun'altra cella di memoria sia stata sovrascritta con un valore diverso da 0 (nel test le celle della memoria sono inizializzate a 0).

```
1 - ./project_tb.vhd
2 + + \cdot / project_tb_4.vhd
3 @ 00 -1,14 +1,14 @ 0
  — TB EXAMPLE PFRL 2023-2024
4
  +- TB 4 PFRL 2023-2024
5
6
7
    library ieee;
8
    use ieee.std_logic_1164.all;
9
    use ieee.numeric_std.all;
10
    use std.textio.all;
11
12 -entity project_tb is
13 -end project_tb;
14 +entity project_tb_4 is
15 +end project_tb_4;
16
17
  -architecture project_tb_arch of project_tb is
18 +architecture project_tb_arch_4 of project_tb_4 is
19
        constant CLOCK_PERIOD : time := 20 ns;
        signal\ tb\_clk\ :\ std\_logic\ :=\ '0';
20
21
        signal tb_rst , tb_start , tb_done : std_logic;
22 @@ -179,6 +179,13 @@
23
             for i in 0 to SCENARIO_LENGTH*2-1 loop
24
                 assert RAM(SCENARIO_ADDRESS+i) =
                     std_logic_vector(to_unsigned(
                     scenario_full(i),8)) report "TEST FALLITO
                     @ OFFSET=" & integer 'image(i) & "
                    expected= " & integer 'image(scenario_full
                    (i)) & " actual=" & integer 'image(
                    to_integer (unsigned (RAM(i)))) severity
                     failure;
            end loop;
25
```

```
26 +
27 +
             for i in 0 to SCENARIO_ADDRESS-1 loop
                 assert RAM(i) = "00000000" report "TEST
28
  +
      FALLITO @ ADDRESS=" & integer 'image(i) & "IS NOT 0"
       severity failure;
29
            end loop;
30
             for i in SCENARIO_ADDRESS+SCENARIO_LENGTH*2 to
                 assert RAM(i) = "00000000" report "TEST
31 +
      FALLITO @ ADDRESS=" & integer 'image(i) & "IS NOT 0"
       severity failure;
             end loop;
32
   +
33
34
             wait until falling_edge(tb_start);
35
             assert tb_done = '1' report "TEST FALLITO o_done
                 !=0 after reset before start" severity
                failure;
```

#### 3.2.5 Test bench 5 - Primo valore letto dalla sequenza 0

Questo caso di test estende il caso precedentemente definito dal test bench 1 (3.2.1), andando a considerare il comportamento del modulo quando il primo valore letto dalla memoria è 0. In questo caso il modulo lascia tale valore invariato, e scrive come valore di credibilità nella cella di memoria successiva 0. Per verificare l'effettiva scrittura del valore di credibilità, impostiamo tale cella al valore 1. Vengono quindi modificati i primi due numeri di scenario\_input in 0, 1 e di scenario\_full in 0, 0. Il resto dei valori della sequenza resta invece invariato.

```
— ./project_tb.vhd
  +++ ./project_tb_5.vhd
   @@ -1,14 +1,14 @@
3
4
   — TB EXAMPLE PFRL 2023-2024
  5
6
7
    library ieee;
8
    use ieee.std_logic_1164.all;
9
    use ieee.numeric_std.all;
10
    use std.textio.all;
11
12 -entity project_tb is
13 -end project_tb;
14 +entity project_tb_5 is
15 +end project_tb_5;
16
  -architecture project_tb_arch of project_tb is
17
  +architecture project_tb_arch_5 of project_tb_5 is
18
19
        constant CLOCK_PERIOD : time := 20 ns;
20
        signal tb_clk : std_logic := '0';
21
        signal tb_rst, tb_start, tb_done : std_logic;
```

```
22
  @@ -26,8 +26,8 @@
23
       constant SCENARIOLENGTH: integer := 14;
24
       type scenario_type is array (0 to SCENARIO_LENGTH
          *2-1) of integer;
25
26
       signal scenario_input : scenario_type := (128, 0,
              0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 100,
      0, 1, 0, 0, 0, 5, 0, 23, 0, 200, 0, 0, 0);
27
       signal scenario_full : scenario_type := (128, 31,
      64, 31, 64, 30, 64, 29, 64, 28, 64, 27, 64, 26, 100,
      31, 1, 31, 1, 30, 5, 31, 23, 31, 200, 31, 200, 30);
28
       signal scenario_input : scenario_type := (0, 1, 64,
       0, 0, 0, 5, 0, 23, 0, 200, 0,
                                           0, 0);
29
       signal scenario_full : scenario_type := (0, 0, 64,
      31, 64, 30, 64, 29, 64, 28, 64, 27, 64, 26, 100, 31,
      1, 31, 1, 30, 5, 31, 23, 31, 200, 31, 200, 30);
30
31
        signal memory_control : std_logic := '0';
```

#### 3.2.6 Test bench 6 - Decremento valore di credibilità fino a 0

Questo caso di test estende il caso precedentemente definito dal test bench 1 (3.2.1), considerando una differente sequenza, costituita da un valore iniziale diverso da 0 che porta la credibilità a 31, seguito da soli 0 come valori di lettura, che portano la credibilità fino a 0 e permettono di verificare che questa non devcrementi ulteriormente effettuando underflow, ma una volta raggiunto il valore minimo rimanga invece fissa a 0. Per realizzarlo, è stato mantenuto il primo valore delle sequenze scenario\_input e scenario\_full, con rispettivo valore di credibilità, estendendo le sequenze fino ad un totale di 35 coppie valore-credibilità, con tutte le altre coppie poste a 0. La credibilità nella sequenza finale deve decrementare di 1 fino a 0, e deve essere scritto il primo valore letto (128) per 34 volte.

```
- ./project_tb.vhd
  +++ ./ project_tb_6.vhd
3
   @@ -1,14 +1,14 @@
      - TB EXAMPLE PFRL 2023-2024
4
5
       TB 6 PFRL 2023-2024
6
7
    library ieee;
8
    use ieee.std_logic_1164.all;
9
    use ieee.numeric_std.all;
10
    use std.textio.all;
11
12
   -entity project_tb is
13
   -end project_tb;
  +entity project_tb_6 is
14
15
   +end project_tb_6;
16
```

```
17 -architecture project_tb_arch of project_tb is
  +architecture project_tb_arch_6 of project_tb_6 is
19
        constant CLOCK_PERIOD : time := 20 ns;
20
        signal tb_clk : std_logic := '0';
21
        signal tb_rst, tb_start, tb_done : std_logic;
22
   @@ -23,11 +23,11 @@
23
        type ram_type is array (65535 downto 0) of
            std_logic_vector(7 downto 0);
        signal\ RAM : ram\_type := (OTHERS \Rightarrow "00000000");
24
25
        constant SCENARIOLENGTH : integer := 14;
26
27
  +
        constant SCENARIOLENGTH: integer := 35;
28
        type scenario_type is array (0 to SCENARIO_LENGTH
            *2-1) of integer;
29
30
        signal scenario_input : scenario_type := (128, 0,
       64, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 100,
       0, 1, 0, 0, 0, 5, 0, 23, 0, 200, 0, 0, 0);
31
        signal scenario_full : scenario_type := (128, 31,
       64, 31, 64, 30, 64, 29, 64, 28, 64, 27, 64, 26, 100,
       31, 1, 31, 1, 30, 5, 31, 23, 31, 200, 31, 200, 30);
32 +
        signal scenario_input : scenario_type := (128, 0,
                           0,
                               0,
                                             0, 0,
            0,
                  0,
                      0,
                                    0, 0,
            0,
         0,
                  0,
                      0,
                           0,
                               0,
                                    0,
                                        0,
                                             0, 0,
                                                      0, 0,
         0,
            0,
                  0,
                      0,
                           0,
                               0,
                                    0, 0,
                                             0, 0,
                                                      0,
                      0,
                  0,
                           0,
                               0,
                                    0, 0,
                                            0, 0, 0, 0, 0,
       0, 0,
               0, 0, 0, 0, 0,
                               0, 0,
                                       0, 0,
                                             0, 0,
                         0, 0);
                0, 0,
        0, 0,
33 +
        signal scenario_full : scenario_type := (128, 31,
       128, 30, 128, 29, 128, 28, 128, 27, 128, 26, 128, 25,
       128, 24, 128, 23, 128, 22, 128, 21, 128, 20, 128, 19,
       128, 18, 128, 17, 128, 16, 128, 15, 128, 14, 128, 13,
       128, 12, 128, 11, 128, 10, 128, 9, 128, 8, 128, 7,
       128, 6, 128, 5, 128, 4, 128, 3, 128, 2, 128, 1, 128,
       0, 128, 0, 128, 0, 128, 0;
34
35
        signal memory_control : std_logic := '0';
```

# 4 Conclusioni

Scomponendo il modulo hardware con un approccio strutturale in differenti moduli, è stato possibile realizzare moduli di complessità inferiore che, interagendo tra loro, vanno a soddisfare le specifiche fornite per il progetto. Le specifiche sono state valutate inoltre con opportuni test bench in pre-sintesi e post-sintesi funzionale, potendo quindi verificare il funzionamento del componente in una simulazione dell'ambiente in cui potrebbe essere impiegato.