## Elementos de Lógica Digital - 2015/2

Professor: Marcos Daniel Baroni <marcos.baroni@aluno.ufes.br>

Carga horária semestral: 45 horas Horário: Quintas, de 15h as 18h

Local: Sala 108, CT 7

Ementa:

• Sistemas de numeração

- Funções Lógicas e Portas Lógicas
- Simplificação de expressões lógicas (mapa de Karnaugh)
- Álgebra de Boole
- Circuitos combinacionais e sequenciais
- Simplificação de circuitos lógicos
- Circuitos aritmeticos (somadores, subtratores)
- Flip-flops
- Contadores
- Multiplexadores e demultiplexadores
- Memória

Critério de Avaliação: Duas provas parciais (P) e dois trabalhos (T). A média parcial (MP) é calculada por:

$$MP = 0.7 * P + 0.3 * T.$$

A média final será:

$$MF = MP$$
, se  $MP \geqslant 7.0$ 

$$MF = (MP + PF)/2$$
, se  $MP < 7.0$ 

Onde PF é a noda da prova final.

$$MF \geqslant 5.0 \rightarrow \text{Aprovado}$$

 $MF < 5.0 \rightarrow \text{Reprovado}$ 

## Calendário:

| Dia   | # | Tópico                                   |
|-------|---|------------------------------------------|
| 06/08 | 1 | Introdução, sistemas de numeração, ar-   |
|       |   | itmética binária                         |
| 13/08 | 2 | Funções e portas lógicas, Expressões     |
|       |   | booleanas, circuitos e tabelas verdade,  |
|       |   | Álgebra de Boole                         |
| 20/08 | 3 | Simplificação de expressões booleanas,   |
|       |   | Diagramas de Beitch-Karnaugh             |
| 27/08 | 4 | Circuitos combinacionais                 |
| 03/09 | 5 | Circuitos combinacionais, códigos, cod-  |
|       |   | ificadores, decodificadores, decodifi-   |
|       |   | cador de 7 segmentos, circuitos ar-      |
|       |   | itméticos                                |
| 10/09 | 6 | Enunciado 1º trabalho                    |
|       |   | flip-flops (RS básico, RS com clock, JK, |
|       |   | JK com clock/preset/clear)               |
| 17/09 | 7 | Circuitos Sequenciais, flip-flop (JK     |
|       |   | mestre-escravo, tipo T, tipo D)          |

| D:    | - // | TD / 1                                         |
|-------|------|------------------------------------------------|
| Dia   | #    | Tópico                                         |
| 24/09 | 8    | Exercícios e revisão para 1 <sup>a</sup> prova |
| 01/10 | 9    | 1 <sup>a</sup> Prova                           |
| 08/10 | 10   | Entrega da 1ª Prova                            |
|       |      | Registrados de deslocamento, conver-           |
|       |      | sores paralelo-série, série-paralelo           |
| 15/10 | 11   | Contadores assíncronos (pulso, década,         |
| 15/10 |      | etc)                                           |
| 22/10 | 12   | Enunciado 2º trabalho                          |
| 22/10 |      | Contadores síncronos                           |
| 29/10 | 13   | Máquinas de estado, multi-                     |
| 29/10 |      | plex/demultiplex, memórias                     |
| 05/11 | 14   | Memórias, revisão para 2 <sup>a</sup> prova    |
| 12/11 | 15   | 2 <sup>a</sup> prova                           |
| 19/11 |      |                                                |
| 26/11 |      |                                                |
| 03/12 |      |                                                |
| 10/12 |      | Prova Final                                    |

## Material bibliográfico:

- IDOETA, I.V.; CAPUANO, F.G. Elementos de Eletrônica Digital, 27 ed. São Paulo: Ática, 1998.
- TOCCI, Ronald J. Sistemas Digitais. 5 Edição. Rio de Janeiro: Prentice Hall do Brasil, 1994.
- TANENBAUM, Andrew S. Organização Estruturada de Computadores. 3a Edição. Rio de Janeiro: Livros Técnicos e Científicos, 1990.
- STOKHEIN, Roger L. Princípios Digitais, 3a ed. São Paulo: Makron Books, 1996.