# Logical Effort

de septiembre de 2024

## 1. El método de Logical Effort

El método de Logical Effort, creado por Ivan Sutherland y Bob Sproull en 1991, es una técnica de estimación de retardos en circuitos CMOS. Utilizada correctamente, ayuda en la selección de compuertas a utilizar para realizar una función lógica y dimensionar los transistores necesarios para alcanzar el mínimo retardo posible en el circuito.

Nada impediría realizar simulaciones con motores tipo SPICE para cada camino R2R que presente el diseño, analizando cada transistor y cada parásito pero probablemente llevaría excesivo tiempo de simulación y cada iteración seria muy costosa. Durante décadas el software CAD evolucionó para evitar este tipo de simulaciones, utilizando métodos que permitan tiempos de diseño razonables.

Nota: se recomienda mirar la entrada de Wikipedia de Ivan Sutherland, donde ni siquiera se hace mención a este método por tener tantas cosas para nombrar.

#### 1.1. Retardo de una compuerta lógica

Ya tenemos una noción de los elementos que determinan el retardo de una compuerta, ahora vamos a simplificar para obtener un modelo mas simple.

Comenzamos con la referencia absoluta, un inversor:



Figura 1: Inversor, símbolo y circuito.

En un modelo de primer orden, podemos considerar al inversor (2a) como una capacidad de entrada, un par de resistores y llaves, una capacidad de salida y una capacidad de carga a llenar. Si simplificamos aún mas el modelo, podemos considerar al inversor (2b) como una fuente y una resistencia de salida. Y finalmente, cada vez que aumentemos el tamaño de los transistores k veces tendremos k veces menos resistencia pero k veces mas capacidad (2c).



Figura 2: Inversor, modelo de primer órden

Realizando un análisis sobre la salida, definimos **Delay Absoluto**  $(d_{abs})$  como:

$$d_{abs} = R_{gate}(C_{load} + C_{gate}) = \underbrace{R_{gate}C_{load}}_{\text{depende de la carga}} + \underbrace{R_{gate}C_{gate}}_{\text{constante}}$$

Considerando que la capacidad de la compuerta y su resistencia parásita son elementos indeseados, definimos **Parasitic Delay**  $(d_p)$  como:

$$d_p = R_{gate}C_{gate} \Rightarrow d_{abs} = R_{gate}C_{load} + d_p$$

Si analizamos la variación del delay absoluto en relación a la carga, obtenemos la curva 3a.



Figura 3: Parasitic Delay

Si se aumenta k veces el tamaño de la compuerta podemos suponer que tenemos el circuito representado en la Figura 2c.

Luego, para un inversor k veces mas ancho:

$$d_{abs} = \frac{R_{gate}}{k}(kC_{gate} + C_{load}) = \frac{R_{gate}}{\cancel{k}} \cancel{k} C_{gate} + \frac{R_{gate}}{k} C_{load} = R_{gate} C_{gate} + \frac{R_{gate}}{k} C_{load}$$
 
$$d_{abs} = d_p + \frac{R_{gate}}{k} C_{load}$$

Podemos ver en la Figura 3b como tenemos un valor mínimo de delay y luego es función del tamaño.

Definimos al **Esfuerzo Eléctrico** (h) como la relación entre la capacidad de entrada de mi carga y la capacidad de entrada de mi compuerta:

$$h = \frac{C_{load}}{C_{in}}$$

Supongamos que podemos escribir  $C_{in_{gate}} = \alpha C_{in_0}$  donde  $C_{in_0}$  es la capacidad de entrada del inversor de tamaño mínimo. Entonces:

$$\alpha = \frac{C_{in_{gate}}}{C_{in_0}} \Rightarrow \frac{1}{\alpha} = \frac{C_{in_0}}{C_{in}}.$$

Lo mismo sucede con la capacidad de salida  $C_{gate} = \alpha C_{gate_0}$ . Esto indica que si los transistores de la compuerta aumentan  $\alpha$  veces respecto a la misma compuerta de tamaño mínimo entonces su capacidad aumenta  $\alpha$  veces y su resistencia disminuye  $\alpha$  veces.

Luego:

$$R_{gate} = \frac{R_{gate_0}}{\alpha} = R_{gate} \frac{C_{in_0}}{C_{in}}$$

Sabemos que:

$$\begin{split} d_{abs} &= R_{gate}C_{load} + R_{gate}C_{gate} \\ &= \frac{R_{gate_0}}{\alpha}C_{load} + \frac{R_{gate_0}}{\alpha}\alpha C_{gate_0} \\ &= \frac{R_{gate_0}}{\alpha}C_{load} + R_{gate_0}C_{gate_0} \\ &= R_{gate_0}\frac{C_{in_0}}{C_{in}}C_{load} + R_{gate_0}C_{gate_0} \\ &= \underbrace{R_{gate_0}C_{in_0}}_{g}\underbrace{C_{load}/C_{in}}_{h} + \underbrace{R_{gate_0}C_{gate_0}}_{p} \\ &= gh + p \end{split}$$

Donde:

- g: Logical effort (depende de la compuerta)
- h: Electrical effort
- p: Parasitic delay

Usualmente tambien se define el esfuerzo de la etapa, Stage Effort (f) como:

$$f = g * h$$

Notar que:

$$h_0 = \frac{C_{load}}{C_{in}} = \text{cte} \Rightarrow d_{abs} = \text{cte}$$



Figura 4

En general se usa una constante  $\tau$  que depende del proceso y se expresa todo en unidades  $d_{abs} = d'_{abs}\tau = \tau(gh+d_p)$ .

Las siguientes tablas poseen valores conocidos de g y p:

|          | Cantidad de entradas |     |     |     |      |          |
|----------|----------------------|-----|-----|-----|------|----------|
| g        | 1                    | 2   | 3   | 4   | 5    | n        |
| Inverter | 1                    | -   | -   | -   | -    | -        |
| NAND     | -                    | 4/3 | 5/3 | 6/3 | 7/3  | (n+2)/3  |
| NOR      | -                    | 5/3 | 7/3 | 9/3 | 11/3 | (2n+1)/3 |
| XOR      | -                    | 4   | 12  | 32  | -    | -        |

(a) Algunos valores de g

| Gate                        | p                                          |
|-----------------------------|--------------------------------------------|
| Inversor n-NAND n-NOR 2-XOR | $p_{inv}$ $np_{inv}$ $np_{inv}$ $4p_{inv}$ |

(b) Algunos valores de p

# 2. Ejemplos de cálculo de delay

#### 2.1. Inversor mínimo cargado por inversor mínimo

Si utilizamos el método para calcular el delay absoluto de un inversor unitario cargado con otro inversor unitario, obtendremos:



#### 2.2. Inversor mínimos con múltiples cargas

En este caso, podemos ver como el delay aumenta como función del aumento de la capacidad de carga.



Figura 5:  $h = C_{out}/C_{in} = 4, g = 1, p_{inv} = 1, d = gh + p = 4 \times 1 + 1 = 5$ 

# 2.3. Compuerta NOR de 4 entradas

A continución vemos un ejemplo de una NOR de 4 entradas cargando múltiples compuertas del mismo tipo.



$$h = C_{out}/C_{in} = 10$$
  
 $g = 9/3 = 3$   
 $p = Np_{inv} = N1 = 4$   
 $d = gh + p = 10 \times 3 + 4 = 34$ 

Figura 6: Ejemplo 4-Input NOR

# 3. Circuitos multinivel

# 3.1. Logical Effort en circuitos multinivel

A lo largo de un path el logical effort es:



$$G = 1 \times 5/3 \times 4/3 \times 1 = 20/9$$

Figura 7: Circuitos multinivel

En general  $F \neq GH$ , ya que existen circuitos con ramificaciones



Figura 8: Branching effort

#### 3.2. Branching Effort

$$h = \frac{C_{\rm in}}{C_{\rm out}} = \frac{C_{\rm on~path} + C_{\rm off~path}}{C_{\rm in~path}} = \frac{C_{\rm on~path}}{C_{\rm in~path}} b$$
$$b = \frac{C_{\rm on~path} + C_{\rm off~path}}{C_{\rm in~path}} \le 1$$

A lo largo de un path,

$$B = \prod b_i$$

luego,

$$F = GBH$$
 (Path effort)

$$BH = \prod b_i \left(\frac{C_{out}}{C_{in}}\right)$$

$$= \prod b_i \left(\frac{C_{out}}{C_{in_N}} \times \frac{C_{in_N}}{C_{in_{N-1}}} \times \dots \frac{C_{in_2}}{C_{in_1}}\right)$$

$$= \prod \left(b_i \frac{C_{in_{i+1}}}{C_{in_i}}\right)$$

$$= \prod h_i$$

**Observación:** El *Path Effort* depende sólo de la topología del circuito y la carga y no del tamaño de las compuertas utilizadas.

Más aún, si se agregan inversores o se quitan inversores del  $path\ F$  permanece constante ya que el esfuerzo lógico del inversor es 1.

- Path Delay:  $D = \sum d_i, \text{ donde } d_i = \text{es el delay de cada etapa a lo largo del path.}$
- Path effort delay:

$$D_f = \sum g_i h_i$$

• Path parasitic delay

$$P = \sum p_i$$

Entonces Path Delay queda definido como:

$$D = \sum d_i = \sum (g_i h_i + p_i) = \sum g_i h_i = D_f + P$$

11

## 4. Path Delay mínimo

#### 4.1. Teorema 1: Existe un Path Delay Mínimo

#### Teorema 1

El path delay es mínimo cuando cada etapa a lo largo del path tiene el mismo stage effort  $f_i$ . Es decir  $f_i = f_j$  para todo  $i, j \leq N$ . Por lo tanto  $f = \sqrt[N]{F}$ . Demostramos el valor optimo de f por el simbolo  $\hat{f}$ . Es decir:  $\hat{f} = \sqrt[N]{F}$ .

#### Colorario:

El valor mínimo del path delay es  $\widehat{D} = N\widehat{f} + P$ , donde  $\widehat{f} = \sqrt[N]{F}$ . Para ecualizar f en cada etapa de forma que  $f_i = \widehat{f}$ , para todo i, se debe elegir los tamaños de compuertas adecuados.

Sabemos que para una compuerta f = g.h, entonces  $\hat{h}_i = \frac{\hat{f}_i}{q_i} = \frac{\sqrt[N]{F}}{q_i}$ .

$$h_i = \frac{Cout_i}{Cin_i} \Rightarrow Cin_i \frac{Cout_i}{h_i} \Rightarrow \widehat{Cin_i} = \frac{Cout_ig_i}{\sqrt[N]{F}}$$

Es decir se empieza por la última etapa y se computan hacia atrás los valores óptimos de  $Cin_i$ .

Lo que nos está diciendo esta serie de ecuaciones es que hay un método para encontrar el tamaño de todas las compuertas del path de forma tal de dar el delay mínimo posible.

#### 4.2. Ejemplo carga equivalente



Figura 9: Path delay

Sea Cout = Cin:

- Cual es el mínimo delay posible?
- Cual debe ser el tamaño de los transistores para lograr mínimo delay?

$$G = g_1.g_2.g_3 = \frac{4}{3}\frac{4}{3}\frac{4}{3} = \frac{4}{3}^3$$

$$B = b_1.b_2.b_3 = (1).(1).(1) = 1$$

$$H = Cout/Cin = 1$$

$$F = GBH = \frac{4}{3}^3$$

Luego:

$$\widehat{D} = N \sqrt[N]{F} + P = 3\sqrt[3]{(\frac{4}{3})^3} + 6 = 10$$

Donde:

$$P = \sum p_i = 3.(2p_{inv}) = 6p_{inv} = 6$$

$$p_{inv} = 1$$

Por lo que el stage effort optimo seria:

$$\hat{f} = \sqrt[N]{F} = \sqrt[3]{\frac{4^3}{3}} = \frac{4}{3}$$

$$Cin_3 = \frac{Cout.g_3}{4/3} = Cout$$

$$Cin_2 = \frac{Cin_3.g_2}{4/3} = Cout$$

$$Cin_1 = Cout$$

$$Las tres compueras deben ser iguales$$

y su tamaño de forma tal que Cin = C.

#### 4.3. Ejemplo carga mayor



Figura 10: Path delay

$$B = (1).(1).(1)$$

$$G = (4/3)^3$$

$$H = 8C/C = 8$$

$$F = GBH = (4/3)^3.(8)$$

$$\widehat{D} = N \sqrt[N]{F} + P = 3\sqrt[3]{(\frac{4}{3})^3.(8)} + 3p_{inv} = 3.\frac{4}{3}.(2) + 6 = 14$$

$$\widehat{f} = \sqrt[N]{F} = \sqrt[3]{\frac{4}{3}}.(8) = \frac{8}{3}$$

Se observa que cada compuerta duplica el ancho de los transistores de la anterior (lo cual era de esperarse).

$$\begin{cases} Cin_3 = \frac{Cout.g_3}{\widehat{f}} = \frac{8.C.(4/3)}{8/3} = 4C\\ Cin_2 = \frac{Cin_3.g_2}{\widehat{f}} = \frac{4.C.(4/3)}{8/3} = 2C\\ Cin_1 = \frac{Cin_2.g_3}{\widehat{f}} = \frac{2.C.(4/3)}{8/3} = C \end{cases}$$

Debe elegirse la primer componente de forma tal que la primera tenga una capacidad de entrada igual a C.

14

# 4.4. Ejemplo con branching multicarga



Figura 11: Path delay

$$G = g_1 \cdot g_2 \cdot g_3$$

$$B = b_1 \cdot b_2 \cdot b_3 = (2) \cdot (3) \cdot (1) = 6$$

$$H = 4.5C/C = 4.5 = 9/2$$

$$F = GBH = (4/3)^3 \cdot (6) \cdot (9/2) = 64$$

$$\widehat{D} = N \sqrt[N]{F} + P = 3 \cdot \sqrt[3]{64} + 3 \cdot (2p_{inv}) = (3) \cdot (4) + (3) \cdot (2) = 18$$

$$\widehat{f} = \sqrt[3]{F} = 4$$

$$Cin_3 = \frac{Cout \cdot g_3}{\widehat{f}} = \frac{4.5C\frac{4}{3}}{4} = 1.5C$$

$$Cin_2 = 3\frac{Cin_3 \cdot g_2}{\widehat{f}} = \frac{(3).1.5C\frac{4}{3}}{4} = 1.5C$$

$$Cin_1 = 2\frac{Cin_2 \cdot g_3}{\widehat{f}} = \frac{(2).1.5C\frac{4}{3}}{4} = C$$

#### 4.5. Ejemplo múltiples tipos de compuertas



Figura 12: Path delay

$$\begin{split} B &= b_1.b_2.b_3.b_4 = (1).(1).(1).(1) = 1 \\ H &= Cout = Cin = 2 \\ G &= g_1.g_2.g_3.g_4 = 1.(5/3).(4/3).(1) = 20/9 \\ F &= GBH = 40/9, \text{ donde } P = p_{inv} + 2p_{inv} + 2p_{inv} + p_{inv} = 6p_{inv} = 6 \\ \widehat{D} &= N \sqrt[N]{F} + P = 4.\sqrt[4]{40/9} + 6 = (4),1,45 + 6 = 11,8 \\ \widehat{F} &= \sqrt[4]{F} = \sqrt[4]{40/9} = 1,45 \\ Cin_4 &= \frac{Cout.g_4}{\widehat{f}} = \frac{2C.(1)}{1,45} = 1,38C \\ Cin_3 &= \frac{Cin_4.g_3}{\widehat{f}} = \frac{1,38C.(4/3)}{1,45} = 1,27C \\ Cin_2 &= \frac{Cin_3.g_2}{\widehat{f}} = \frac{1,27C.(5/3)}{1,45} = 1,45C \\ Cin_1 &= \frac{Cin_2.g_1}{\widehat{f}} = \frac{1,45C}{1}(1)1,45 = C \end{split}$$

# 4.6. Ejemplo múltiples inversores



Figura 13: Ejemplos calculos Delay mínimo

$$H = 25$$

$$P = Np_{inv} = N$$

$$B = 1$$

$$G = \prod g_i = 1$$

$$F = GBH = 25$$

- 1 INV, entonces  $\widehat{D} = 1 \sqrt[N]{F} + P = 25 + 1 = 26$
- 3 INV, entonces  $\widehat{D} = 3\sqrt[3]{25} + 3 = 11,17$ Este es la mejor elección.
- 5 INV entonces  $\widehat{D} = 5\sqrt[5]{25} + 5 = 14,51$

#### 4.7. Demostración del teorema 1



17

Figura 14: Esquema Calculo Delay path

$$D = \sum (g_1k_i + p_i) = g_1\frac{Cin_2}{Cin_1} + p_i + g_2\frac{C_{out}}{Cin_2} + p_2$$
$$b_1 = b_2 = 1$$
$$H = h_1h_2 = \frac{C_{out}}{Cin_1}$$

Entonces:

$$h_2 = H/h_1$$

Luego:

$$D = g_1 h_1 + p_1 + g_2 \frac{H}{h_1} + p_2$$

Para buscar el mínimo derivamos e igualamamos a cero.

$$\frac{\mathrm{d}D}{\mathrm{d}h_1} = g_1 - g_2 h \frac{1}{h_1^2} = g_1 - g_2 \frac{h_2}{h_1} = 0$$

Entonces

$$g_1h_1 = g_2h_2$$

$$f_1 = f_2$$

.

18

Este resultado se puede extender a cualquier número arbritrario de etapas y branching efforts.

Sabemos que:

$$BH = h_1 h_2 ... h_n$$

$$G = g_1 g_2 ... g_n$$

$$(g_1h_1)(g_2h_2)...(g_nh_n) = GBH = F$$

Todos los factores, entre paréntesis, deben ser iguales para obtener mínimo delay, entonces:

$$\hat{f} = \sqrt[N]{F}$$

Veamos ahora cuántas etapas deben tener el path para obtener el mínimo delay.

Sea un path que contiene  $n_1$  compuertas al que se le agregan  $n_2$  inversores obteniéndose  $N=n_1+n_2$ . Se asume que las  $n_1$  compuertas originales sólo pueden cambiar de tamaño ya que generan la función lógica requerida mientras que la cantidad  $n_2$  de inversores puede ser alterada para reducir el retardo del path. Aunque  $n_2$  debe ser par para no alterar la función logica, se asume que si  $n_2$  es impar se puede cambiar la función logica a su valor negado. Se supone conocido el path effort F=GBH, el logícal effort G y el branching effort B dependen de las  $n_1$  compuertas originales y no pueden ser alterados agregando inversores. H es constante ya que depende de las cargas de entrada y salida que consideramos inalterables. El retardo mínimo de las N etapas es la suma del retardo de las  $n_1$  compuertas originales y los  $n_2$  inversores.

$$\widehat{D} = N \sqrt[N]{F} + \sum_{i=1}^{N_1} f_i + (N - n_1) p_{inv}$$

donde  $N - n_1 = n_2$ .

$$\frac{d\hat{D}}{dN} = F^{1/N} - F^{1/N} ln(F^{1/N}) + p_{inv}$$

Entonces:  $\widehat{N}$  es el valor de N que hace que

$$\frac{\mathrm{d}\widehat{D}}{\mathrm{d}N} = 0$$

Sea ahora  $\rho = F^{1/\hat{N}}$  entonces  $p_{inv} + \rho(1 - \ln \rho) = 0$ 

Cuando cada etapa tiene un esfuerzo lógico  $\rho$ , se alcanza el mínimo retardo. Se denomina  $\rho$  como best stage effort.

#### Observación 1:

- $\hat{f}$  determina el f óptimo cuando N es conocido fijo.
- $\rho$  determina el f óptimo que tiene cada etapa cuando el N es óptimo  $(N = \hat{N})$ .

#### Observación 2:

Se puede tabular la solución de la ecuación  $\rho = F^{1/\hat{N}}$  entonces  $p_{inv} + \rho(1 - \ln \rho) = 0$  para los distintos valores de  $p_i nv$ :

| $p_{inv}$ | $\rho$   |
|-----------|----------|
| 0         | 2.71 (e) |
| 1         | 3.59     |
| 2         | 4.32     |
| 3         | 4.97     |
| 4         | 5.57     |

Esta tabla suele aproximar por  $\rho=0.71+2.812p_{inv}$ , y para el caso particular de  $p_{inv}=1$  se tiene que  $\rho=3.59$ .

| p <sub>inv</sub> | ρ    |
|------------------|------|
| 0                | 2.71 |
| 1                | 3.59 |
| 2                | 4.32 |
| 3                | 4.97 |
| 4                | 5.57 |



#### 4.8. Procedimiento

- 1. Hallar  $\rho$ .
- 2. Conociendo F hallar  $\hat{N} = \log_{\rho}(F) = \log_{10}(F)/\log_{10}(\rho)$ .
- 3. Teniendo  $\rho$  y  $b_i$  hallar el tamaño de las compuertas (capacidades de entradas).
- 4. El delay mínimo será  $(D) = \hat{N}\rho + \sum p_i$ .

# 5. Qué sucede si no se usa el valor óptimo de $\hat{N}$

Sabemos que

$$\hat{D} = \hat{N} \sqrt[\hat{N}]{\hat{N}} F + \sum p_i \tag{1}$$

Luego

$$D(N) = N\left(\sqrt[\hat{N}]{F} + \frac{\sum p_i}{N}\right) \tag{2}$$

Sea  $p = \sum p_i/N$  y sea  $N = s\hat{N}$ , entonces

$$r = \frac{D(N)}{D(\hat{N})} = \frac{D(s\hat{N})}{D(\hat{N})} = \frac{s(\rho^{1/s} + p)}{\rho + p}$$
(3)

Si p=1 entonces  $\rho=3{,}59,$  entonces por ejemplo:

- Si  $s=2, N=2\hat{N}$  entonces  $D(N)=1{,}26D(\hat{N})$
- $\bullet$  Si  $s=0,\!5,\,N=\hat{N}/2$  entonces  $D(N)=1,\!51D(\hat{N})$

Se concluye entonces que equivocarse entre la mitad o el doble de la cantidad de etapas óptimas sube el retardo entre un  $+26\,\%$  y un  $+51\,\%$ .



# 6. Qué sucede si no se usa el tamaño óptimo para cada compuerta

Considerar el siguiente ejemplo:



$$g_1 = g_2 = g_3 = 1, G = 1$$
  
 $b_1 = b_2 = b_3 = 1, B = 1$   
 $H = 64C/C = 64$   
 $F = GBH = 64$   
 $\hat{f} = \sqrt[3]{F} = 4$ 

Luego

$$C_{IN_3} = \frac{C_{OUT} \cdot g_3}{\hat{f}} = \frac{64C \cdot 1}{4} = 16C$$

$$C_{IN_2} = \frac{C_3 \cdot g_2}{\hat{f}} = \frac{16C \cdot 1}{4} = 4C$$

$$C_{IN_1} = \frac{C_2 \cdot g_1}{\hat{f}} = \frac{4C \cdot 1}{4} = C$$

Supongamos ahora que  $C_{IN_2} = s \cdot 4C$  entonces:

$$h_1 = \frac{C_{IN_2}}{C_{IN_1}} = \frac{s \cdot 4C}{C} = 4s$$

$$h_2 = \frac{C_{IN_3}}{C_{IN_2}} = \frac{16C}{s \cdot 4C} = \frac{4}{s}$$

$$h_3 = \frac{C_{OUT}}{C_{IN_3}} = \frac{64C}{16C} = 4$$

Luego,

$$f_1 = g_1 h_1 = 1 \cdot 4s = 4s$$

$$f_2 = g_2 h_2 = 1 \cdot 4/s = 4/s$$

$$f_3 = g_3 h_3 = 1 \cdot 4 = 4$$

$$F = f_1 f_2 f_3 = 4s \cdot \frac{4}{s} \cdot 4 = 64$$

$$D = \sum f_i + \sum p_i = \left(4s + \frac{4}{s} + 4\right) + (1 + 1 + 1) = 4(s + s^{-1}) + 7$$

$$\frac{D(s)}{D(1)} = \frac{4}{15}(s + s^{-1}) + 0,467$$

$$\frac{dD}{ds} = 4\left(1 - \frac{1}{s^2}\right) = 0 \quad \text{si y s\'olo si} \quad s = 1$$



**Observación:** Si se modifica el tamaño de la compuerta entre 0.5 y 2 veces respecto del valor óptimo, se tiene un aumento del retardo de un 13 %.

## 7. Definiciones equivalentes de Logical effort

- El logical effort de una compuerta se define como la cantidad de veces que la resistencia de salida de una compuerta es mayor a la de un inversor de idéntica capacidad de entrada.
- El logical effort de una compuerta se define como la relación entre su capacidad de entrada y la de un inversor con misma resistencia de salida.
- El lofical effort de una compuerta se define como la pendiente de su retardo en función de la carga  $(C_L)$  dividida por la pendiente de la curva de retardo en función de la carga  $(C_L)$  de un inversor de la misma capacidad de entrada.

# 8. Multiple inputs gates

- Esfuerzo lógico por entrada: Efectividad de una entrada en controlar la corriente de salida respecto a un inversor de misma  $a_n$ .
- Esfuerzo lógico de un grupo de entradas: Efectividad de un grupo de entradas en controlar la corriente de salida respecto a un inversor de misma  $f_{in}$ .
- Esfuerzo lógico total: Efectividad de la totalidad de las entradas en controlar la corriente de salida respecto de un inversor de misma  $c_{in}$

Sea b un grupo de entrada de una compuerta específica entonces:

$$g_b = \frac{C_b}{C_{inv}} = \frac{\sum_b C_i}{C_{inv}}$$

Donde  $c_{inv}$  es la capacidad de entrada de un inversor que entrega la misma cantidad de corriente.

Luego:  $g_b = \sum_b g_i$ , suma de los esfuerzos lógicos de cada entreda.

Supongamos que en un compuerta CMOS todos los transistores tienen el mismo L y todos los NMOS tiene un width  $W_N$  y los PMOS  $W_P$ .

Podemos decir que:

La capacidad de entrada de un transistor NMOS es:

$$C_{in} = k.W_N$$

Y la capacidad de entrada para un PMOS es:

$$C_{in} = k.W_P$$



Figura 15: Esquema inversor CMOS

Supongamos  $W_P = \alpha W_N$ , entonces:

$$C_i n = k.W_P + k.W_N = k(W_P + W_N)$$

$$=k.W_N\frac{W_P}{W_N}+\frac{W_N}{W_N}=kW_N(\frac{W_P}{W_N}+1)$$

Sea:  $k.W_N = W$ , entonces  $C_{in} = W(\alpha + 1)$ .

Supongamos  $\alpha = 2$ , entonces  $C_{in} = 3w$ .

# 8.1. Ejemplo NAND

# $L igual para todos los T_r$

| AB | A.B | $\overline{AB}$ |
|----|-----|-----------------|
| 00 | 0   | 1               |
| 01 | 0   | 1               |
| 10 | 0   | 1               |
| 11 | 1   | 0               |

Cuadro 2: Tabla de verdad ejemplo NAND



Figura 16: CMOS NAND

Supongamos que  $Ron_N$  y  $Ron_P$  para cierto  $\alpha = \frac{W_P}{W_N}$ , (L igual para todos los  $T_{r's}$ ). Quiero:

$$(R_{PON} = Ron_{NA} + Ron_{NB}) = R_{PON} = Ron_{PA} = Ron_{PB}$$

Donde:

$$Ron_{NA} + Ron_{NB} = 2Ron_{NA} = 2Ron_{NB}$$

Si definimos:

$$Cin_A = 2 + 2 = 4$$
  
 $Cin_B = 2 + 2 = 4$   
 $g_i = \frac{Cin_i}{C_{inv}} = 4/3$   
 $g = g_A + g_B = 4/3 + 4/3 = 8/3$ 

#### Entonces:

$$\begin{cases} Luego\ 2Ron_{NA} = Ron_{PA} \Rightarrow Ron_{NA} = \frac{1}{2}Ron_{PA} \\ Como\ Ron_{N} = \beta_{N}/W_{N};\ Ron_{P} = \beta_{P}/W_{P} \\ \beta_{N}/W_{N} = \frac{1}{2}\beta_{P}/W_{P} = \beta_{P}(\alpha W_{N}) \Rightarrow \alpha = \frac{1}{2}\frac{\beta_{P}}{\beta_{N}} = 1 \end{cases}$$

# 8.2. Ejemplo NOR

# $L\ igual\ para\ todos\ los\ T_r$

| AB | OR | NOR |
|----|----|-----|
| 00 | 0  | 1   |
| 01 | 1  | 0   |
| 10 | 1  | 0   |
| 11 | 1  | 0   |

Cuadro 3: Tabla de verdad ejemplo NOR



Figura 17: CMOS NOR

#### Suponemos que:

$$Cin_A=5$$

$$Cin_B = 5$$

$$g_i = \frac{Cin_i}{Cin_o} = \frac{5}{3}$$

$$g = g_A + g_B = \frac{10}{3}$$

Entonces:

$$R_{PON} = R_{PDN}$$

$$Ron_{PA} + Ron_{PB} = Ron_{NA} = Ron_{NA}$$

$$2Ron_{PA} = Ron_{NA}$$

$$Ron_N = \beta_N/W_N$$

$$Ron_P = \beta_p/W_p$$

Donde  $\alpha = \frac{W_P}{W_N}$ 

$$2\beta_P/W_P = \beta_N/W_N$$

$$2\beta_P/W_{NO} = \beta_N/W_N$$

$$\alpha = 2\frac{\beta_P}{\beta_N} = 4$$

#### Spice simulation para determinar el logical effort

Sabemos que el logical effort de un inversor 1. Luego  $d_{abs}=(g.h+p_{inv})\tau$  como g=1, entonces  $d_{abs}=\tau(h+p_{inv})$ . Se levanta la siguiente curva por medio de simulación.

$$d_{abs} = (h + p_{inv})\tau$$



Figura 18: Curva de Delay



Figura 19: Modelos simulados

- $\bullet$  Si h=0,entonces  $d_{abs}=p_{inv}\tau.$   $p_{inv}=1,$ entonces obtengo el  $\tau$  del proceso.
- $\blacksquare$  Luego con este valor de  $\tau$  se caracterizan las demás compuertas por medio de un procedimiento similar.

#### Observación

Pueden utilizarse compuertas asimétricas donde el logícal effort sea distinto para cada entrada. Esto da flexibilidad para la optimización de ciertos paths.

#### Por ejemplo:

Si en el siguiente circuito quisieramos optimizar el path 2 sin alterar el path 1 podemos utilizar una NAND asimétrica.



Figura 20: NAND Asimétrica.

# 9. Preguntas para pensar

- 1. Qué sucede si para un determinado período de operación requerido de clock, no se cumple en un path R2R con la restricción de setup time? Como puede hacer que el dicho path propague más rápido?
- 2. Discutir la necesidad de compuertas de misma función lógica pero distinto tamaño.
- 3. Discutir la necesidad de compuertas multi entrada asimétricas de forma de optimazar un path pero no alterar el otro.
- 4. Discutir como influyen los parásitos R-C en las interconexiones.