

# Implementação em FPGA de um conversor HDMI para transmissão ótica em série

Ana Marisa Oliveira Barbosa

VERSÃO DE TRABALHO

Mestrado Integrado em Engenharia Eletrotécnica e de Computadores

Orientador: Prof. Doutor João Paulo de Castro Canas Ferreira Co-orientador: Prof. Dr. Henrique Manuel de Castro Faria Salgado

Supervisor Externo: Dr. Luís Manuel de Sousa Pessoa

31 de Março de 2017

## Resumo

Este documento contempla o trabalho realizado para problema proposto neste projeto no âmbito da Dissertação de Mestrado. Este relatório contém uma análise introdutória do problema, a revisão bibliográfica do mesmo, de seguida é realizada a caracterização do problema e a proposta de resolução do mesmo. Por fim, é ainda realizado uma calendarização das tarefas a serem realizadas e metodologias de abordagem das mesmas.

## **Abstract**

Now I have to write it in English

## Agradecimentos

Agradecer a toda a gente no mundo.

Marisa Oliveira

"Nada se perde, nada se cria, tudo se transforma" Antoine Lavoisier

## Conteúdo

| 1 | Intr | odução                                                   | 1         |
|---|------|----------------------------------------------------------|-----------|
|   | 1.1  | Enquadramento Geral                                      | 1         |
|   | 1.2  | Motivação                                                | 2         |
|   | 1.3  | Objetivos                                                | 4         |
|   | 1.4  | Estrutura da Dissertação                                 | 4         |
| 2 | Revi | isão Bibliográfica                                       | 5         |
| _ | 2.1  | Interfaces de transmissão de video/audio                 | 5         |
|   | 2.2  | HDMI (High Definition Multimedia Interface)              | 6         |
|   |      | 2.2.1 DDC - Display Data Channel                         | 6         |
|   |      | 2.2.2 TMDS - Transition-Minimized Differential Signaling | 6         |
|   |      | 2.2.3 CEC - Consumer Electronics Control                 | 7         |
|   |      | 2.2.4 ARC - Audio Return Channel                         | 7         |
|   |      | 2.2.5 HEC - HDMI Ethernet Channel                        | 7         |
|   | 2.3  | HDMI implementado sobre a FPGA                           | 7         |
|   |      | 2.3.1 Conexão à FPGA XILINX VC7203 Virtex-7              | 8         |
|   |      | 2.3.2 Transmissor e Recetor                              | 9         |
| 3 | Cap  | ítulo Exemplo                                            | 13        |
|   | 3.1  | <u>.</u>                                                 | 13        |
|   | 3.2  | · · · · · · · · · · · · · · · · · · ·                    | 13        |
|   |      |                                                          | 14        |
|   |      |                                                          | 14        |
|   | 3.3  | •                                                        | 15        |
|   | 3.4  |                                                          | 15        |
| 4 | Mais | s um Capítulo                                            | <b>17</b> |
|   | 4.1  | <u>-</u>                                                 | 17        |
|   | 4.2  |                                                          | 18        |
|   | 4.3  |                                                          | 19        |
| 5 | Con  | clusões e Trabalho Futuro                                | 21        |
|   | 5.1  | Satisfação dos Objectivos                                | 21        |
|   | 5.2  |                                                          | 22        |
| A | Lore | en Ipsum                                                 | 23        |
|   | A.1  | 1                                                        | 23        |
|   | A.2  | •                                                        | 23        |
|   |      |                                                          | 24        |

| x CONTEÚDO |  |
|------------|--|
|------------|--|

| A.4 | Onde se Podem Encontrar Exemplos? |  |  |  |  |  |  |  |  |  |  | • | 2 | 24 |  |
|-----|-----------------------------------|--|--|--|--|--|--|--|--|--|--|---|---|----|--|
|     |                                   |  |  |  |  |  |  |  |  |  |  |   |   |    |  |

# Lista de Figuras

| 2.1 | Vista Geral da FPGA VC7203 Virtex-7 retirada de [1]                     | 8  |
|-----|-------------------------------------------------------------------------|----|
| 2.2 | Diagrama de blocos de TB-FMCH-HDMI2 RX retirado de [6]                  | 10 |
| 2.3 | – Amostragem dos dados provenientes da FPGA no recetor, retirada de [6] | 11 |
| 2.4 | Diagrama de blocos de TB-FMCH-HDMI2 TX retirado de [6]                  | 11 |

## Lista de Tabelas

| 2.1 | Nomes dos pins da interface FMC de TB-FMCH-HDMI2 RX, adaptada de [6] | 10 |
|-----|----------------------------------------------------------------------|----|
| 3.1 | Tabela Exemplo                                                       | 14 |

xiv LISTA DE TABELAS

## Abreviaturas e Símbolos

FEUP Faculdade de Engenharia da Universidade do Porto

ANDF Architecture-Neutral Distribution Format API Application Programming Interface

CAD Computer-Aided Design

CASE Computer-Aided Software Engineering
CORBA Common Object Request Broker Architecture
UNCOL UNiversal COmpiler-oriented Language

Loren Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Sed vehicula lorem

commodo dui

WWW World Wide Web

## Capítulo 1

## Introdução

Este trabalho surge no contexto da unidade curricular Preparação para a Dissertação, pertencente ao plano de estudos do Mestrado Integrado em Engenharia Eletrotécnica e de Computadores, sendo que esta mesma unidade curricular dá início ao trabalho a ser realizado no semestre seguinte na unidade curricular Dissertação.

#### 1.1 Enquadramento Geral

Ao longo das últimas décadas a sociedade tem vindo a tornar-se cada vez mais dependente das comunicações com e sem fios, não só em termos empresariais, mas também em termos pessoais. Esta tendência tem vindo a vincar-se recentemente, com a crescente utilização de tablets e smartphones, tornando os recursos atuais incapazes de responder a tal procura. E cada vez esta exigência irá aumentar prevendo-se a necessidade de ligações na ordem das centenas de Gb/s no ano de 2020, essencialmente para comunicações a curta distância. Daqui conclui-se que os recursos que existem atualmente não são capazes de responder a esta necessidade crescente de comunicações de alto débito, e como tal é necessário urgentemente o desenvolvimento de tecnologias não só capazes de satisfazer esta procura, mas ao mesmo tempo que o façam de forma eficiente em termos energéticos e financeiros. Neste contexto enquadra-se o projeto iBrow (Innovative ultra-BROadband ubiquitous Wireless communications through terahertz transceivers), o qual está a ser parcialmente desenvolvido pela equipa de investigação de tecnologias óticas e eletrónicas do INESC-TEC, que vem responder a esta necessidade de uma forma eficiente.

Este projeto vem propor o desenvolvimento de uma tecnologia capaz de responder a esta necessidade de comunicações de alto débito através de uma utilização eficaz do espetro de frequências, promovendo a utilização de bandas de frequência mais altas, desde 60 GHz até 1 THz. Para além disso vem também propor uma metodologia, que pela primeira vez permite um baixo custo de manufaturação de transcetores capazes de atingir altos débitos de transmissão para que possam ser perfeitamente integrados em redes de comunicações ótica de grande velocidade.

Toda esta crescente de consumo por parte dos utilizadores de novas e cada vez mais tecnologias não se verifica apenas na necessidade de aumento de largura de banda para as comunicações, mas

2 Introdução

existe também uma necessidade extrema da existência de interfaces digitais de vídeo e som que não só sejam capazes de fazer chegar ao utilizador sinais de alto débito, mas que ao mesmo tempo o façam de maneira segura no sentido de proteger eventuais cópias não autorizadas. Assim sendo, o desenvolvimento de um conversor HDMI (High Definition Multimedia Interface) de alto débito enquadra-se perfeitamente nesta necessidade sendo que é a interface de vídeo e áudio standard e que implementa o protocolo HDCP (High-bandwith Digital Content Protection) que protege a reprodução de sinais em dispositivos não autorizados.

Existem várias interfaces digitais que implementam o protocolo referido anteriormente, entre elas destacam-se DisplayPort, DVI e HDMI. No entanto, devido ao tremendo sucesso que a interface HDMI obteve, de acordo com In-Stat referido em [2] foram vendidos 5 milhões de exemplares em 2004, 17.4 milhões em 2005, 63 milhões em 2006 e 143 milhões em 2007, tornou-se a interface standard para HDTV (High-Definition television), substituindo a interface DVI (Digital Visual Interface). Relativamente à interface DisplayPort, esta é utilizada em vários equipamentos, mas principalmente no sector dos computadores e vem complementar o HDMI. Contudo, comparando as duas interfaces previamente referidas, o HDMI tem algumas vantagens no que toca à capacidade de transmitir sinais CEC (Consumer Electronics Control) e a compatibilidade elétrica com o DVI. Mas o mais importante na realidade baseia-se na capacidade de transmissão dos sinais, sendo que o HDMI é capaz de fazer transmitir o sinal na sua largura de banda completa até 10 metros, enquanto que a DisplayPort apenas o consegue transmitir até 3 metros.

Através da implementação dos objetivos propostos pela dissertação será possível implementar um conversor HDMI capaz de fazer transmitir sinais de alto débito, tornando mais eficiente este tipo de comunicações e ao mesmo tempo fazendo-o de forma segura, protegendo as cópias e reproduções não autorizadas dos sinais transmitidos.

#### 1.2 Motivação

Com a explosão que se fez sentir nos últimos anos na utilização do espetro de frequências, verifica-se que é necessário tornar a sua utilização mais eficiente no sentido de conseguir satisfazer a necessidade da sociedade de comunicar quase sem limites em termos de velocidade da comunicação em si. Promove-se assim uma nova abordagem do espetro de frequências, de maneira a que se possa utilizá-lo de uma forma mais eficaz. Ao longos dos anos tem-se vindo a verificar melhorias no que toca à eficiência espetral através do desenvolvimento e aplicação de algumas técnicas, tal como referido em [3], como por exemplo o QAM (Quadrature Amplitude Modulation) para modulação do sinal e também técnicas MIMO (Multiple Input Multiple Output) nas entradas e saídas do sistema de comunicação. Verificou-se que o aproveitamento do espetro de facto melhorou, no entanto, estas técnicas não são suficientes para se conseguir atingir um débito de algumas dezenas ou centena de Gb/s. Assim sendo, a solução passa por promover a utilização de bandas de frequência mais altas, contrariamente ao que se fez no passado.

Por definição, considera-se a banda de ondas mm entre 60 a 100 GHz e a banda THz entre 100 GHz a 1 THz. Estas bandas do espetro de frequências são bandas cuja utilização no passado foi

1.2 Motivação

pouca ou até mesmo nenhuma, isto porque para conseguir explorar estas bandas são necessários componentes adequados à operação nas mesmas. Relativamente a banda de ondas mm, apesar de nos últimos anos terem sidos desenvolvidas e aplicadas técnicas que melhoram a eficiência espetral desta região, tal como referido anteriormente, a escassez da largura de banda limita o débito da ligação. Em [3] são referidas implementações realizadas no passado que conseguiram alcançar débitos até 100 GHz em ligações sem fios a uma distância de 1 metro com BER = 1 x 10-3, recorrendo também à utilização de mais de um transmissor e recetor. Apesar de inovadores estes valores revelam-se insuficientes para o que se pretende alcançar.

Quanto à região do espetro que corresponde a uma frequência superior a 10 THz, apesar da grande largura de banda disponível nesta região, existem várias limitações para a comunicação sem fios referidas em [4]. Destaca-se o facto do baixo balanço de potência possível para a transmissão devido aos limites de segurança dos olhos, os impactos atmosféricos na propagação do sinal (chuva, pó e poluição) e ainda o impacto da falta de alinhamento entre transmissores e recetores. Estas são algumas das razões que limitam a comunicação sem fios para frequências superiores a 10 THz.

Assim sendo, segundo [4], torna-se evidente que a banda do espetro com maior potencial para a comunicação sem fios é a banda entre 100 GHz e 1 THz, uma vez que não só oferece uma largura de banda bastante maior (desde GHz até alguns THz) comparativamente a outra bandas, mas também é uma região do espetro que não sofre muito devido às más condições atmosféricas. Para além disso, a utilização destas bandas de frequência altas acabará por aliviar o espetro relativamente à sua escassez e às suas limitações de capacidade.

Tendo em conta esta nova abordagem do espetro, o projeto iBrow tem vindo a desenvolver metodologias que permitem a manufaturação de transcetores para operar a estas frequências de baixo custo, mas que ao mesmo tempo são capazes de atingir altos débitos, para que desta maneira sejam integrados em redes de comunicação com e sem fios de grande velocidade. Os transcetores de baixo custo propostos pelo projeto passam por utilizar díodos ressonantes de efeito túnel (RTD) com formatos de modulação simples e com interligação com fibra ótica. Assim será possível satisfazer as necessidades previstas para 2020 de forma eficaz tanto em termos energéticos como financeiros.

Para que se possa demonstrar o potencial desta tecnologia proposta pelo iBrow, vai-se recorrer à transmissão de vídeo em alta definição descomprimido através destes mesmos dispositivos propostos pelo projeto. Assim sendo, para efetuar a transmissão será utilizada a interface HDMI, que fará transmitir um sinal de alto débito para de seguida o mesmo sinal ser transmitido pelos transcetores propostos pelo projeto iBrow. Esta transmissão terá de ser realizada em série visto que estes mesmos transcetores apenas suportam transmissão de dados em série, uma vez que esta é a maneira mais eficaz.

O HDMI é uma interface digital que transmite vídeo não comprimido e áudio que poderá ou não estar comprimido. Esta interface implementa vários protocolos entre quais se destaca o protocolo HDCP pois é o responsável pela prevenção de reproduções não autorizadas dos sinais a transmitir, o que é bastante importante hoje em dia dado os inúmeros consumidores que conse-

4 Introdução

guem fazer cópias ilegais. Este protocolo faz uma verificação inicial antes de transmitir os dados encriptados no sentido de perceber se o dispositivo de destino é efetivamente um dispositivo autorizado para a reprodução de sinal. Esta é ainda uma interface que consegue transmitir sinais de alta definição e é ainda compatível com o DVI. Hoje em dia, esta é a interface standard para HDTVs e tem diversas aplicações tais como câmaras digitais, discos Blu-ray e leitores de DVD de alta definição, computadores pessoais, tablets e smartphones.

Em suma, esta implementação tornar-se bastante útil, uma vez que é capaz de abranger um vasto nível de aplicações, acessíveis a todos os utilizadores, tanto em ambientes empresariais como pessoais.

#### 1.3 Objetivos

Este trabalho tem como principal objetivo a implementação de uma arquitetura de serialização e deserialização de um sinal HDMI, e que ao mesmo tempo faça o tratamento destes mesmos sinais para posterior envio e receção do sinal de alta velocidade em série. Como tal, será necessário utilizar um recurso que permita a implementação dessa mesma arquitetura versatilmente, por outras palavras, um recurso que permita eventuais reconfigurações da arquitetura desenvolvida e que ao mesmo tempo possua características que sejam úteis ao desenvolvimento do projeto.

O projeto fará uso então de uma FPGA VC7203 Virtex-7 que possibilita a implementação de uma arquitetura adequada e que ao mesmo tempo possui entradas e saídas de alta velocidade que vão ajudar na ligação do sinal com os transcetores de alta velocidade. O protótipo desenvolvido em hardware reprogramável deve ser devidamente validado para que o sinal digital possa de seguida ser transmitido através de uma ligação por fibra ótica usando os RTDs desenvolvidos no projeto iBrow.

#### 1.4 Estrutura da Dissertação

#### FAZER ESTA PARTE!!!

Para além da introdução, esta dissertação contém mais x capítulos. No capítulo 2, é descrito o estado da arte e são apresentados trabalhos relacionados. No capítulo 3, ipsum dolor sit amet, consectetuer adipiscing elit. No capítulo 4 praesent sit amet sem. No capítulo 5 posuere, ante non tristique consectetuer, dui elit scelerisque augue, eu vehicula nibh nisi ac est.

## Capítulo 2

## Revisão Bibliográfica

Neste capítulo é realizada uma revisão bibliográfica das interfaces áudio e vídeo existentes, em específico do HDMI, também sobre métodos de codificação/descodificação de sinais HDMI numa FPGA e ainda sobre ligações de alta velocidade em série e cuidados que se deve ter com as mesmas.

#### 2.1 Interfaces de transmissão de video/audio

As interfaces de áudio e vídeo definem parâmetros físicos e interpretações dos sinais recebidos, segundo [5]. Para sinais digitais a interface acaba por definir não só a camada física mas também a camada de ligação de dados e principalmente a camada da aplicação. As características físicas do equipamento (elétrico ou ótico) incluem o número e o tipo de ligações necessárias, tensões, frequências, intensidade ótica e ainda o design físico dos conectores. Relativamente à camada de ligação de dados, esta define como os dados da aplicação serão encapsulados para que, por exemplo, possam ser sincronizados ou para fazer correções de erros. Por fim, a camada da aplicação define o formato do sinal de áudio e vídeo a ser transmitido, normalmente incorporando *codecs* não específicos. No entanto, por vezes esta camada acaba por não definir em concreto o tipo de formato de dados deixando em aberto tal parâmetro para que se possa transmitir dados no geral (é o caso do HDMI). No caso dos sinais analógicos, todas as funções que existem para os sinais digitais definidas em três camadas, são representadas num único sinal.

No caso da transmissão de sinais de áudio e vídeo digital existem várias interfaces que passam a ser analisadas, segundo [5]:

- Display Port: utiliza um conector do tipo DisplayPort e é o principal concorrente do HDMI.
  Esta interface define uma interconexão sem licenças que foi inicialmente desenhada para ser
  utilizada numa conexão entre o computador e o monitor do mesmo. O sinal de vídeo não
  é compatível com DVI ou HDMI, mas um conector DisplayPort pode fazer passar estes
  sinais.
- *IEEE 1394 "FireWire"*: utiliza um conector do tipo *FireWire* ou i.LINK. Este protocolo de transferência de dados é principalmente utilizado em câmaras digitais, mas também em

computadores e em transferências de sinal de áudio. Este tipo de interface é capaz de hospedar vários sinais no mesmo cabo entregando os dados nos devidos destinos.

 HDMI (High Definition Multimedia Interface): utiliza um conector do tipo HDMI e é uma interface de transmissão de sinal áudio/vídeo comprimida para transmissão de sinal digital descomprimida.

#### 2.2 HDMI (High Definition Multimedia Interface)

O HDMI é uma interface de áudio e vídeo de alta definição que transporta dados áudio no formato não comprimido. Suporta num único cabo qualquer formato de vídeo em diversas resoluções e desde 2004 tem vindo a sofrer algumas alterações que vêm melhorar o desempenho da interface.

Esta interface está dividida em diversos canais de comunicação que implementam determinados protocolos, entre os quais se destacam as seguintes de [2]:

#### 2.2.1 DDC - Display Data Channel

É um conjunto de protocolos utilizado nas comunicações digitais entre um dispositvo de origem e um dispositivo final que permite a comunicação entre ambos. Estes protocolos permitem que o ecrã comunique com o seu adaptador quais os modos que consegue suportar e também que o dispositivo que liga ao ecrã consiga ajustar alguns parâmetros, como por exemplo o contraste e a luminosidade. EDID (*Extended display identification data*) é a estrutura *standard* para este tipo de comunicações que define as capacidades do monitor e os modos gráficos suportados pelo mesmo. Este protocolo é utilizado pela *source* da comunicação do HDMI para obter os dados necessários do dispoistivo *sink*, no sentido de perceber quais os modos suportados pelo mesmo. Este canal é também ativamente usado para HDCP (*High-Bandwith Digital Content Protection*).

#### 2.2.2 TMDS - Transition-Minimized Differential Signaling

É uma tecnologia utilizada para transmissão de dados em série de alta velocidade utilizado em comunicações digitais. O transmissor implementa um algoritmo que reduz as interferências eletromagnéticas nos cabos e permite ainda uma recuperação robusta de sinal de relógio no recetor.

Em específico na interface HDMI, este protocolo divide a informação a transmitir em 3 principais pacotes e intercala a sua transmissão: Período de transmissão de vídeo, período de transmissão de dados e período de controlo. No primeiro período (período de transmissão de vídeo) são transmitidas os pixeis do vídeo em linha. No segundo período (o período de transmissão de dados) são transmitidos os dados de vídeo e os dados auxiliares à transmissão dentro dos respectivos pacotes. O terceiro período ocorre entre os dois anteriores.

Para além de ser utilizada no HDMI, esta técnica é também utilizada em interfaces DVI.

#### 2.2.3 CEC - Consumer Electronics Control

É uma característica do HDMI que permite ao utilizador controlar até 15 dispositivos que tenham esta mesma característica ativa e que estão conectados por HDMI usando apenas um controlo remoto. Também é possivel dispositivos inviduais controlarem outros dispositivos sem intervenção do utilizador

#### 2.2.4 ARC - Audio Return Channel

Esta característica do HDMI utiliza 2 pins do conector. É uma ligação de audio que tem como objetivo substituir outros cabos entre a TV e outros recetores ou então sistema de som. Esta direção é usada quando é a TV que gera ou recebe o vídeo mas é outro equipamente que reproduz o som. Esta característica está apenas disponível a partir da versão 1.4 de HDMI.

#### 2.2.5 HEC - HDMI Ethernet Channel

Esta especificação do HDMI, tal como a anterior, está também apenas disponível a partir da versão 1.4 do HDMI e é uma tecnologia capaz de consolidar vídeo, audio e dados em série num único cabo HDMI, permitindo também aplicações baseadas em IP sobre o HDMI e uma comunicação *Ethernet* bidireccional até 100 Mbit/s.

Uma das principais características mais recentes das interfaces HDMI prende-se ao facto de permitir que sinais não sejam reproduzidos em dipositivos não autrizados. Isto é, através de um protocolo cujo nome já foi referido anteriormente, HDCP (*High-Bandwith Digital Content Protection*), o sinal HDMI pode ser encriptado e posteriormente transmitido pela *source*, protegendo assim a sua reprodução em dispositivos não autorizados. Esta tem vindo a tornar-se uma característica importante, visto que a reprodução ilegal de vídeos tem vindo a tornar-se reccorrente nos dias atuais.

#### 2.3 HDMI implementado sobre a FPGA

A interface HDMI, tal como descrito no subcapítulo anterior, consiste numa interface que permite a transferência de sinais áudio e vídeo digitais entre dois dispositivos, e como tal será necessário um adaptador que permita a conexão entre os dois dispositivos e que ao mesmo tempo sirva como recurso para a codificação e descodificação do sinal HDMI.

Assim sendo, existe *hardware* disponível que consegue fazer as duas funções descritas, nomeadamente em [6]. Esta interface HDMI consiste num adaptador e descodificador do sinal HDMI para a FPGA, sendo que são necessárias uma placa para a transmissão e outra para a receção do sinal. Cada placa tem respetivamente dois transmissores e dois recetores independentes e faz uso dos conectores FMC para se conectar com a FPGA.

#### 2.3.1 Conexão à FPGA XILINX VC7203 Virtex-7

Na figura 2.1 da página 8 visualiza-se a placa de desenvolvimento a ser utilizada no projeto com numeração para as suas diversas características, sendo que nesta fase se pretende perceber o que são os conectores FMC (FPGA Mezzanine Card) e onde estão localizados nesta mesma placa.



Figura 2.1: Vista Geral da FPGA VC7203 Virtex-7 retirada de [1]

A numeração 27, 28 e 29 correspondem aos conectores FMC disponíveis na FPGA a ser utilizada neste projeto. O número 27 corresponde ao conector JA2, 28 corresponde ao JA3 e 29 corresponde ao JA4. Estes conectores são usados como entradas e saídas de uma ligação, que neste caso em especifico será a uma placa HDMI, pois permitem uma ligação de alta velocidade (até 10 Gb/s). Estes três conectores HPC (High Pin Count) são compostos por 10x40 posições que permitem uma comunicação de alta velocidade por uma I/O cujo tamanho é relativamente pequeno.

#### O conector JA2 (FMC1 HPC) permite a seguinte conectividade:

- 68 pares que podem ser definidos pelo utilizador:
  - 34 pares LA
  - 17 pares HA
  - 17 pares HB
- 4 sinais de relógio diferenciais

#### O conector JA3 (FMC2 HPC) permite a seguinte conectividade:

• 68 pares que podem ser definidos pelo utilizador:

- 34 pares LA
- 17 pares HA
- 17 pares HB
- 4 sinais de relógio diferenciais

#### O conector JA2 (FMC1 HPC) permite a seguinte conectividade:

- 65 pares que podem ser definidos pelo utilizador:
  - 34 pares LA
  - 16 pares HA
  - 15 pares HB
- 4 sinais de relógio diferenciais

Estes serão os conectores a ser utilizados e mais à frente neste relatório será explicado como é que os sinais são transmitidos.

#### 2.3.2 Transmissor e Recetor

Este *hardware*, TB-FMCH-HDMI2, está dividido em 2 placas: o recetor (RX) que recebe o sinal recebido pelo cabo HDMI, faz a descodificação e envia o sinal para a FPGA, e o transmissor (TX) que faz o processo inverso, isto é, recebe o sinal proveniente da FPGA e transmite-o para o cabo HDMI para que possa chegar ao dispositivo de destino.

#### 2.3.2.1 Recetor

Na figura 2.2 na página 10 é possível visualizar o diagrama de blocos do recetor disponível. As suas principais funções dividem-se nas seguintes:

#### 1. Receção do Sinal HDMI (ADV7612 para a FPGA localizada na placa)

A receção do sinal HDMI é feita por um conector HDMI e usa um circuito integrado ADV7612BSWZ-P que recebe sinal HDMI e retira do mesmo os sinais a serem passados para a FPGA localizada na placa HDMI. O recetor tem também uma memória EEPROM (electrically erasable programmable read-only memory) que é usada para guardar dados EDID.

#### 2. Interface com o conector FMC (da FPGA localizada na placa para o conector FMC)

Após passarem pela FPGA embebida (configura por *default*) na placa são passados os seguintes sinais presentes na tabela 2.1 da página 10:

Conclui-se que os dados presentes que são transmitidos para os conectores FMC, para além dos sinais de sincronização são essencialmente dados de vídeo, os do recetor 0 passados



Figura 2.2: Diagrama de blocos de TB-FMCH-HDMI2 RX retirado de [6]

| Nome do pin     | Input/Output | FPGA para FMC      | RX para a FPGA                |
|-----------------|--------------|--------------------|-------------------------------|
| CLK0_M2C_P      | Output       | RX#0_LLC           | RX#0 sinal LLC                |
| CLK1_M2C_P      | Output       | RX#1_LLC           | RX#1 sinal LLC                |
| LA00_P_CC       | Output       | RX#0_VSYNC         | RX#0_VSYNC                    |
| LA01_P_CC       | Output       | RX#0_HSYNC         | RX#0_HSYNC                    |
| LA02_P          | Output       | RX#0_DE            | RX#0 data enable              |
| LA03_P a LA32_P | Output       | RX#0_P0 a RX#0_P29 | RX#0 dados de vídeo de 0 a 29 |
| LA33_P          | Input/Output | Não usado          |                               |
| CLK0_M2C_N      | Input/Output | Não usado          |                               |
| CLK1_M2C_N      | Input/Output | Não usado          |                               |
| LA00_N_CC       | Output       | RX#1_VSYNC         | RX#1_VSYNC                    |
| LA01_N_CC       | Output       | RX#1_HSYNC         | RX#1_HSYNC                    |
| LA02_N          | Output       | RX#1_DE            | RX#1 data enable              |
| LA03_N a LA32_N | Output       | RX#1_P0 a RX#1_P29 | RX#1 dados de vídeo de 0 a 29 |
| LA33_P          | Input/Output | Não usado          | <u>-</u>                      |
| CLK2_M2C_P      | Input/Output | Não usado          | <u>-</u>                      |
| CLK3_M2C_P      | Input/Output | Não usado          |                               |
| HA00_P a HA23_P | Input/Output | Não usado          |                               |
| CLK2_M2C_N      | Input/Output | Não usado          |                               |
| CLK3_M2C_N      | Input/Output | Não usado          |                               |
| HA00_N a HA23_N | Input/Output | Não usado          |                               |

Tabela 2.1: Nomes dos pins da interface FMC de TB-FMCH-HDMI2 RX, adaptada de [6]

entre LA03\_P a LA32\_P e os do recetor 1 passados entre LA03\_N a LA32\_P. Os sinais "data enable" são sinais que sinalizam a chegada de novos dados. HSYNC é um sinal que representa a sincronização horizontal e é um pulso que sincroniza o início da linha do dispositivo de destino com a imagem que a originou. Por outro lado, o sinal VSYNC é a representação da sincronização horizontal, que faz o mesmo que HSYNC (mas na vertical), certificando-se de que o dispositivo de destino começa no topo na imagem na altura correta.

Uma nota importante ainda sobre a passagem dos sinais através dos conectores FMC é que os dados provenientes da FPGA embebida na placa para os conectores são amostrados na transição de 1 para 0 do sinal de relógio do vídeo, e como tal, estes mesmos dados devem ser lidos na transição de 0 para 1 do sinal do relógio do lado da FPGA principal. A figura 2.3 na página 11 ilustra esta situação.



Figura 2.3: Amostragem dos dados provenientes da FPGA no recetor, retirada de [6]

#### 2.3.2.2 Transmissor

O diagrama de blocos do transmissor está representado na figura 2.4 na página 11.



Figura 2.4: Diagrama de blocos de TB-FMCH-HDMI2 TX retirado de [6]

## Capítulo 3

## Capítulo Exemplo

Neste capítulo apresentam-se exemplos de formatação de figuras e tabelas, equações e referências cruzadas.

Maecenas eleifend facilisis leo. Vestibulum et mi. Aliquam posuere, ante non tristique consectetuer, dui elit scelerisque augue, eu vehicula nibh nisi ac est. Suspendisse elementum sodales felis. Nullam laoreet fermentum urna.

#### 3.1 Introdução

Apresenta-se de seguida um exemplo de equação, completamente fora do contexto:

$$CIF_1: F_0^j(a) = \frac{1}{2\pi i} \oint_{\gamma} \frac{F_0^j(z)}{z-a} dz$$
 (3.1)

$$CIF_2: F_1^j(a) = \frac{1}{2\pi i} \oint_{\gamma} \frac{F_0^j(x)}{x-a} dx$$
 (3.2)

Na Equação 3.2 lorem ipsum dolor sit amet, consectetuer adipiscing elit. Suspendisse tincidunt viverra elit. Donec tempus vulputate mauris. Donec arcu. Vestibulum condimentum porta justo. Curabitur ornare tincidunt lacus. Curabitur ac massa vel ante tincidunt placerat. Cras vehicula semper elit. Curabitur gravida, est a elementum suscipit, est eros ullamcorper quam, sed cursus velit velit tempor neque. Duis tempor condimentum ante. Nam sollicitudin. Vestibulum adipiscing, orci eu tempor dapibus, risus sapien porta metus, et cursus leo metus eget nibh.

Pellentesque rutrum, sapien at viverra facilisis, metus eros blandit sem, quis dictum erat metus eget erat. Vivamus malesuada dapibus nulla. Maecenas nec purus. Suspendisse auctor mattis augue. Phasellus enim nisi, iaculis sit amet, pellentesque a, iaculis in, dui. Integer risus.

#### 3.2 Secção Exemplo

A arquitectura do visualizador assenta sobre os seguintes conceitos base [?]:

• **Componentes** — Suspendisse auctor mattis augue *push*;

14 Capítulo Exemplo

|   | Iteração $k$ de $f(x_n)$ |            |             |                      |  |  |  |  |  |  |
|---|--------------------------|------------|-------------|----------------------|--|--|--|--|--|--|
| k | $x_1^k$                  | $x_2^k$    | $x_3^k$     | comentários          |  |  |  |  |  |  |
| 0 | -0.3                     | 0.6        | 0.7         | -                    |  |  |  |  |  |  |
| 1 | 0.47102965               | 0.04883157 | -0.53345964 | $\delta < arepsilon$ |  |  |  |  |  |  |
| 2 | 0.49988691               | 0.00228830 | -0.52246185 | $\delta < arepsilon$ |  |  |  |  |  |  |
| 3 | 0.49999976               | 0.00005380 | -0.523656   | N                    |  |  |  |  |  |  |
| 4 | 0.5                      | 0.00000307 | -0.52359743 |                      |  |  |  |  |  |  |
| : | :                        | ·          | :           |                      |  |  |  |  |  |  |
| 7 | 0.5                      | 0.0        | -0.52359878 | $\delta < 10^{-8}$   |  |  |  |  |  |  |

Tabela 3.1: Tabela Exemplo

- **Praesent** Sit amet sem maecenas eleifend facilisis leo;
- **Pellentesque** Habitant morbi tristique senectus et netus.

#### 3.2.1 Exemplo de Figura

Loren ipsum dolor sit amet, consectetuer adipiscing elit. Praesent sit amet sem. Maecenas eleifend facilisis leo. Vestibulum et mi. Aliquam posuere, ante non tristique consectetuer, dui elit scelerisque augue, eu vehicula nibh nisi ac est. Suspendisse elementum sodales felis. Nullam laoreet fermentum urna.

Duis eget diam. In est justo, tristique in, lacinia vel, feugiat eget, quam. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Fusce feugiat, elit ac placerat fermentum, augue nisl ultricies eros, id fringilla enim sapien eu felis. Vestibulum ante ipsum primis in faucibus orci luctus et ultrices posuere cubilia Curae; Sed dolor mi, porttitor quis, condimentum sed, luctus in.

#### 3.2.2 Exemplo de Tabela

É apresentado na Tabela 3.1 um exemplo de tabela flutuante que deverá ficar no topo da página.

Loren ipsum dolor sit amet, consectetuer adipiscing elit. Praesent sit amet sem. Maecenas eleifend facilisis leo. Vestibulum et mi. Aliquam posuere, ante non tristique consectetuer, dui elit scelerisque augue, eu vehicula nibh nisi ac est. Suspendisse elementum sodales felis. Nullam laoreet fermentum urna.

Duis eget diam. In est justo, tristique in, lacinia vel, feugiat eget, quam. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Fusce feugiat, elit ac placerat fermentum, augue nisl ultricies eros, id fringilla enim sapien eu felis. Vestibulum ante ipsum primis in faucibus orci luctus et ultrices posuere cubilia Curae; Sed dolor mi, porttitor quis, condimentum sed, luctus in.

#### 3.3 Secção Exemplo

Loren ipsum dolor sit amet, consectetuer adipiscing elit. Praesent sit amet sem. Maecenas eleifend facilisis leo. Vestibulum et mi. Aliquam posuere, ante non tristique consectetuer, dui elit scelerisque augue, eu vehicula nibh nisi ac est. Suspendisse elementum sodales felis. Nullam laoreet fermentum urna.

Duis eget diam. In est justo, tristique in, lacinia vel, feugiat eget, quam. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Fusce feugiat, elit ac placerat fermentum, augue nisl ultricies eros, id fringilla enim sapien eu felis. Vestibulum ante ipsum primis in faucibus orci luctus et ultrices posuere cubilia Curae; Sed dolor mi, porttitor quis, condimentum sed, luctus in.

#### 3.4 Resumo

Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Fusce feugiat, elit ac placerat fermentum, augue nisl ultricies eros, id fringilla enim sapien eu felis. Vestibulum ante ipsum primis in faucibus orci luctus et ultrices posuere cubilia Curae; Sed dolor mi, porttitor quis, condimentum sed, luctus in.

## Capítulo 4

## Mais um Capítulo

Neste capítulo mostra-se apenas o formato da dissertação.

Ipsum dolor sit amet, consectetuer adipiscing elit. Praesent sit amet sem. Maecenas eleifend facilisis leo. Vestibulum et mi. Aliquam posuere, ante non tristique consectetuer, dui elit scelerisque augue, eu vehicula nibh nisi ac est. Suspendisse elementum sodales felis. Nullam laoreet fermentum urna.

#### 4.1 Secção Exemplo

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Integer hendrerit commodo ante. Pellentesque nibh libero, aliquam at, faucibus id, commodo a, velit. Duis eleifend sem eget leo. Morbi in est. Suspendisse magna sem, varius nec, hendrerit non, tincidunt quis, quam. Aenean congue. Vivamus vel est sit amet sem iaculis posuere. Cras mollis, enim vel gravida aliquam, libero nunc ullamcorper dui, ullamcorper sodales lectus nulla sed urna. Morbi aliquet porta risus. Proin vestibulum ligula a purus. Maecenas a nulla. Maecenas mattis est vitae neque auctor tempus. Etiam nulla dui, mattis vitae, porttitor sed, aliquet ut, enim. Cras nisl magna, aliquet et, laoreet at, gravida ac, neque. Sed id est. Nulla dapibus dolor quis ipsum rhoncus cursus.

Etiam nisi est, dignissim sodales, fermentum id, pulvinar ac, eros. Duis id orci. Nam pretium nisl ac augue. Ut adipiscing magna eget est. Curabitur varius. Nulla facilisi. Pellentesque sit amet neque ac dui accumsan blandit. Donec mauris felis, egestas sit amet, convallis ac, dignissim quis, dolor. Maecenas cursus tortor vel leo. Quisque tristique. Nunc augue odio, tincidunt in, dapibus sed, ultricies sit amet, lorem. In hac habitasse platea dictumst. Praesent iaculis, lacus hendrerit tempor sodales, libero tellus aliquet orci, ut rhoncus massa lectus quis erat. Pellentesque quis dolor nec tortor rhoncus convallis. Aliquam erat volutpat. Fusce placerat, magna eu imperdiet lobortis, augue massa blandit turpis, a consectetuer quam arcu sit amet risus. Suspendisse potenti. Praesent sapien metus, interdum vitae, fermentum id, faucibus ut, lorem. Nunc iaculis purus id tortor. Aenean risus pede, laoreet ac, tristique sed, lobortis in, turpis.

Vestibulum et lorem in ligula viverra pharetra. Curabitur quis purus in urna facilisis bibendum. Pellentesque at arcu accumsan velit bibendum ornare. Praesent massa. Quisque dolor. In libero.

18 Mais um Capítulo

Vestibulum ac diam id leo feugiat blandit. Donec porta, tellus ac pellentesque molestie, felis mauris viverra lacus, sed dignissim purus justo eu justo. Proin iaculis, nunc eu volutpat volutpat, libero purus rutrum enim, id euismod lacus lorem nec augue. Donec hendrerit lacinia ante. Integer mollis vulputate orci. In pellentesque, metus pharetra elementum pharetra, est purus bibendum turpis, eu pretium sapien libero convallis odio. Cras sodales bibendum risus. Sed mattis nulla non leo. Nulla nunc. Phasellus egestas sodales massa. Class aptent taciti sociosqu ad litora torquent per conubia nostra, per inceptos himenaeos. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Etiam mi.

#### 4.2 Mais uma Secção

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Quisque purus sapien, interdum ut, vestibulum a, accumsan ullamcorper, erat. Mauris a magna ut leo porta imperdiet. Donec dui odio, porta in, pretium non, semper quis, orci. Quisque erat diam, pharetra vel, laoreet ac, hendrerit vel, enim. Donec tristique luctus risus. Fusce dolor est, eleifend id, elementum sit amet, varius vitae, neque. Morbi at augue. Ut sem ligula, auctor vitae, facilisis id, pharetra non, lectus. Nulla lacus augue, aliquam eget, sollicitudin sed, hendrerit eu, leo. Suspendisse ac tortor. Mauris at odio. Etiam vehicula. Nam lacinia purus at nibh. Aliquam fringilla lorem ac justo. Ut nec enim. Nunc ornare, eros eu facilisis tristique, nisl lorem lacinia risus, non ullamcorper tellus urna et eros. Quisque eleifend tempus metus. Nunc ipsum.

Phasellus ullamcorper justo id risus. Nunc in leo. Mauris auctor lectus vitae est lacinia egestas. Nulla faucibus erat sit amet lectus varius semper. Praesent ultrices vehicula orci. Nam at metus. Aenean eget lorem nec purus feugiat molestie. Phasellus fringilla nulla ac risus. Aliquam elementum aliquam velit. Aenean nunc odio, lobortis id, dictum et, rutrum ac, ipsum. Aenean tellus magna, lacinia eget, bibendum ut, interdum sit amet, ipsum. Class aptent taciti sociosqu ad litora torquent per conubia nostra, per inceptos himenaeos. Mauris felis lacus, dapibus sit amet, pretium feugiat, aliquet non, purus. Aliquam elementum, diam quis porttitor gravida, sem sapien iaculis nulla, ut pharetra odio felis a metus. Nulla lacus ipsum, tristique ut, dapibus sed, mollis et, justo. Vivamus non ipsum sed ligula placerat ultrices. Maecenas dictum leo adipiscing mauris. Vestibulum tristique, lacus a consequat suscipit, nunc dui sollicitudin arcu, non interdum libero est eget tortor. Ut eget neque quis leo tempor dictum.

Quisque ullamcorper. Aliquam vel magna. Sed pulvinar dictum ligula. Sed ultrices dolor ut turpis. Vivamus sagittis orci malesuada arcu venenatis auctor. Proin vehicula pharetra urna. Aliquam egestas nunc quis nisl. Donec ullamcorper. Nulla purus. Ut suscipit lacus vitae dui. Mauris semper. Ut eget sem. Integer orci. Nam vitae dui eget nisi placerat convallis.

Sed id lorem. Proin gravida bibendum lacus. Sed molestie, urna quis euismod laoreet, diam dolor dictum diam, vitae consectetuer leo ipsum id ante. Integer eu lectus non mauris pharetra viverra. In feugiat libero ut massa. Morbi cursus, lorem sollicitudin blandit semper, felis magna pellentesque lacus, ut rhoncus leo neque at tellus. Sed mattis, diam eget eleifend tincidunt, ligula eros tincidunt diam, vitae auctor turpis est vel nunc. In eu magna. Donec dolor metus, egestas sit

19

amet, ultrices in, faucibus sed, lectus. Etiam est enim, vehicula pharetra, porta non, viverra vel, nunc. Ut non sem. Etiam nec neque. Sed rhoncus, justo id imperdiet pharetra, mi tellus accumsan neque, vitae volutpat tortor enim in odio. Nunc porta justo a lorem. Nulla hendrerit odio vitae dolor. Suspendisse eu nisl.

#### 4.3 Resumo ou Conclusões

Proin vehicula pharetra urna. Aliquam egestas nunc quis nisl. Donec ullamcorper. Nulla purus. Ut suscipit lacus vitae dui. Mauris semper. Ut eget sem. Integer orci. Nam vitae dui eget nisi placerat convallis.

## Capítulo 5

## Conclusões e Trabalho Futuro

Proin sed justo eu sapien eleifend elementum. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Vivamus quam lacus, pharetra vel, aliquam vel, volutpat sed, nisl.

#### 5.1 Satisfação dos Objectivos

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Etiam non felis sed odio rutrum ultrices. Donec tempor dolor. Vivamus justo neque, tempus id, ullamcorper in, pharetra non, tellus. Praesent eu orci eu dolor congue gravida. Sed eu est. Donec pulvinar, lectus et eleifend volutpat, diam sapien sollicitudin arcu, a sagittis libero neque et dolor. Nam ligula. Cras tincidunt lectus quis nunc. Cras tincidunt congue turpis. Nulla pede velit, sagittis a, faucibus vitae, porttitor nec, ante. Nulla ut arcu. Cras eu augue at ipsum feugiat hendrerit. Proin sed justo eu sapien eleifend elementum. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas. Vivamus quam lacus, pharetra vel, aliquam vel, volutpat sed, nisl.

Nullam erat est, vehicula id, tempor non, scelerisque at, tellus. Pellentesque tincidunt, ante vehicula bibendum adipiscing, lorem augue tempor felis, in dictum massa justo sed metus. Suspendisse placerat, mi eget molestie sodales, tortor ante interdum dui, ac sagittis est pede et lacus. Duis sapien. Nam ornare turpis et magna. Etiam adipiscing adipiscing ipsum. Fusce sodales nisl a arcu. Cras massa leo, vehicula facilisis, commodo a, molestie faucibus, metus. Suspendisse potenti. Duis sagittis. Donec porta. Sed urna. Maecenas eros. Vivamus erat ligula, pharetra sit amet, bibendum et, fermentum sed, dolor. Nullam eleifend condimentum nibh. Integer leo nibh, consequat eget, mollis et, sagittis ac, felis. Duis viverra pede in pede. Phasellus molestie placerat leo. Praesent at tellus a augue congue molestie. Proin sed justo eu sapien eleifend elementum. Pellentesque habitant morbi tristique senectus et netus et malesuada fames ac turpis egestas.

#### 5.2 Trabalho Futuro

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Aliquam tempor tristique risus. Suspendisse potenti. Fusce id eros. In eu enim. Praesent commodo leo. Nullam augue. Pellentesque tellus. Integer pulvinar purus a dui convallis consectetuer. In adipiscing, orci vitae lacinia semper, sapien elit posuere sem, ac euismod ipsum elit tempus urna. Aliquam erat volutpat. Nullam suscipit augue sed felis. Phasellus faucibus accumsan est.

Aliquam felis justo, facilisis sit amet, bibendum ut, tempus ac, dolor. Sed malesuada. Nunc non massa. In erat. Nulla facilisi. Phasellus blandit, est in accumsan cursus, libero augue elementum leo, vitae auctor mauris nisl ac tortor. Cras porttitor ornare elit. Fusce at lorem. Sed lectus tortor, vestibulum id, varius a, condimentum nec, lectus. Maecenas in nisi et magna pretium aliquam. Pellentesque justo elit, feugiat nec, tincidunt a, dignissim vel, ipsum. Sed nunc. Vestibulum ante ipsum primis in faucibus orci luctus et ultrices posuere cubilia Curae; Aliquam tempus rhoncus leo. Donec neque quam, cursus sit amet, ultricies varius, semper non, pede. Donec porttitor. Sed aliquet feugiat elit.

Lorem ipsum dolor sit amet, consectetuer adipiscing elit. Phasellus tellus pede, auctor ut, tincidunt a, consectetuer in, felis. Mauris quis dolor et neque accumsan pellentesque. Donec dui magna, scelerisque mattis, sagittis nec, porta quis, nulla. Vivamus quis nisl. Etiam vitae nisl in diam vehicula viverra. Sed sollicitudin scelerisque est. Nunc dapibus. Sed urna. Nulla gravida. Praesent faucibus, risus ac lobortis dignissim, est tortor laoreet mauris, dictum pellentesque nunc orci tincidunt tellus. Nullam pulvinar, leo sed vestibulum euismod, ante ligula elementum pede, sit amet dapibus lacus tortor ac nisl. Morbi libero. Integer sed dolor ac lectus commodo iaculis. Donec ut odio.

### Anexo A

## **Loren Ipsum**

Depois das conclusões e antes das referências bibliográficas, apresenta-se neste anexo numerado o texto usado para preencher a dissertação.

#### A.1 O que é o Loren Ipsum?

**Lorem Ipsum** is simply dummy text of the printing and typesetting industry. Lorem Ipsum has been the industry's standard dummy text ever since the 1500s, when an unknown printer took a galley of type and scrambled it to make a type specimen book. It has survived not only five centuries, but also the leap into electronic typesetting, remaining essentially unchanged. It was popularised in the 1960s with the release of Letraset sheets containing Lorem Ipsum passages, and more recently with desktop publishing software like Aldus PageMaker including versions of Lorem Ipsum [?].

#### A.2 De onde Vem o Loren?

Contrary to popular belief, Lorem Ipsum is not simply random text. It has roots in a piece of classical Latin literature from 45 BC, making it over 2000 years old. Richard McClintock, a Latin professor at Hampden-Sydney College in Virginia, looked up one of the more obscure Latin words, consectetur, from a Lorem Ipsum passage, and going through the cites of the word in classical literature, discovered the undoubtable source. Lorem Ipsum comes from sections 1.10.32 and 1.10.33 of "de Finibus Bonorum et Malorum" (The Extremes of Good and Evil) by Cicero, written in 45 BC. This book is a treatise on the theory of ethics, very popular during the Renaissance. The first line of Lorem Ipsum, "Lorem ipsum dolor sit amet...", comes from a line in section 1.10.32.

The standard chunk of Lorem Ipsum used since the 1500s is reproduced below for those interested. Sections 1.10.32 and 1.10.33 from "de Finibus Bonorum et Malorum" by Cicero are also reproduced in their exact original form, accompanied by English versions from the 1914 translation by H. Rackham.

Loren Ipsum

#### A.3 Porque se usa o Loren?

It is a long established fact that a reader will be distracted by the readable content of a page when looking at its layout. The point of using Lorem Ipsum is that it has a more-or-less normal distribution of letters, as opposed to using "Content here, content here", making it look like readable English. Many desktop publishing packages and web page editors now use Lorem Ipsum as their default model text, and a search for "lorem ipsum" will uncover many web sites still in their infancy. Various versions have evolved over the years, sometimes by accident, sometimes on purpose (injected humour and the like).

#### A.4 Onde se Podem Encontrar Exemplos?

There are many variations of passages of Lorem Ipsum available, but the majority have suffered alteration in some form, by injected humour, or randomised words which don't look even slightly believable. If you are going to use a passage of Lorem Ipsum, you need to be sure there isn't anything embarrassing hidden in the middle of text. All the Lorem Ipsum generators on the Internet tend to repeat predefined chunks as necessary, making this the first true generator on the Internet. It uses a dictionary of over 200 Latin words, combined with a handful of model sentence structures, to generate Lorem Ipsum which looks reasonable. The generated Lorem Ipsum is therefore always free from repetition, injected humour, or non-characteristic words etc.

## Bibliografia

- [1] Xilinx and Inc, "VC7203 Virtex-7 FPGA GTX Transceiver Characterization Board User Guide (UG957)," 2014.
- [2] Wikipedia Contributors, "HDMI," 2016.
- [3] S. Koenig, D. Lopez-Diaz, J. Antes, F. Boes, R. Henneberger, A. Leuther, A. Tessmann, R. Schmogrow, D. Hillerkuss, R. Palmer, T. Zwick, C. Koos, W. Freude, O. Ambacher, J. Leuthold, and I. Kallfass, "Wireless sub-THz communication system with high data rate enabled by RF photonics and active MMIC technology," 2014 IEEE Photonics Conference, IPC 2014, vol. 7, no. December 2013, pp. 414–415, 2014.
- [4] J. Federici and L. Moeller, "Review of terahertz and subterahertz wireless communications," *Journal of Applied Physics*, vol. 107, no. 11, 2010.
- [5] W. contributors, "audio and video interfaces and connectors," 2016.
- [6] Inrevium, Manual do Utilizador de TB-FMCH-HDMI2 Hardware. 2012.