#### Exercício 7:

- •Escrever um programa para alternar o estado dos LEDs vermelho e verde da placa MSP-EXP430G2 a cada 250 ciclos de CPU.
- •Utilizar a sub-rotina de temporização (delay)
- •O programa deverá iniciar com os LEDs apagados.
- •A cada ocorrência de uma borda de descida no sinal do pino *P1.3* (*Botão S2*), o estado dos LEDs deverá alternar entre apagado e piscante.



A borda negativa deve ser detectada através da interrupção do pino P1.3

Quando a interrupção de um periférico é ativada e o bit *GIE* do Registrador de Estado está setado, a Rotina de Serviço de Interrupção é ativada

## Sequencia para o atendimento de uma interrupção:

- •Qualquer instrução que estiver sendo executada é completada;
- •O PC, que aponta para a próxima instrução, é colocado na pilha;
- •O Registrador de Estado (SR) é colocado na pilha;
- •Caso haja mais de uma interrupção ativada, a de mais alta prioridade é selecionada;
- •O Registrador de Estado é zerado;
- •O conteúdo do vetor de Interrupção é carregado no PC. A execução do programa continua nesse endereço.

# Interrupções do MSP430G2553

| INTERRUPT SOURCE                                                                                       | INTERRUPT FLAG                                    | SYSTEM<br>INTERRUPT                                | WORD<br>ADDRESS | PRIORITY    |
|--------------------------------------------------------------------------------------------------------|---------------------------------------------------|----------------------------------------------------|-----------------|-------------|
| Power-Up<br>External Reset<br>Watchdog Timer+<br>Flash key violation<br>PC out-of-range <sup>(1)</sup> | PORIFG<br>RSTIFG<br>WDTIFG<br>KEYV <sup>(2)</sup> | Reset                                              | OFFFEh          | 31, highest |
| NMI<br>Oscillator fault<br>Flash memory access violation                                               | NMIIFG<br>OFIFG<br>ACCVIFG <sup>(2)(3)</sup>      | (non)-maskable<br>(non)-maskable<br>(non)-maskable | 0FFFCh          | 30          |
| Timer1_A3                                                                                              | TA1CCR0 CCIFG <sup>(4)</sup>                      | maskable                                           | 0FFFAh          | 29          |
| Timer1_A3                                                                                              | TA1CCR2 TA1CCR1 CCIFG,<br>TAIFG <sup>(2)(4)</sup> | maskable                                           | 0FFF8h          | 28          |
| Comparator_A+                                                                                          | CAIFG <sup>(4)</sup>                              | maskable                                           | 0FFF6h          | 27          |
| Watchdog Timer+                                                                                        | WDTIFG                                            | maskable                                           | 0FFF4h          | 26          |
| Timer0_A3                                                                                              | TA0CCR0 CCIFG <sup>(4)</sup>                      | maskable                                           | 0FFF2h          | 25          |
| Timer0_A3                                                                                              | TA0CCR2 TA0CCR1 CCIFG, TAIFG                      | maskable                                           | 0FFF0h          | 24          |
| USCI_A0/USCI_B0 receive<br>USCI_B0 I2C status                                                          | UCA0RXIFG, UCB0RXIFG <sup>(2)(5)</sup>            | maskable                                           | 0FFEEh          | 23          |
| USCI_A0/USCI_B0 transmit USCI_B0 I2C receive/transmit                                                  | UCA0TXIFG, UCB0TXIFG <sup>(2)(6)</sup>            | maskable                                           | 0FFECh          | / 22        |
| ADC10<br>(MSP430G2x53 only)                                                                            | ADC10IFG <sup>(4)</sup>                           | maskable                                           | 0FFEAh          | 21          |
|                                                                                                        |                                                   |                                                    | 0FFE8h          | 20          |
| I/O Port P2 (up to eight flags)                                                                        | P2IFG.0 to P2IFG.7 <sup>(2)(4)</sup>              | maskable                                           | 0F <u>FE6</u> h | 19          |
| I/O Port P1 (up to eight flags)                                                                        | P1IFG.0 to P1IFG.7 <sup>(2)(4)</sup>              | maskable                                           | 0FFE4h          | 18          |

# Interrupções das portas P1 e P2

Todos os pinos das portas P1 e P2 podem gerar interrupções.

A configuração das interrupções é feita através dos registradores *PxIFG*, *PxIE* e *PxIES*.

Existe um único *Vetor de Interrupção* para todos os pinos de cada porta. O Registrador *PxIFG* pode ser testado para verificar qual pino ativou a interrupção.

| Port |   | Register              | Short Form | Address | Register Type | Initial State  |
|------|---|-----------------------|------------|---------|---------------|----------------|
| P1   |   | Input                 | P1IN       | 020h    | Read only     | _              |
|      |   | Output                | P1OUT      | 021h    | Read/write    | Unchanged      |
|      | _ | Direction             | P1DIR      | 022h    | Read/write    | Reset with PUC |
|      |   | Interrupt Flag        | P1IFG      | 023h    | Read/write    | Reset with PUC |
|      | H | Interrupt Edge Select | P1IES      | 024h    | Read/write    | Unchanged      |
|      | Ţ | Interrupt Enable      | P1IE       | 025h    | Read/write    | Reset with PUC |
|      | Ī | Port Select           | P1SEL      | 026h    | Read/write    | Reset with PUC |
|      |   | Port Select 2         | P1SEL2     | 041h    | Read/write    | Reset with PUC |
|      |   | Resistor Enable       | P1REN      | 027h    | Read/write    | Reset with PUC |

## Registradores *P11E* – Habilitação das Interrupções

Cada bit do registrador P1IE habilita a interrupção de um pino da Porta 1

- Bit = 1: Interrupção habilitada
- Bit = 0: Interrupção desabilitada



## Registradores P1IES – Seleciona borda de ativação da interrupção

Cada bit do registrador *P1IES* seleciona a borda de ativação da interrupção para cada um dos pinos

- Bit = 0: Interrupção ativada na borda positiva
- Bit = 1: Interrupção ativada na borda negativa



Interrupção do pino P1.3 ativada na borda de descida

## Registradores *P1IFG – Flags* que indicam qual pino ativou a interrupção

Cada bit do registrador *P1IFG* é um flag que indica qual dos pinos da Porta 1 que ativou a interrupção.

- Bit = 0: O pino não ativou a interrupção
- Bit = 1: O pino correspondente ativou a interrupção



A interrupção do pino P1.3 foi ativada e está pendente.

Esse bit de flag deve ser resetado pelo programa

### Status Register (SR)

N

The status register (SR/R2), used as a source or destination register, can be used in the register mode only addressed with word instructions. The remaining combinations of addressing modes are used to support the constant generator. Figure 3–6 shows the SR bits.



GIE General interrupt enable. This bit, when set, enables maskable interrupts are disabled.

Negative bit. This bit is set when the result of a byte or word operation is negative and cleared when the result is not negative.

Word operation: N is set to the value of bit 15 of the

result

Byte operation: N is set to the value of bit 7 of the

result

Zero bit. This bit is set when the result of a byte or word operation is 0 and cleared when the result is not 0.

C Carry bit. This bit is set when the result of a byte or word operation produced a carry and cleared when no carry occurred.

#### MSP430G2553.h

```
/**********************
STATUS REGISTER BITS
(0x0001u)
#define C
#define Z
                 (0x0002u)
                 (0x0004u)
#define N
#define V
                 (0x0100u)
              (0x0008u)
#define GIE
#define CPUOFF
              (0x0010u)
#define OSCOFF
              (0x0020u)
              (0x0040u)
#define SCG0
#define SCG1
              (0x0080u)
```

## Habilitação das interrupções:

bis.w #GIE,
SR
eint Enable General Interrupts

### Vetor de Interrupção (Porta 1):

| I/O Port P2 (up to eight flags) | P2IFG.0 to P2IFG.7 <sup>(2)(4)</sup> | maskable | 0FFE6h | 19 |
|---------------------------------|--------------------------------------|----------|--------|----|
| I/O Port P1 (up to eight flags) | P1IFG.0 to P1IFG.7 <sup>(2)(4)</sup> | maskable | 0FFE4h | 18 |

```
ASEG 0xFFE4
DC16 interrupcao_P1

Rotina de Interrupção:

interrupcao_P1:

bic.b #BIT3, &P1IFG ; Limpar flag de interrupção reti
```

