# Výstupná správa

Meno: Martin Kubička

Login: xkubic45

## Architektúra navrhnutého obvodu (na úrovni RTL)

### Schéma obvodu



### **Popis funkcie**

- FSM Fine state machine
- CNT\_START počítadlo na získanie pozície MID BIT
- CNT\_NBITS počítadlo na počítanie uložených bitov
- CNT\_STOPBIT počítadlo pre získanie konca STOP BITU

Na začiatku obvod čaká na START BIT. Keď sa zachytí START BIT tak obvod začne čakať 22 hodinových cyklov aby sa dostal na požadovaný MID BIT. Keď táto podmienka bude splnená,

obvod rátať počet načítaných bitov. Každý načítaný bit sa pošle do demultiplexoru. Na konci sa dostaneme na koniec STOP BITU a platnosť dátového slova na porte DOUT sa potvrdí nastavením príznaku DOUT\_VLD.

## Návrh automatu (Finite State Machine)

#### Schéma automatu

Stavy automatu: WAIT\_FOR\_STARTBIT, GET\_MID\_BIT, READ\_BITS, WAIT FOR STOPBIT, DATA VALID

Vstupné signály: D = DIN, C1 = CNT\_START, C2 = CNT\_NBITS, C3 = CNT\_STOPBIT

Moorove výstupy: RX EN, CNT EN, DATA VLD



### Popis funkcie

Na začiatku automat čaká v stave WAIT\_FOR\_STARTBIT na začiatok prenosu dokým DIN sa nerovná logickej 0. Následne sa presunie do stavu GET\_MID a čaká kým CNT\_START sa nerovná 22, pretože sa chceme dostať na MIDBIT. Automat sa presunie do stavu READ\_BITS kde číta 8 bitov. Keď sa CNT\_NBITS rovná 8, tak sa presunie do stavu WAIT\_FOR\_STOPBIT, kde sa dostane na koniec STOP BITU. Keď CNT\_STOPBIT sa rovná 8 tak sa presunie do stavu DATA VALID a následne do stavu WAIT\_FOR\_STARTBIT, kde čaká na nový začiatok procesu.

# Snímky obrazovky zo simulácie

