

بنيان الحاسوب 2

الذاكرة الخابية

وهي عبارة عن ذاكرة صغيرة ولكنها سريعة جداً, وبما أن جلب التعليمة من الذاكرة هي عملية مكلفة كثيراً للوقت نقوم بإضافة هذه الذاكرة cache بحيث تكون جسر الوصل بين المعالج والذاكرة.

 $small\ fast\ memory + big\ slow\ memory \iff looks\ like\ a\ big\ fast\ memory$ 



ormatics;

صن الصهم أن نعلم أنه يتم التعامل بين المعالج والـcache بالكلمة (word transfer) حيث يقوم بطلب كلمة واحدة في كل عملية بينما يتم التعامل بين الذاكرة والـcache عن طريق كتلة block (كتلة من الكلمات) لأن عملية الجلب مكلفة فنقوم بجلب كتلة كاملة عوضاً عن التعامل بالكلمة.



- عندما يطلب المعالج محتوى عنوان بالذاكرة يوجد حالتين:
- 1. المحتوى موجود في الـcache: وهي حالة إصابة (Hit) فيقوم بالحصول على المحتوى بسرعة (سرعة حصول على المعطيات).
- طبيسية وجلب الذهاب إلى الذاكرة الرئيسية وجلب (Miss) عيث يجب الذهاب إلى الذاكرة الرئيسية وجلب (cache) ثم يحصل المعالج على المحتوى المطلوب.
  - تضم الخابية حقل الأمارة tag ومن خلاله يتم تحديد فيما إذا كانت الكتلة المطلوبة موجودة cache بالا وسنقوم بشرح حقول التعليمة بالتفصيل فيما بعد...





# مبدأ عمل الخابية (Cache)

يعتمد مبدأ عمل الخابية على المحلية الزمانية والمكانية:

### 1. المحلية المكانية Spatial Locality: طلب المعطيات المجاورة.

مثال: تخزين خاناتها بعناوين متتالية في الذاكرة وإذا طلب المعالج أحد خانات هذه المصفوفة فتقوم الذاكرة الخابية  $ilde{igain}$ بأخذ كامل الكتلة التي تحتوي على الخانة التي طلبها المعالج من الذاكرة RAM ولكن لماذا

لأنه إذا طلب المعالج أحد هذه الخانات فإنه مستقبلاً سيطلب أحد الخانات التالية وبذلك مستقبلاً نوفر على الخابية أخذ خانات أخرى من المصفوفة من الذاكرة RAM في كل مرة يطلب فيها المعالج خانة ما.

# 2. المحلية الزمانية Temporal Locality: طلب نفس المعطيات بعد فترة زمنية قريبة.

<u>مثال:</u> وذلك كما في الحلقا*ت loops* فمثلاً عند وجود متحولات نعدل على قيمتها داخل الحلقات التكرارية كل مرة ندخل بها إلى الحلقات فنضع هذه المتحولات في الخابية وذلك لأننا سنطلب هذه المتحولات مرات عديدة وبأوقات قريبة.

# أنواع التقابل في الخابيات

- ونقصد بالتقابلات بأنها طريقة وضع كتل الذاكرة RAM داخل الخابية وكيف يتم توضيع عناوين كتل الذاكرة الرئيسية داخل الخابية ولدينا ثلاثة أنواع للتقابلات في الخابية:
  - 1. التقابل المباشر Direct Mapped:

تتوضع الكتلة في مكان محدد (وحيد) من الخابية أيّ كل كتلة لها مكان واحد لتتوضع فيه وعند البحث نبحث في مكان واحد فقط.

2. التجميعي التام Fully Associative

.(الخابية) cache الكتلة في أيّ مكان في الخابية وعند البحث عن كتلة ما يجب البحث في كامل الـcache

3. التجميعي في مجموعات set associative (أهم نوع)

يمكن أن تتوضع الكتلة في أي مكان ضمن مجموعة محددة من الخابية أيّ هي الحل الوسطي بين المباشر والتام بحيث يقوم بتقسيم الخابية إلى مجموعات ويمكن أن تتوضع الكتلة في أيّ مكان ضمن المجموعة. وعملية البحث تكون ضمن المجموعة الواحدة وليس كامل الخابية.

تمرین 1

■ بفرض خابية ذات تقابل مباشر Direct Mapped وبفرض أن الذاكرة الخابية تتألف من 4 كتل (block).



- 1. حدد رقم سطر الخابية الذي ستتوضع في
  - الكتلة ذات العنوان 0b1010.
- ملاحظة: يدل الرمز (0b) أن العنوان ممثل
  - بالنظام الثنائي أما في النظام السداسي
    - (0x) عشر فالرمز هو

الحل

.cacheبما أن الذاكرة تقابل مباشر فلكل كتلة يوجد سطر وحيد إذ يوجد 4 أسطر في الـ يتم توزيع الكتل على الـindexes كما يلى:

سكتلة ذات العنوان 0 تقابل index(0) في الـcache والكتلة ذات العنوان 1 تقابل الـindex(0) نام وهكذا... ولكن نحن ليس لدينا 4 كتل في RAM فقط كما في الرسم السابق نجد أن RAM مكونة من 16 سطر وكل كتلة هي سطر من سطور الـRAM ولذلك لنعرف الـindex المناسب لكتلة ما عنوانها بعد الـindex القانون التالي:

I = I Mod C

# عدد الأسطر في الخابية I رقم الكتلة في الذاكرة، I رقم سطر الخابية عدد الأسطر في الخابية

 $1010mod100 = 0010 \Rightarrow 10\%4 = 2$ 

# أى تتوضع الكتلة المطلوبة في السطر 0b10 في الخابية

2. من أجل نفس الخابية السابقة المؤلفة من 4 كتل, بفرض أن العنوان مؤلف من 4 بت, والكتلة مؤلفة من بايت 0b1001 واحد, حدّد عرض ومحتوى الحقول التي يتألف منها العنوان

الحل

كل عنوان في الذاكرة الرئيسية نقسمه إلى عدة حقول ليساعدنا على تحديد المكان المناسب لوضع الكتلة في الخابية, فيقسم العنوان الواحد إلى الحقول التالية:



| t | a | q |
|---|---|---|
|   |   |   |

# index

# offset

ترتيب هذه الحقول مهم جداً tag-Index-offset ولسهولة تذكرها نجمع أول حرف من (TIO) کل حقل فنحصل علی کلمة

Offset

لتحديد حجم حقل الـoffset يجب أن ننظر إلى طريقة العنونة في الذاكرة (بالبايت/بالكلمة), العنونة في هذه السؤال بالكلمة حيث الكلمة مؤلفة من بايت واحد إذا ليس لدينا عدة بايتات في السطر الواحد للاختيار بينها, وبالتالي لا نحتاج الى حقل الانزياح, ومنه لعنونة واحد بايت لا نحتاج إلى أيّ بت (offset=0bit) ولكن وبفرض أن الكلمة مؤلفة من بايتين byte هنا يجب وضع fset=1 لعنونة حالتين (0 أو 1) وبفرض أن العنونة بالبايت حيث يجب لعنونة 4 حالات  $2 \Leftarrow offset = 2$  حالات

of f set bits =  $log_2(block size)$ 

index

يستخدم الدليل index لتحديد رقم السطر في الخابية وكما في الطلب الأول تعاملنا مع الـindex بأنه  $(index = 2 \ bit)$  عدد أسطر الخابية حيث كان عدد الأسطر 4 (4 كتل) ولعنونة 4 حالات يلزمنا وبالتالى لدينا القانون

 $index\ bits = \log_2(cache\ lines)$ 

Tag

حقل الأمارة Tag يتألف من باقى بتات العنوان, وبناء على قيمته يتحدد هل الكلمة المطلوبة هى نفس الكلمة الموجودة في الخابية أم مختلفة عنها.

 $Tag\ bits = Address - (index\ bits + offset\ bits)$ 

$$\Rightarrow tag = 4 - 2 - 0 = 2 bit$$

ومن أجل العنوان 0b1001 فإن:

لا يوجد حقل انزياح

$$offset = 0$$
,  $tag = 10$ ,  $index = 01$ 

تمرین 2



نلاحظ أنه من أجل كل قيمة index هناك tag وحيد يقابله فالخابية تقابل مباشر.

2. ما عدد بتات الحقل index؟

نلاحظ أن عدد أسطر (عدد الكتل) الخابية = 1024 (بدأنا  $(1023 \leftarrow 0)$  العد من

 $index = \log_2(1024) = 10bit$ فيكون

Tag Index 0 1021 1022 1023 20 32 Hit / Miss Valid bit: indicates whether an

entry contains a valid address

3. ما عدد بتات الحقل offset إذا علمت أن العنونة بالبايت؟

نلاحظ أن كتلة المعطيات مؤلفة من 32 بت  $(3 \to 0)$  أيّ 4 بايت: بت  $32 = 8 \times 4$  فيكون:

$$offset = \log_2 4 = 2 bit$$

4. ما عدد بتات الحقل tag؟

$$tag = address - index - offset = 32 - 10 - 2$$
  
 $\Rightarrow tag = 20 \ bit$ 

شرح الاvalidy

وهو الحقل الذي يدل على صلاحية أو عدم صلاحية البيانات في هذا السطر من الكاش (الخابية).

"It's okay to be discouraged. It's not okay to quit."

-Ryan Holiday







نلاحظ من الرسمة السابقة أن السطر الواحد في الخابية (cache) يتكون من عدة حقول:

| Index | Valid | Tag | Data |
|-------|-------|-----|------|
| 0     |       |     |      |

- الحقل tag وهو نفسه حقل الأمارة الموجودة في عنوان في الذاكرة.
- RAM ويحتوى على كتلة أو عدة كتل (حسب نوع التجميع) في الذاكرة data
  - بالإضافة إلى حقل الـvalid الذي شرحناه سابقاً.

بحيث عند إقلاع المعالج تأخذ جميع حقول الـdata في الأسطر قيماً عشوائية أو قيم صفرية وتأخذ جميع حقول valid ا<mark>لقيم ٥ لتدل على أن القيم الموجودة في هذه السطور ليس لها معنى وإنما هي عشوائية وعندما نأخذ</mark> block من الذاكرة RAM إلى سطر ما يتحول حقل الصلاحية (Valid) في هذا السطر إلى 1 ليدل على أن البيانات في هذا السطر أصبحت صالحة وهي ذات معني.



ويساعدنا هذا الحقل في تحديد حالات الإصابة (H) أو الإخفاق (M) حيث يجب علينا مراعاة شرطین وهما:

- قيمة الحقل *valid* هو (1)
- . قيمة tag المخزنة بالجدول مساوية للاtag العنوان

أَىّ فَى حَالَ كَانَ valid=1 نَذَهُب لِنَفْحَص الوَّاءُ المَّعْرِفَةُ فَيِمَا إِذَا كَانَتُ إِصَابَةُ أَمْ إِخْفَاق (Miss) فوراً الحالة إخفاق valid = 0





### خطوات الحل

- . TIO . نقسم العنوان السابق إلى ثلاثة حقول . TIO
- 2. نبحث في الخابية عن السطر الذي يحمل الـindex الذي حددناه.
  - indexا: نفحص حقل الصلاحية  $(valid)\ V$  عند سطر الـ 3
    - فالحالة حتماً M (miss) فالحالة حتماً  $\to$  فالحالة حتماً
- .Hit الموجودة في العنوان مع الـtag الموجود في السطر فإذا كانا متساويان tag الموجود tag الموجود أ
- Missغير متساويان $\rightarrow$  حالة إخفاق

### بالتالي سيكون لدينا كما حسبنا سابقاً:

offset بت للإزاحة  $2 \leftarrow$ 

index بت 10 ←

Tag بت للأمارة  $\rightarrow$  20  $\leftarrow$ 

index = 2 أي نقسم العنوان ونحدد الـ index سنجد أنه يساوى

ننظر إلى حقل الصلاحية في السطر tag في الغنوان tag في العنوان tag في العنوان tag في العنوان الخوان أبي حقل الصلاحية في السطر مع tag السطر لنعرف فيما إذا كانت حالة إصابة أم إخفاق

Hit عبالة إصابة (index=2) عي العنوان تساوي 0xF3 وهي تساوي قيمة الـ tag في العنوان تساوي tag

# نحولها.byte في حال وجود قيمة بالـbit ملاحظة: علينا أن ننتبه أننا نستخدم جميع القيم بالـ

9000 0000 0000 1010 011, 9000 0000 0911 index

.~(miss)M مختلفتان ightarrow فهي حالة إخفاق السابقة ولكن سنجد أن قيمتا الtag مختلفتان فهي حالة إخفاق

ثالثا

ثانیا:

0000 0000 0000 0001 0101 1111 1111 1100

نلاحظ أن v=0 في index=1023 ختماً حالة إخفاق miss ولا داعى لفحص قيمتى الـ tag أصلاً.

- 6. تتمة التمرين 2: احسب الحجم الكلى للخابية.
- bit 53  $\leftarrow$  1 + 20 + 32 = v + tag + block = عرض السطر الواحد

الحجم الكلى للخابية = عرض السطر الواحد  $\times$  عدد الأسطر  $= 53 \times 1024 = 54272$  بت $\Rightarrow 6784$  بايت



- ملاحظة الحجم الكلى للمعطياتk = 4k وهو يختلف عن الحجم الكلى للخابية.



7. ما عدد المقارنات المستخدمة؟

بما أن الخابية ذات تقابل مباشر فنحتاج إلى مقارن واحد فقط

للمقارنة بين قيمتى tag عند idnex معين.

8. نفرض أن كتلة المعطيات مؤلفة من 8 كلمات والكلمة مؤلفة من 4 byte, وأن عدد أسطر الخابية 1024

والعنونة بالبايت, احسب عدد بتات الحقلين tag و offset في هذه الحالة

$$Block = 8 \times 4 = 32 \ Byte \Rightarrow offset = \log_2 32 = 5$$
  
 $\Rightarrow offset = 5$   
 $tag = 32 - 10 - 5 = 17 \ bit \Rightarrow tag = 17 \ bit$ 

9. أعد الطلب السابقة ولكن بفرض العنونة بالكلمات word addressed

$$Block = 8 \ word \Rightarrow offset = 3 \ bit$$
  
 $\Rightarrow tag = 32 - 10 - 3$   
 $tag = 19 \ bit$ 

وظيفة

بفرض لدينا خابية ذات تقابل مباشر مؤلفة من 4 كتل والكتلة من 4 بايت, والعنونة بالبايت وكانت فارغة عند البدء. حدد حالات الإصابة والإخفاق.

| Address (binary) | Hit/Miss ? |
|------------------|------------|
| 110001           |            |
| 100111           |            |
| 001111           |            |
| 001100           |            |
| 010001           |            |
| 110010           |            |
| 100101           |            |
| 001110           |            |
| 100001           |            |
| 110101           |            |

- بما أن التقابل مباشرة →كل index له كتلة وحيدة.
- يوجد 4 كتل  $\rightarrow$  يوجد 4 أسطر في الخابية فتكون الخابية كما

| Index | valid | Tag | Data    |
|-------|-------|-----|---------|
| 0     |       |     | 4 bytes |
| 1     |       |     |         |
| 2     |       |     |         |
| 3     |       |     |         |

الحل:





TIO(Tag-index-offset) أولاً سنقسمه إلى 3 حقول وهي Index bits =  $log_2(4) = 2 bits$ of f set bits =  $\log_2(block\ size(bytes)) = \log_2 4 = 2\ bits$ Tag = 6 - 2 - 2 = 2bitsوبما أن العنوان مؤلف من 6 بت بالتالي سيكون التقسيم بالشكل: 11 00 01 Tag index offset

Miss عند محتوى العنوان السابق في الخابية فتكون الحالة حتماً كا يمكننا أن نجد محتوى العنوان السابق في الخابية فتكون الحالة حتماً (Tag = 11)Tagونقوم بوضع محتويات العنوان السابق في السطر 00 فيكون الـ

2. العنوان (100111)

10 01 11 Tag Index offset

ننظر إلى السطر ذو الـ $01\ index$  وبما أنه ما زال فارغ فالحالة هي حالة Miss فيتم جلب الكتلة ذات العنوان Tag = 10 إلى السطر الثاني ويصبح حقل الـTag = 10 إلى السطر الثاني ويصبح Tag = 10

3. العنوان (1111100)

11 11 Tag Index offset

كما فعلنا سابقاً نذهب إلى السطر ذو الـindex 11 أيّ 3 وبما أنه مازال فارغ أيضاً الحالة Miss ويتم جلب الكتلة  $(tag=00)\;tag$ الى السطر ذو الـindex ويكون حقل الـ001111

4. العنوان (001100)

00 11 00 Tag Index offset

سنذهب للسطر ذو الـtag=11 ونقارن قيمة الـTag في العنوان أيّ (Tag=00) مع قيمة الـTag في السطر Hit أيّ Tag=00 وبما أنهما متساويان Tag=00 أي ذو الـTag=00

ونكمل بنفس الطريقة وسيكون الحل كالتالى:

M M M H M M H H M

تمرین 3



- بفرض لدينا الخابية الموضحة بالشكل التالي, أجب عن الأسئلة التالية:
  - 1. ما نوع التقابل المستخدم؟

عنده tag عنده index عنده نلاحظ أنه من أجل كل قيمة 2-way-associative فالخابية تجميعية في مجموعات ونقصد هنا بالـz-way في الخابية 2-wayتحوي سطرين (أو كتلتين) وليس عدد المجموعات.

وبالتالي ممكن أن يكون لدينا 3-way أو 4-way حسب عدد الأسطر في كل مجموعة.

2. ما عدد بتات الحقل index?

نلاحظ أن عدد المجموعات في الخابية = 16, فيكون

$$index = \log_2(16) = 4bit$$

3. بفرص أن العنونة بالبايت،  $offset = 3 \ bit$  احسب حجم الكتلة

$$block = 2^{(offset)}$$
  
 $2^3 = 8 byte$ 

4. ما عدد بتات الحقل *tag*!

$$Tag = 32 - 4 - 3 = 25 bit$$
$$= @-index - offset$$

- ((Dirty)) D ويوجد بت  $write\ back$  احسب الحجم الكلى للخابية بفرض أن سياسة الكتابة خلفاً
  - ماذا نعنى بسياسة الكتابة خلفاً write back؟

بما أننا نعلم أن ذاكرة cache هي من وإلى الذاكرة RAM, فعند تعديل القيم على الcache من قبل المعالج يجب أن نقوم بتحديث هذه القيمة أيضاً في الذاكرة الرئيسية ولتحقيق ذلك لدينا سياستين:

1. السياسة الأولى (write through)

وفي هذه السياسة يتم تحديث القيمة على الـcache ويتم أيضاً في نفس الوقت تحديث القيمة ذاتها في الذاكرة الرئيسية (هنا لا نحتاج لوجود بت D).



### 2. السياسة الثانية (write back)

في هذه السياسة يتم بشكل مبدأي تحديث القيمة في ذاكرة cache فقط, ولكن عندما نريد الكتابة فوقه (استبدال) سطر ما في الـcache وكان هذا السطر يحتوى على قيمة محدثة ولم تتواجد بعد في الذاكرة ونقوم عندها بتحديث القيمة في الذاكرة الرئيسية ثم نقوم بحذف السطر السابق في الcache والكتابة فوقه. وبذلك نحتاج الى بت إضافي في سطر الـcache وهو بت  $D \ (Dirty)$  والذي يأخذ القيمة  $1 \ ache$  عندما يحتوى السطر في الكاش على قيمة محدثة لم تحدث بعد في الذاكرة الرئيسية ويأخذ القيمة (0) عندما لا يحتوي على بيانات محدثة عن الذاكرة dالرئيسية, نلاحظ أنه في تعليمات الـd أو d (تعليمات التخزين في الذاكرة الرئيسية) ستكون قيمة الـd هي d

### والأن بالعودة للطلب الخامس

$$2$$
 عرض المجموعة الواحدة  $2 imes (D+V+tag+block)$  عرض المجموعة الواحد البحول الواحد  $2 imes (1+1+25+64)=182~bit$  عدد المجموعات ولدينا  $2 imes block$  في السطرين في المجموعة الواحدة  $2 imes block$ 

 $\Rightarrow$ الحجم الكلى للخابية = عرض المجموعة الواحدة imes عدد المجموعات

$$16 \times 182 = 2912 \ bit$$

### 6. ما عدد المقارنات المستخدمة؟

بما أن الخابية 2 – way associative فنحتاج إلى مقارنتين

7. عند طلب العنوان التالي هل هي حالة إصابة أم إخفاق؟ 0000 0000 0000 0111 1000 0000 1011

نذهب إلى (index=1) وبما أن حقل الصلاحية في السطر الأول هو 1 وحقل الصلاحية في السطر الثاني هو 2 فسنقارن قيمتى الـtag فقط عند السطر الأول لدينا قيمة الـtag في العنوان المطلوب 0x8F0 وقيمة الـtag في السطر الأول فى هي 0xA هي index=1

.Miss





### وظيفة

- $4-way\ set\ associative$  بفرض لدينا خابية  $4-way\ set\ associative$  وفيها حجم  $40\;bit\;$ الكتلة مؤلفة من 16 كلمة، والكلمة مؤلفة من  $bit\;$ 32، والعنونة بالكلمات، والعنوان من احست:
  - 1 عدد بتات الحقل offset
  - 2 عدد بتات الحقل index
    - 3 عدد بتات الحقل tag
  - 4 عدد المقارنات المستخدمة
  - 5 حجم الخابية الكلي بفرض استخدام سياسة الكتابة أثناء التعديل write through (لا يوجد بت D )
    - 1. بما أن العنونة بالكلمات نضع العنوان:

$$offset\ bit = \log_2(16) = 4bits$$

2. عدد بتات الحقل index

 $\cdot index\ bits = \log_2(number\ of\ cache\ lines)$ 

ولحساب عدد سطور الـcache:

(حجم السطور = (حجم الـData الكلى للـData الكلى السطر الواحد بالبايتات)

حجم الـData الكلى للـData الكلى لــ Data

 $= (64 \times 1024 bytes)$ 

= 65536 bytes

حجم كتل السطر الواحد في الـcache بالبايتات:

نعلم أن الكتلة مكونة من 16 كلمة وكل كلمة مؤلفة من 4 بايتات إذا الكتلة الواحدة تحتوى على 64 بايت ولكن السطر الواحد يحوي على 4 كتل لأن نوع التقابل هو  $4-way\ associative\$  إذاً يكون حجم الكتل في السطر

$$64 \times 4 = 256$$
 الواحد:

$$\frac{65536}{256} = 256$$
 ومنه يكون عدد الأسطر

ومنه يكون



 $index\ bits = \log_2(256) = 8\ bits$ .

- $40\;bit$  عدد بتات الحقل tag: بما أن العنوان مؤلف من 3.
- tag = 40 8 4 = 28 bits
- 4. عدد المقارنات المستخدمة يساوي إلى عدد الأمارات (tag) (أو الكتل) الموجودة في السطر الواحد ومنه نحتاج إلى 4 مقارنات.
  - الحجم الكلى للخابية = عرض السطر × عدد الأسطر  $4 \times (v + tag + data \ block)$  عرض السطر







#### ملاحظات

- $TIO: Tag \ index \ off \ set (الترتيب مهم جداً) نقسم العنوان إلى ثلاثة حقول$ 
  - نقسم السطر الواحد في الـcache إلى: Valid Tag Data
- التحويل من Binary إلى Hexadecimal إلى Binaryنقوم بتجميع كل 4 بتات من اليمين في النظام الثنائي إلى بت واحد في النظام السداسي عشر وإعطاء الـ4 بتات القيمة المقابلة لهم في النظام السداسي عشر

# مثال: 1111 1110 0000

 $\stackrel{0}{\text{linary}}$  التحويل من  $\stackrel{0}{\text{lexadecimal}}$  إلى  $\stackrel{1}{\text{linary}}$  التحويل من نقوم بتحویل کل بت فی السداسی عشر إلی 4 بتات فی الثنائی وتعطی لکل بت فی السداسي عشر القيمة المقابلة لها بالثنائي

# مثال: 0100 1010 0001

- ا A 4 يختلف <u>الحجم الكلى للخابية</u> عن الحجم الكلى للمعطيات فى الخابية.
- قانون عدد المقارنات في حال التقابل المباشر والتقابل التجميعي في مجموعات: عدد المقارنات = عدد الكتل في السطر الواحد
  - قانون عدد المقارنات في نوع التقابل التجميعي التام:

cacheعدد المقارنات = عدد الكتل الكلية في الـ

### تمرین 4

- بفرض لدينا خابية تجميعية تامة fully associative مؤلفة من 4 كتل، الكتلة مؤلفة من كلمة واحدة،والكلمة من 4 بايت، والعنونة بالكلمات، ويتألف العنوان من 5 bit . احسب:
  - 1 عدد بتات الحقل
  - 2- Offset عدد بتات الحقل
  - 1 Index 3 عدد بتات الحقل
  - 4 Tag عدد المقارنات المستخدمة
  - 5 معدل الإصابة والإخفاق عند طلب تسلسل العناوين التالية 2, 5, 1, 2, 6, 5, 7,3 بفرض أن الخابية فارغة عند البدء،
- ثم احسب حجم الخابية الكلى، بفرض استخدام سياسة الكتابة خلفاً، وسياسة الاستعاضة LRU (يلزمها 2 بت لكل الخابية).



- $offset\ bit = \log_2(1) = 0\ bit$  بما أن العنونة بالكلمات فنضع القانون.
  - لأن الكتلة مؤلفة من كلمة واحدة فلا حاجة للإزاحة.  $offset=0\ bit$
- 3. بما أن الخابية تجميعية تامة فإن الدليل غير موجود (يمكن وضع الكتلة في أي مكان في الخابية) أيّ index = 0 bits

### ملاحظة: عندما تكون الخابية تجميعية تامة دائماً يكون الـodex = 0

4. بما أن العنوان مؤلف من bit 5 نضع: Tag=5-0-0=5 bit

عدد المقارنات المستخدمة = عدد الأسطر في الخابية = 4 مقارنات

أيّ أن عدد المقارنات المستخدمة تساوي إلى عدد الكتل في الذاكرة لأنه سنقارن أمارة tag العنوان مع كل tag لكتل الـcache على التوازي وذلك لأنه لكل كتلة index كما في بقية التقابلات لذلك سنحتاج إلى 4 مقارنات.

ملاحظة: بما أن كلا الحقلين (offset, index) غير موجودين في العنوان فالعنوان هو نفسه حقل الأمارة وبالتالي لا نحتاج إلى تقسيم العنوان لمعرفة الحقول المختلفة لأنه ليس لدينا إلا حقل واحد وهو tag وبما أن العنوان مكون من حقل واحد فيمكن للسهولة أن نعبر عن العنوان بالترميز العشري كما هو وارد في السؤال, وسنقوم بما كنا نقوم به سابقاً سنقارن أمارة العنوان مع أمارة السطر لنعرف ما إذا كانت حالة إصابة أو إخفاق ولكن بما أنه هنا أمارة العنوان هي نفسها العنوان فسنقارن العنوان كله مع الأمارة في سطر الكاش.

5. مناقشة حالة العنوان (2): بما أن الذاكرة كاش فارغة بدايةً فبالتأكيد هي حالة إخفاق miss فيتم إحضار محتوى العنوان (2) إلى الذاكرة كاش ويتم وضعها مثلاً في السطر الأول منها (تذكر أنه في حالة التقابل التجميعي التام يمكن وضع أي كتلة في أي سطر ما أي أن الكتلة ليس لها مكان محدد)

مناقشة حالة العنوان (5): يتم مقارنة العنوان (5) مع الأمارة tag الوحيدة الموجودة في الذاكرة بالسطر الأول والتي تساوي 2 وبالتالي لأن الأمارتان مختلفتان نستنتج أن الحالة هي حالة إخفاق miss ويتم إحضار محتوى العنوان (5) من الذاكرة RAM ووضعه في السطر الثاني من الكاش.

# مناقشة حالة العنوان 1:

نقارن العنوان 1 مع كل الأمارات الموجود في الكاش (الأمارة 2 والأمارة 5) فنلاحظ أن كليهما لا يساويان العنوان وبالتالي هي حالة إخفاق miss ويتم جلب محتوى العنوان 1 من الذاكرة RAM إلى الكاش ويتم وضعه في السطر الثالث.

# مناقشة حالة العنوان 2:

نقارن العنوان 2 مع كل أمارة من الأمارات الموجود في الكاش (1,5,2) نلاحظ أن السطر الأول له الأمارة ذاتها .hit وبالتالي يوجد محتوى العنوان المطلوب في الكاش والحالة هي حالة إصابة





#### مناقشة حالة العنوان 6:

نقارن العنوان 6 مع كل أمارة من الأمارات الموجود في الكاش (1,5,2) نلاحظ أنه لا يوجد أمارة مساوي للعنوان المطلوب فهي حالة إخفاق miss ويتم جلب محتوى العنوان 6 من الذاكرة الرئيسية ويتم وضعها في السطر الأخير من الكاش أيّ السطر الرابع.

### مناقشة حالة العنوان 5:

نقارن العنوان 5 مع كل أمارة من الأمارات الموجود في الكاش (6, 1, 5, 2) نلاحظ أن السطر الثاني له الأمارة .hit أصابة إصابة الكاش والحالة هي حالة إصابة المطلوب أي الكاش والحالة المحتوى العنوان المطلوب أي الكاش

#### مناقشة حالة العنوان 7:

نقارن العنوان 7 مع كل أمارة من الأمارات الموجود في الكاش (6, 1, 5, 2) فنلاحظ أنه لا يوجد أمارة مساوية للعنوان المطلوب فنستبدله بأقدم قيمة لم نستخدمها ونلاحظ بأنها القيمة في السطر الثالث أيّ Memory[7] فتصبع Memory[1]

### مناقشة حالة العنوان 3:

نقارن العنوان 3 مع كل أمارة من الأمارات الموجود في الكاش (6,7,5,2) فنلاحظ أنه لا يوجد أمارة مساوية للعنوان المطلوب فنستبدلها بأقدم قيمة لم نستخدمها ونلاحظ بأنها القيمة في السطر الأول أيّ القيمة Memory[3] فتصبع Memory[2]

| Address | Hit or | Contents of cache blocks after reference |           |           |           |
|---------|--------|------------------------------------------|-----------|-----------|-----------|
| Address | miss   | line 0                                   | line 1    | line 2    | line 3    |
| 2       | Miss   | Memory[2]                                |           |           |           |
| 5       | Miss   | Memory[2]                                | Memory[5] |           |           |
| 1       | Miss   | Memory[2]                                | Memory[5] | Memory[1] |           |
| 2       | Hit    | Memory[2]                                | Memory[5] | Memory[1] |           |
| 6       | Miss   | Memory[2]                                | Memory[5] | Memory[1] | Memory[6] |
| 5       | Hit    | Memory[2]                                | Memory[5] | Memory[1] | Memory[6] |
| 7       | Miss   | Memory[2]                                | Memory[5] | Memory[7] | Memory[6] |
| 3       | Miss   | Memory[3]                                | Memory[5] | Memory[7] | Memory[6] |

المحتوى النهائى للخابية



2/8 = 25% hit مما سبق نستنتج أنه لدينا: (2) حالة إصابة

$$6/8 = 75\% \, miss \, (6)$$

حجم الخابية الكلى بفرض استخدام سياسة الكتابة خلفاً واستخدام الاستعاضة LRU يلزمها (2) بت لكل الخابية.

### سياسة الاستعاضة (LRU (Least Recently Used)

لنتعرف على سياسة الاستعاضة LRU وماذا تفعل ومتى تستخدم؟

- الذاكرة الخابية cache في حال كونها ممتلئة كلياً ونريد إحضار كتلة إضافية إليها فتحتاج إلى إخلاء سطر أو أكثر منها لنقوم باستبدال الكتل الحديدة بسطور قديمة.
  - الحجم الكلي للخابية: (عرض السطر × عدد السطور) + عدد البتات الإضافية اللازمة لسياسة الاستعاضة D منا أيضاً يتم استخدام سياسة الكتابة خلفاً وبالتالي نحتاج إلى البت. LRU

عدد البتات اللازمة لسياسة الاستعاضة = 2

 $Total\ Cache\ Size = 4 \times 39 + 2 = 158\ bit$  وبالتالي

### وظيفة 3: أعد حل التمرين 5 بالحالتين:

الجواب: أ. تقابل مباشر:

$$offset=0\ bit$$
 ,  $index=2\ bit$  ,  $tag=3\ bit$  مقارن واحد,  $MMMHMMM$  Hit Rate  $=rac{1}{7}=14\%$  Miss Rate  $=rac{6}{7}=86\%$  Total cache size  $=148\ bit$ 

# ملاحظة: لا يلزم استخدام سياسة استعاضة LRU في التقابل المباشر.

أ. تجميعية في مجموعات 2 way associative:

 $offset = 0 \ bit$  ,  $index = 1 \ bit$  ,  $tag = 4 \ bit$  , مقارنتین MMMHMHH Hit Rate =  $\frac{3}{7}$  = 43% Miss Rate = 57% Total cache size = 154 bit





وظيفة 4

 $block\ size = 16\ Byte, capacity = 8\ blocks, address = 16\ bits$  بفرض لدینا أين تتوضع المعطيات التى يتم طلبها من العنوان 0x1833 فى حالة خابية:









وظيفة 5

بفرض لدينا خابية ذات تقابل مباشر direct mapped وفيها Data words are 8 bits (1 byte), , word addressed, address is 20 bits, tag is 11 bits, Each block holds 16 bytes of data المطلوب حساب عدد الكتل في هذه الخابية.

### 32 blocks :الجواب

وظيفة 6

بفرض لحينا خابية، العنونة بالبايت، والعنوان من 20 بت، سعة الخابية 64k من المعطيات، وكتلة

المعطيات مؤلفة من 32B . المطلوب تحديد قيم الحقول  $T \mid O$  بفرض أن:

أ- الخابية ذات تقابل مباشر direct mapped . ب- الخابية تجميعية تامة.

$$T = 15 \ bit, I = 0 \ bit, O = 5 \ bit$$

$$T = 4 \, bit, I = 11 \, bit, O = 5 \, bit$$
 الجواب: أ-

# انتهت المحاضرة