

# ΕΘΝΙΚΟ ΜΕΤΣΟΒΙΟ ΠΟΛΥΤΕΧΝΕΙΟ

## ΣΧΟΛΗ ΗΜ&ΜΥ Συστήματα Μικροϋπολογιστών

1<sup>η</sup> Άσκηση Ακ. έτος 2011-2012

Γρηγόρης Λύρας Α.Μ.: 03109687

29 Απριλίου 2012

#### Άσκηση (i)

Στην άσκηση αυτή μας ζητείται να αποκωδικοποιήσουμε το πρόγραμμα που μας δίνεται από γλώσσα μηχανής σε assembly. Από τη δοσμένη ακολουθία έχουμε τον εξής κώδικα:

Κυρίως κώδικας:

```
START:
        MVI B,01H
                         ;06 00
                        ;3A 00 20
        LDA 2000H
        CPI OOH
                         ;FE 00
        JZ 13
                         ;CA 13 08
5
                         ;1F
        RAR
        JC 12
                         ;DA 12 08
10
        INR B
                         ;04
                         ;C2 OA 08
        JNZ OA
11
        MOV A,B
                         ;78
13
14
        CMA
                         ;2F
15
                         ;32 00 30
        STA 3000H
16
17
        RST 1
                         ; CF
        ; JMP START
18
19
```

Το πρόγραμμα αυτό παίρνει είσοδο από τα dip switches (2000H) και βρίσκει τη θέση του πρώτου αναμένου bit από τα δεξιά. Τη θέση αυτή την εμφανίζει στα leds (3000H) στο δυαδικό σύστημα.

Για να έχουμε συνεχόμενη λειτουργία αρκεί το RST 1 στο τέλος του προγράμματος να γίνει JMP START.

#### Άσκηση (ii)

Εδώ μας ζητείται να υποποιήσουμε ένα πρόγραμμα ανάβει κυκλικά με χρονική καθυστέρηση 0.5 sec. Αν ο δεξιότερος διακόπτης στα dip switches είναι ON τα leds ανάβουν από τα δεξιά προσ τα αριστερά και αντίστροφα.

Κυρίως κώδικας:

```
START:
        MVI A,FEH ;1111 1110
       LXI B,01F4H ;500ms
   LOOP_L:
        STA 3000H
                   ;LED on
        CALL DELB
        MOV C,A
                   ;Save status
        RLC
                   ; if at left check DIPs
        JNC CHECK
        JMP LOOP_L ;else, loop
   CHECK:
11
        LDA 2000H
12
                   ; If LSB == 0
        RRC
        JNC START
                   ;Cycle
14
        MOV A,C
                    ;else move right
15
        RRC
   LOOP_R:
```

```
STA 3000H
                   ;store to led
18
        CALL DELB ; wait a bit
19
        RRC
20
        JNC RESTART ; If at rightmost LED, go left
21
        JMP LOOP_R ; Else, repeat
22
    RESTART:
23
24
        MVI A,FDH
                   ;1111 1101
        JMP LOOP_L ; Just so 1st LED is only 0.5s
25
26
```

#### Άσκηση (iii)

Το πρόγραμμα που υλοποιούμε μετατρέππει τον αριθμό που διαβάζει από τα dip switches στη δεκαδική του μορφή και τον εμφανίζει στα leds, με τις δεκάδες να απεικονίζονται στα 4 MSB και τις μονάδες στα 4 LSB. Για να έχουμε συνεχή λειτουργία χρησιμοποιούμε το JMP START. Αν ο αριθμός της εισόδου είναι τριψήφιος ανάβουν όλα τα leds.

Κυρίως κώδικας:

```
START:
             LDA 2000H
                                ;Read
2
             MVI B,00H
    HUN:
             SUI 64H ; while number >= 0
             JNC HUN ; Subtract 100 until
             ADI 64H ; Add 100
    DEC:
10
             INR B
                                ;Count tenths
             SUI OAH
11
12
              JNC DEC
             ADI OAH
13
14
             DCR B
15
             \ensuremath{\mathsf{MOV}} C,A ;Keep units on C
16
             MOV A,B ;Get tens
                               ;4 shifts to
             RLC
18
             RLC
19
             RLC
             RLC
21
             ADD C
22
23
             CMA
24
             STA 3000H
25
                                ;Show LEDs
             JMP START
26
    END
```

### Άσκηση (iv)

Σε αυτή την άσκηση καλούμαστς να υλοποιήσουμε το κύκλωμα που μας δίνεται. Η είσοδος δίνεται από τα dip switches, και η έξοδος εμφανίζεται στα leds. Το πρόγραμμα έχει συνεχή λειτουργία.

Κυρίως κώδικας:

```
1 START:
2     LDA 2000H     ;eisodos apo dip switches
3     MOV B,A     ;B=A
4     MVI D,00H     ;D=O
5     RRC     ;right shift
```

```
;A and B
         ANA B
         ANI 41H
                       ;kratame mono ta sto 10 kai to 70
         MOV D,A
                       ;D= 0 Y1 0 0 0 0 0 C0
         R.R.C.
         RRC
10
         RRC
                       ;A= 0 0 CO 0 Y1 0 0 0
11
12
         ORA D
         MOV D,A
                       ;D= 0 Y1 0 C0 Y1 0 0 C0
13
         MOV A,B
                       ; epanafora\ A
14
15
         RRC
                       ; A xor B
         XRA B
16
         ANI 10H
                       ;mono to 50
17
18
         RRC
                       ;right shift (40 lsb)
         MOV C,A
                       ; apo8hkeuoume to YO
19
                       ; A = 0 \ Y1 \ 0 \ C0 \ C3 \ 0 \ C0
20
         ORA D
         MOV D,A
21
                       ; A = 0 0 0 0 YO 0 0
         MOV A,C
22
         RRC
                       ;shift right 30 b
                       ; A = 0 Y1 0 C0 C3 C2 0 C0
         ORA D
24
         MOV D,A
25
         MOV A,B
26
27
         RRC
                       ;A or B gia to C1=A1 or B1
28
         ORA B
         ANI 04H
                       ; mono to 3o
29
                       ;right shift 20 b
         R.R.C.
30
                       ; A = 0 Y1 0 C0 C3 C2 C1 C0
31
         ORA D
                       ; A = 0 \quad 0 \quad 0 \quad 0 \quad C3 \quad C2 \quad C1 \quad C0
         ANI OFH
32
33
         CMA
                       ;antistrofh gia leds
34
         STA 3000H
35
         JMP START
    END
```

#### Άσκηση (ν)

Τέλος έχουμε μια τεχνοοικονομική μελέτη με θέμα την κατασκευή μια φορητή ηλεκτρονική συσκευή με χρήση 3 τεχνολογιών.

Τεχνολογίες:

• Διακριτά στοιχεία και ολοκληρωμένα κυκλώματα σε πλακέτα

$$Cost = 20000 + (15 + 15) \times x = 20000 + 30 \times x \tag{1}$$

• FPGAs και λίγα περιφεριακά σε μικρότερη πλακέτα

$$Cost = 10000 + (60 + 10) \times x = 10000 + 70 \times x \tag{2}$$

• Σχεδίαση SoC για πολύ μικρή πλακέτα

$$Cost = 300000 + (1+1) \times x = 300000 + 2 \times x \tag{3}$$



Σχήμα 1: Καμπύλες ανά τεμάχιο (λογαριθμική κλίμακα)

Για να είναι μη συμφέρουσα η επιλογή των FPGA θα πρέπει η τιμή των ολοκληρωμένων για τα FPGA να ανέρχεται στα 20€.

Επαναλαμβάνοντας τους υπολογισμούς συνυπολογίζοντας στο κόστος και άλλους συντελεστές για κάθε τεχνολογία (π.χ. κόστος μπαταρίας, αυτονομία, κατανάλωση, μέγεθος) έχουμε τα ακόλουθα. Τεχνολογίες:

• Διακριτά στοιχεία και ολοκληρωμένα κυκλώματα σε πλακέτα

$$Cost = 20000 + (15 + 15) \times x = 20000 + 30 \times x \tag{4}$$

• FPGAs και λίγα περιφεριακά σε μικρότερη πλακέτα

$$Cost = 0.8 \times (10000 + (60 + 10) \times x) = \times (10000 + 70 \times x) \tag{5}$$

• Σχεδίαση SoC για πολύ μικρή πλακέτα

$$Cost = 0.7 \times (300000 + (1+1) \times x) = 0.7 \times (300000 + 2 \times x)$$
 (6)



Σχήμα 2: Καμπύλες ανά τεμάχιο (λογαριθμική κλίμακα)