

# Procesor FRISC kao komponenta



# Priključci - općenito

# Priključci

 Svaki procesor, memorija ili bilo koja druga komponenta ostvarena kao čip ima određen broj priključaka ili izvoda (nazivaju se još i pinovi prema engleskom izvorniku)







## Priključci - podjela po namjeni

- Priključci su uobičajeno pridjeljeni pojedinim sabirnicama. Sabirnice se prema namjeni obično dijele na:
  - adresna sabirnica (address bus)
  - podatkovna sabirnica (data bus)
  - upravljačka sabirnica (control bus)
- Adresni priključci postavljaju adresu na adresnu sabirnicu, od procesora prema memoriji i vanjskim jedinicama. Procesor, kao aktivna i vodeća komponenta, adresira druge komponente zadajući im adresu s koje želi čitati ili pisati podatak
- Podatkovni priključci spojeni su na podatkovnu sabirnicu i služe za prijenos podataka između procesora i memorije ili između procesora i vanjske jedinice prilikom operacija čitanja i pisanja
- Upravljački priključci imaju razne funkcije vezane uz rad procesora i općenito služe za sinkronizaciju rada pojedinih dijelova računala



## Priključci - podjela po namjeni

- Priključci koji imaju upravljačku namjenu (možemo promatrati kao da prenose logičko stanje true ili false):
  - mogu biti aktivni u visokoj razini i tada se nazivaju imenom bez dodatnih oznaka. Na primjer READ može označavati ciklus čitanja. Ako je priključak visoko, onda se trenutačno obavlja ciklus čitanja, a u suprotnom se ne obavlja ciklus čitanja
  - mogu biti aktivni u niskoj razini i tada se označavaju imenom s "potezom". Na primjer TREQ može označavati zahtjev za prekid. Ako je priključak nisko, onda znači da postoji zahtjev za prekid, a u suprotnom ne postoji.



## Priključci - podjela po namjeni

#### <<<<

- mogu označavati jedno od dva moguća stanja i tada u imenu sadrže nazive oba stanja. Na primjer READ/WRITE može označavati da li se trenutačno izvodi ciklus čitanja ili pisanja. Ako je priključak nisko, onda se izvodi čitanje (READ ima potez). Ako je priključak visoko, onda se izvodi ciklus pisanja (WRITE nema potez)
- U pravilu, komponente koje osluškuju upravljačke priključke aktiviraju se na brid signala (tipično u trenutku kad signal prelazi iz neaktivnog u aktivno stanje)
- Kad se ne promatra brid, nego stanje signala, onda se stanje "očitava" u točno definiranim trenutcima

## Priključci - "širina" priključaka

- Po širini priključci mogu biti:
  - Jednostruki priključci su oni koji imaju svoju samostalnu namjenu. To su obično upravljački priključci
  - Priključci grupirani u skupinu po nekoj zajedničkoj funkciji. Na primjer, mogu biti 32 adresna priključka, a pojedinačni se priključci označavaju nazivima ADRO, ADR1, ... ADR31

- Priključci se mogu podijeliti po smjeru signala (podataka) koji njima putuje na:
  - ulazne
  - izlazne
  - dvosmjerne
- Smjer priključka uvijek se definira u odnosu na komponentu koju promatramo

- Komponenta upravlja svojim izlaznim priključcima, a druge komponente (spojene preko sabirnice na njih) "osluškuju" njihovo stanje
- Za ulazne priključke komponenta samo "osluškuje" stanje na njima. Sabirnicama koje su povezane na ove priključke upravljaju druge komponente
- Dvosmjerni priključci spojeni su na sabirnicu kojom u različitim trenutcima upravljaju različite komponente. Pri tome uvijek samo jedna komponenta upravlja sabirnicom u nekom trenutku, a priključci svih ostalih komponenata su ili ulazni ili u stanju visoke impedancije



- Stanje visoke impedancije omogućuje jednostavno spajanje više komponenata na istu sabirnicu (ponoviti iz "Digitalne")
- Sklopove s tri stanja simbolički prikazujemo ovako:



 Ako je upravljački ulaz K neaktivan (0), onda je izlaz u stanju visoke impedancije (high Z)

Ako je upravljački ulaz K aktivan (1), onda je stanje ulaza

prenosi na izlaz

| ulaz – |   | — izlaz |
|--------|---|---------|
|        |   |         |
|        | K |         |

| K | ulaz | izlaz      |
|---|------|------------|
| 0 | 0 >  | < Z        |
| 0 | 1 >  | < Z        |
| 1 | 0 —  | <b>→</b> 0 |
| 1 | 1 —  | <b>→</b> 1 |
|   |      |            |



- Sklop s tri stanja omogućuje spajanje više priključaka na istu sabirnicu
- Sabirnicom smije upravljati najviše jedan priključak i on određuje stanje sabirnice (0 ili 1)
- Svi ostali priključci moraju biti neaktivni i oni ne utječu na stanje na sabirnici

- Postoje i posebne vrste priključaka. To su tzv. open collector priključci (<u>ponoviti iz "Digitalne"</u>)
  - oni omogućuju da se više izlaznih priključaka spoji zajedno na jednu sabirnicu i da svi zajedno njome upravljaju u istom trenutku
  - stanje sabrnice određeno je logičkom funkcijom spojeni-I (wired-AND) između svih priključaka (naziva se još i wired-OR za negativnu logiku)





- Open collector priključci se koriste, npr. za spajanje prekidnih priljučaka vanjskih jedinica na jednu sabirnicu
- Na ovaj način procesor koji osluškuje prekidnu liniju može detektirati da je netko postavio zahtjev za prekid (linija je aktivna u niskoj razini!)



 Ako su svi prekidni priključci neaktivni (u visokoj su razini), onda je cijela sabirnica neaktivna (u visokoj je razini)



 Ako se bilo koji prekidni priključak aktivira (aktivna razina je u niskom), onda se aktivira cijela sabirnica, tj. prelazi u nisku razinu



# Priključci procesora FRISC

## Priključci procesora FRISC



## Sabirnice - Osnovno

## **Sabirnice**

Sabirnica (engl. bus) je spojni put koji povezuje više uređaja
 (tj. dijelova računalnog sustava), a sastoji se od skupa vodiča



### Sabirnice

- Prednosti sabirnice:
  - mala cijena (isti spojni put dijeli više uređaja)
  - prilagodljivost prilikom projektiranja i nadogradnje računala (jednostavno dodavanje uređaja)
  - standardiziranost
- Nedostatci sabirnice:
  - mala propusnost
  - ograničena duljina sabirnice
  - ograničen broj uređaja koji se mogu spojiti na jednu sabirnicu
  - problemi zbog uređaja različite brzine

### Sabirnice

- Alternativa sabirnici je spajanje dva uređaja (point-topoint) pomoću vlastitog spojnog puta prilagođenog upravo tim uređajima
  - Prednost je veća brzina komunikacije
  - Nedostatak je veća cijena (više spojnih putova, više priključaka na čipu)



## Sabirnice - memorijske i UI

- Sabirnice se mogu dijeliti i na:
  - memorijsku sabirnicu
  - ulazno-izlaznu (U/I) sabirnicu
  - sabirnice specijalne namjene (npr. grafička)

#### Memorijska sabirnica:

- povezuje procesor i memoriju
- male duljine
- velike brzine rada
- prilagođena brzini memorije

## Sabirnice - memorijske i UI

#### U-I sabirnica:

- povezuje U-I jedinice s procesorom
- velika duljina (npr. USB do 5 metara)
- manja brzina rada nego memorijska sabirnica
- prilagodljivost različitim brzinama rada pojedinih U-I jedinica
- mogućnost spajanja velikog broja U-I jedinica (npr. 128)
- U-I sabirnica se spaja na procesor i memoriju na dva načina (vidi sljedeći slajd)



## Sabirnice - memorijske i UI

• Zajednička memorijska i U-I sabirnica (backplane bus)



 Spajanje memorijske i UI sabirnice pomoću posebnog međusklopa (tj. neizravno)



## Multipleksirane sabirnice

- Kod procesora vrlo niske cijene zbog uštede
- Da bi mogli imati sabirnice većih širina (npr, podatkovna i adresna), koristile su se tzv. multipleksirane sabirnice što znači da isti spojni putovi imaju više namjena, ali ne u isto vrijeme

## Multipleksirane sabirnice

- Na primjer, adresna i podatkovna sabirnica mogu dijeliti iste spojne putove i to tako da:
  - se u jednom trenutku prenosi adresa
  - a u drugom trenutku se prenosi podatak
- Vremenski ove funkcije moraju biti jasno odijeljene jer se ne mogu događati istodobno



# Sabirnice - sabirnički protokoli

## Sabirnice - sabirnički protokoli

- Točan redoslijed svih koraka u komunikaciji naziva se sabirnički protokol (bus protocol)
- Sabirnička transakcija (bus transaction) je slijed koraka potrebnih da bi se na sabirnici izvela određena operacija, kao npr. operacija čitanja ili pisanja
- Sabirnička transakcija obično sadrži:
  - zahtjev (request)
  - odgovor (response)
- Unutar zahtjeva i/ili odgovora može se nalaziti podatak, adresa, naredba i sl.

## Tumačenje oznaka na vrem. dijagramu:



### Sabirnice - sinkrone i asinkrone

- Sabirnice se prema načinu komunikacije dijele na:
  - sinkrone
  - asinkrone

#### Sinkrone sabirnice:

- sve operacije su sinkronizirane s taktom sustava (tj. clockom)
- jednostavne su za implementaciju
- imaju veliku brzinu rada pa zato i malu duljinu
- bolje su prilagođene za slučaj kad svi uređaji imaju jednaku brzinu
- imaju mogućnost prilagodbe brzine rada, ali se komunikacija većinom odvija predviđenom brzinom
- češće se koriste za memorijske sabirnice

• Pojednostavljeni prikaz sinkrone komunikacije:



Sve operacije postavljanja adresa, čitanja podataka i uklanjanja adresa i podataka odvijaju se u vremenskim trenutcima točno definiranim u odnosu na CLOCK

#### Asinkrone sabirnice:

- ne koriste CLOCK za sinkronizaciju
- uređaji se sinkroniziraju tzv. rukovanjem (engl. handshaking protocol)
  - rukovanje je postupak u kojem strane koje komuniciraju prelaze na sljedeći korak komunikacije tek kad obje strane potvrde da je prethodni korak dovršen
- složenije su za implementaciju
- imaju manju brzinu rada
- mogu imati veliku duljinu
- bolje su prilagođene za slučaj kad uređaji imaju različite brzine
- češće se koriste za U-I sabirnice

• Pojednostavljeni prikaz asinkrone komunikacije (npr. čitanje):



1) Procesor postavlja adresu na ADR i dojavljuje to memoriji aktiviranjem signala ADR\_STB (address strobe)

• Pojednostavljeni prikaz asinkrone komunikacije (npr. čitanje):



2) Memorija je detektirala ADR\_STB i započela operaciju čitanja; nakon nekog vremena postavlja podatak na DATA i dojavljuje to procesoru aktiviranjem DATA\_ACK (acknowledge)

• Pojednostavljeni prikaz asinkrone komunikacije (npr. čitanje):



3) Procesor je detektirao DATA\_ACK i zna da se na DATA nalazi podatak; procesor čita podatak sa DATA te uklanja adresu sa ADR i dojavljuje to memoriji deaktiviranjem ADR\_STB

#### Sabirnice - asinkrone

• Pojednostavljeni prikaz asinkrone komunikacije (npr. čitanje):



4) Memorija je detektirala deaktiviranje ADR\_STB i zna da je procesor pročitao podatak; memorija uklanja podatak sa DATA i javlja to procesoru deaktiviranjem DATA\_ACK

### Sabirnice - asinkrone

Pojednostavljeni prikaz asinkrone komunikacije (npr. čitanje):



Nakon koraka 4) procesor detektira deaktiviranje DATA\_ACK i može započeti novo čitanje ili pisanje podatka, tj. može ponovno započeti s korakom 1)

### Sabirnice - sinkrone i asinkrone

#### Komentari:

- I sinkrone i asinkrone sabirnice imaju mogućnost prilagodbe različitim brzinama uređaja spojenih na sabirnicu. Osnovna razlika je:
  - u tome što su asinkrone sabirnice upravo predviđene za spajanje uređaja različite brzine
  - spajanje uređaja različite brzine je više iznimka nego pravilo kod sinkronih sabirnica, ili takvi uređaji sudjeluju u manjem postotku sabirničkih transakcija
- Asinkroni protokoli trebaju potvrdu da bi mogli nastaviti sa sljedećim koracima bez obzira koliko je vremena proteklo
- Sinkroni protokoli nastavljaju s radom automatski kad se dosegne određeno stanje CLOCK-a, a usporenje rada se mora izričito zahtijevati

#### Sabirnice - sinkrone i asinkrone

#### Komentari:

- Neke memorijske sabirnice koriste asinkrone protokole
  - Međutim, to ne znači da te sabirnice nemaju CLOCK ili da ga uopće ne koriste
  - CLOCK se koristi u procesoru za njegov interni rad
  - Budući da interni rad procesora ovisi o njegovoj komunikaciji preko sabirnica, onda su i na asinkronoj sabirnici barem neki koraci (početni) sinkronizirani sa signalom CLOCK

## Sabirnice procesora FRISC

#### Sabirnice - FRISC

- Za FRISC odabiremo:
  - neće se koristiti posebni spojni putovi između raznih dijelova sustava
  - zajednička memorijska i U-I sabirnica (tzv. backplane)
  - sinkrona sabirnica s mogućnošću prilagodbe brzine
    - brzina se prilagođava umetanjem tzv. ciklusa čekanja

#### Sabirnice - FRISC

- Definirajmo sabirničke protokole za FRISC
  - Bit će jednaki za pristup memoriji ili U-I jedinicama
    (u objašnjenjima se spominje samo memorija, ali isto vrijedi
    i za U-I jedinice)
  - Pokazat ćemo protokole za čitanje i pisanje podataka
  - U slučaju normalne brzine, traju jedan takt CLOCK-a
  - U slučaju sporih memorija ili U-I jedinica, umeću se dodatni ciklusi čekanja (svaki traje po jedan takt CLOCK-a)
  - Promatramo samo one sabirničke vodove koji su relevantni za operacije čitanja i pisanja

# Čitanje bez stanja čekanja





## Pisanje bez stanja čekanja





# Čitanje sporih mem. s jednim stanjem čekanja



# Spajanje FRISC-a i memorije

### Spajanje FRISC-a i memorije

• Načelna shema spajanja:



# Memorijski podsustav

Načelna shema memorijskog podsustava (4GB = 4 x (1G x 1B)):

