

Universidade do Vale do Itajaí Escola do Mar, Ciência e Tecnologia - EMCT Ciência da Computação

## Lógica

#### Sistemas Dicotômicos

### **CONCEITOS**

As situações são normalmente apenas definidas com dois estados

| 1      | 0         |
|--------|-----------|
| Sim    | Não       |
| Dia    | Noite     |
| Preto  | Branco    |
| Ligado | Desligado |

### **CONCEITOS**

A lógica começou a desenvolver-se com Aristóteles (384 – 322 a.C.)

Gottfried Wilhelm Leibniz (1646 – 1716) desenvolve o conceito de lógica matemática

Leonhard Euler (1707 – 1783) introduz a representação gráfica das relações entre sentenças e preposições

John Venn (1834 – 1923), E. W. Veitch em 1952 e M. Karnaugh (1953) ampliam as ideias de Euler

Augustus DeMorgam publica Formal Logic

George Boole publicou estudos sobre a Álgebra de Boole em 1848, 1854 e 1959

Somente em 1937 foi vista a utilidade e aplicação da Álgebra de Boole

Chamamos interruptor ao dispositivo ligado a um ponto de um circuito elétrico, que pode assumir um dos dois estados: fechado(1) ou aberto(0). Quando fechado, o interruptor permite que a corrente passe através do ponto, enquanto aberto nenhuma corrente pode passar pelo ponto.

| Representação: | aa | aberto  |
|----------------|----|---------|
| Convenção:     | a  | fechado |
|                | a  |         |

Um interruptor aberto quando está fechado e fechado quando está aberto chama-se *complemento* (Inverso ou Negação) de **a**, e denota-se **a**'

\_\_\_\_\_ a' \_\_\_\_

Sejam **a** e **b** dois interruptores ligados em paralelo. Numa ligação em paralelo, só passará corrente se pelo menos um dos interruptores estiver fechado, isto é, apresentar o estado 1. Denotaremos a ligação de dois interruptores **a** e **b** em paralelo por **a** + **b**, então:



a + b

Sejam **a** e **b** dois interruptores ligados em série. Numa ligação em série, só passará corrente se ambos os interruptores estiverem fechados, isto é, se **a=b=1**. Denotaremos a ligação de dois interruptores a e b em série por **a.b** ou simplesmente **ab**, então:

a \_\_\_\_ b \_\_\_\_

Assim considerando os estados possíveis de serem assumidos pelos interruptores nas ligações em série e em paralelo, podemos notar que:

| PARALELO      | SERIE      |
|---------------|------------|
| 0 + 0 = 0     | 0 . 0 = 0  |
| 0 + 1 = 1     | 0 . 1 = 0  |
| 1 + 0 = 1     | 1 . 0 = 0  |
| 1 + 1 = 1     | 1 . 1 = 1  |
| a + b = b + a | a.b=b.a    |
| a + a' = 1    | a . a' = 0 |
| a + 0 = a     | a . 0 = 0  |
| a + 1 = 1     | a . 1 = a  |

Equações



$$a \cdot (b + c) = (a \cdot b) + (a \cdot c)$$

Equações



$$(a . b) + (a . c) \neq a + (b . c)$$

Exemplos



$$(a + b) \cdot c + (n \cdot p)$$

Exemplos

$$p \cdot (p' + q \cdot p)$$



#### Exemplos

$$(x + y') \cdot (x' + y)$$





#### Exercício

```
a) p • (q + r)
b) m + (p' • q' • r')
c) m + n + p + q
d) (x • y) + (x' • z)
e) (x' • y) + (x • y')
f) (p + q) • (p' + q')
g) (p + q) • (p + q' + r')
h) (a + b • c) • (a' • b' + c') + a' • b' • c'
i) p • [q' • (s + r) + r • s] + (q + p') • (r • s' + s)
```





A + B A União B



A . B A Intersecção B

Observe que a' é o complemento de a

Todos os pontos do espaço que não pertence ao conjunto "a"

Conjunto vazio representado por 0

Conjunto Universo representado por 1



| PARALELO      | SERIE      |
|---------------|------------|
| 0 + 0 = 0     | 0 . 0 = 0  |
| 0 + 1 = 1     | 0 . 1 = 0  |
| 1 + 0 = 1     | 1 . 0 = 0  |
| 1 + 1 = 1     | 1 . 1 = 1  |
| a + b = b + a | a.b=b.a    |
| a + a' = 1    | a . a' = 0 |
| a + 0 = a     | a . 0 = 0  |
| a + 1 = 1     | a . 1 = a  |

Representa graficamente expressões lógicas



$$a + (b \cdot c) = (a + b) \cdot (a + c)$$



$$a + (b \cdot c) = (a + b) \cdot (a + c)$$





## **Exercícios**

Desenhar os diagramas

$$a) p + q'$$

c) 
$$p \cdot q' + p' \cdot q$$

## **Exercícios**

### Apresentar a expressão





#### Desenhar os diagramas

Relembre que o complemente de **q** é **q**', sendo assim, preencho tudo que não pertence a **q**, isso inclui a área externa e **p** (excluindo a intersecção com **q**)



Desenhar os diagramas

b) p • q'

Relembre que o complemente de **q** é **q**', sendo assim, preencho tudo que não pertence a **q**, mas diferente da questão **a**), preencho tudo que está em interseção com **p** (a área externa não está em intersecção com **p**)



Desenhar os diagramas

c) 
$$p \cdot q' + p' \cdot q$$

Realizando o preenchimento por etapas, fica mais claro como a união e intersecção produzem o resultado final correto



Apresentar a expressão





### **Exercícios - Problema**

Na redundância de hardware passiva os elementos redundantes são usados para mascarar falhas. Todos os elementos executam a mesma tarefa e o resultado é determinado por votação. Exemplos são TMR (triple modular redundancy) e NMR (redundância modular com n módulos). TMR, redundância modular tripla, é uma das técnicas mais conhecidas de tolerância a falhas. TMR mascara falhas em um componente de hardware triplicando o componente e votando entre as saídas para determinação do resultado. A votação pode ser por maioria (2 em 1) ou votação por seleção do valor médio. O votador não tem a função de determinar qual o módulo de hardware discorda da maioria. Se essa função for necessária no sistema, ela deve ser realizada por um detector de falhas.

Baseado nessa descrição da técnica TMR, assuma que você é um desenvolvedor que foi contratado por uma empresa que necessita implantar a técnica de TMR no seu sistema computacional visando a operação em uma usina nuclear. Inicialmente, eles requisitaram que você, por meio de interruptores, demonstre o funcionamento da técnica. Considere 1 como funcionamento normal e 0 como funcionamento não desejado. O sistema computacional deverá contar com os computadores (entradas) X, Y e Z e uma saída S.